Устройство для обмена информацией между цифровой и аналоговой вычислительными машинами

 

УСТРОЙСТВО ДЛЯ ОБМЕНА ИНФОРМАЦИЕЙ МЕЖДУ ЦИФРОВОЙ И АНАЛОГОВОЙ ВЫЧИСЛИТЕЛЬНЫМИ МАШИНАМИ, содержащее аналого-цифровой преобразователь, цифро-аналоговый преобразователь, два счетчика, -два регистра, первую схему сравнения, элементы И, НЕ, задержки , триггеры, генератор импульсов , причем информационный вход анатлого-цифрового преобразователя является входом устройства для подключения к аналоговой;Вычислительной машине , выход генерат9ра импульсов соединен с первым входом первого элемента И, первый вход первой схемы сравнения соедийен с nepBjwi выходрм первого счетчика,-о т л и ч а ющ ее с я тем, что, с целью повьлшения быстродействия, оно содержит блок ПЕ1МЯТИ, дешифратор адреса, счетчик адреса, вторую схему сравнения, элементы ИЛИ, узлы подключения к шине, причем информационный выход аналогоцифрового преобразователя через первый узел подключения к шине соединен с входной шиной данйых блока памяти, а адресный вход - соединен с вторым выходом первого счетчика, соединеняьал через второй узел подключения к шине с входной шиной адреса блока пгиляти, выход сигнала Конец преобразования аналого-цифрового преобразователя соединен с первыми входа- . ми второго, третьего, четвертого элементов И, через первый элемент НЕ с первым входом пятого элемента И и ши-Запись блока памяти, шины Заной пись Чтение блока памяти яви ляются соответствующими входами устройства для подключения к цифровой вычислительной машине и соединены с первым и вторым входами первого элемента ИЛИ, выход которого соединен с вторым входом четвертого элемента И, через первый элемент задержки - с счетным входом счетчика адреса, а через второй элемент НЕ - с вторым входом пятого элемента И, третий вход которого соединен с выходом первого элемента И, а выход - с шиной Чтение блока памяти, управляющими входами третьего и четвертого узлов подключения к шине и через второй элемент задержки со счетным входом второго счетчика, выход первого элемента И соединен с вторым входом третьего элемента И и че (рез третий элемент НЕ с вторым входом второго элемента И, выход которого соединен с счетным входом первого счетчика, установочньД вход которого соединен с выходом втбрюго элемента ИЛИ,.первый вход которого СП и первый вход третьего элемента ИЛИ оо соединены с выходом, первой схемы сравнения, второй вход которой соединен с выходом первого регистра, информационный вход которого и информационный вход второго, регистра CD ябляются шиной данных для подключения к цифровой вычислительной машине , входная адресная шина устройства соединена с входом дешифратора адреса , первый выход которого соединен с установочными входами первогои второго регистров и первого триггера, а второй выход - с установочным входом второго триггера, выход которого соединен с единичным входом третьего триггера, входами эапуска цифро-аналогового и аналого-цифрового преобразователей и является выходом запуска аналоговой вычислительной машины ус; т

1 (19) (И) СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК

3(Я)6 06 J 3 0

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

:дом второго элемента И, выход кото-, рого соединен с счетным входом первого счетчика, установочный вход которого соединен с выходом второго . элемента ИЛИ, первый вход которого и первый вход третьего элемента ИЛИ соединены с выходом первой схемы сравнения, второй вход которой соединен с выходом первого регистра, информационный вход которого и информационный вход второго регистра являются шиной данных для подключения к цифровой вычислительной машине, входная адресная шина устройства соединена с входом дешифратора адреса, первый выход которого соединен с установочными входами первого-и второго регистров и первого триггера, а второй выход - с установочным входом второго триггера, выход которого соединен с единичным входом третьего триггера, входами запуска цифро-аналогового и аналого-цифрового преобра зователей и является выходом запуска аналоговой вычислительной машины уст

ГОСУДАРСТ6ЕННЫЙ КОМИТЕТ СССР

rO ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3427301/18-24 (22) 13. 04; 82 (46) 07.11.83. Бюл. )) 41 (72) И.М.Витвнберг, A.Ю.Иванов, В.A.Ñââòíûé и Г.П.Чурилова (53) 681.3(088 ° 8) (56) 1. 11атент CtQA )) 3761689, кл. 6 06 J 1/00, опублик, 1973.

2. Авторское свидетельство СССР .

9 858022, кл. G 06 J 3/00, 1979. (54) (57) УСТРОЙСТВО ДЛЯ ОБМЕНА ИНФОРМАЦИЕЙ МЕЖДУ ЦИФРОВОЙ И АНАЛОГОВОЙ

ВЫЧИСЛИТЕЛЬНЫМИ МАШИНАМИ, содержащее аналого-цифровой преобразователь, цифро-аналоговый преобразователь, два счетчика, два регистра, первую схему сравнения, элементы Й, НЕ, задержки, триггеры, генератор импульсов, причем информационный вход ана-. лого-цифрового преобразователя является входом устройства для подключения к аналоговой вычислительной машине, выход генератора импульсов соединен с первым входом первого элемента И, первый вход первой схемы сравнения соединен с первйм выходом первого счетчика, о т л и ч а ю щ ее с я тем, что, с целью повышения быстродействия, оно содержит блок памяти, дешифратор адреса, счетчик адреса, вторую схему сравнения, элементы ЙЛИ, узлы подключения к шине, причем информационный выход аналогоцифрового преобразователя через первый узел подключения к шине соединен с входной шиной данных блока памяти, а адресный вход - соединен с вторым выходом первого счетчика, соединей-. ным через второй узел подключения к шине с входной шиной адреса блока памяти, выход сигнала Конец преобразования аналого-цифрового преоб" разователя соединен с первыми входами второго, третьего, четвертого элементов И, через первый элемент HF» c первым входом пятого элемента И н Ills" ной Запись блока памяти, шины Запись и Чтение блока памяти являются соответствующими входами устройства для подключения к цифровой вычислительной машине и соединены с первым и вторым входами первого элемента ИЛИ, выход которого соединен с вторым входом четвертого элемеита И, через первый элемент задержки — с счетным входом счетчика адреса, а чере з в торой элемент НŠ— с в торим входом пятого элемента И, третий вход которого соединен с выходом первого элемента И, а выход — с шиной Чтение блока памяти, управляющими входами третьего и четвер" того узлов подключения к шине и через второй элемент задержки со счетным входом второго счетчика, выход первого элемента И соединен с вторым входом третьего элемента И и через третий элемент НЕ с вторым вхо1053119 ройства, выход первого триггера соединен с .нулевым входом третьего триггера, вторыми входами второго и третьего элементов ИЛИ, первым входом четвертого элемента ЙЛИ и является установочным.выходом устройства для подключения аналоговой вычислительной машины, выход третьего триггера соединен с вторым входом первого элемента И, выход четвертого элемента ИЛИ соединен с установочным входом второго счетчика, а второй вход с выходом второй схемы сравнения, первый и второй входы которой соединены соответственно с выходами второго счетчика и второго регистра, второй выход второго счетчика через третий узел подключения к шине соединен с адресной шиной блока памяти и с адресным входом цифро-аналогового преобразователя, информационный вход которого через четвертый узел подключения к шине соединен с выходной шиной данных блока памяти, а выход является информационным выходом для подключения аналоговой вы1

z элемент НЕ, счетчик, блок резисторов, АЦП, ЦАП, одновибратор, взаимосвязанные в соответствии с алгоритмом работы устройства (2) .

5 Недостатком известного устройства являются временные потери, связанные с последовательным характером выполнения операций вычисления, аналого-gz4poaoro и цифро-аналогового преобразования.

Целью изобретения является повышение быстродействия, Поставленная цель достигается тем, что в устройство для обмена информацией между цифровой и аналоговой вычислительными машинами, содержащее аналого-цифровой преобразователь, цифро-аналоговый преобразователь, два счетчика, два регистра. первую схему сравнения, элементы И, НЕ, задержки, триггеры, генератор импульсов, причем информационный вход аналого-цифрового преобразователя явля ется входом устройства для подключения к аналоговой вычислительной машине, выход генератора импульсов соединен с первым входом первого элемента И, первый вход первой схемы сравнения соединен с первым выходом первого счетчика, введены блок памяти, 1

Изобретение относится к вычислительной технике. и может быть использовано . при создании . аналого- цифровых устройств и систем для моделирования динамических объектов и систем. управления в реальном масштабе времени.

Известна гибридная вычислительная машина, содержащая цифровую вычислительную машину (ЦВМ), внешнее запоминающее устройство, аналоговую вычислительную машину (ABM), устройство сопряжения, устройство автокоммутации АВМ, устройство управления

ABM внешний решающий блок ABM устройство отображения (1), Ссновным недостатком этого устройства являются временные потери,. возникающие вследствие последовательного выполнения операций вычисления, цифро-аналогового и аналого-цифрового преобразования и периодического запуска и управления работой устройства сопряжения.

Наиболее близким к предлагаемому по технической сущности является устройство для сопряжения аналоговой и цифровой вычислительных машин, содержащее схему .сравнения, генератор импульсов, элементы И, вычитающий

I счетчик, регистр сдвига, триггеры, одновибратор, устройство сопряжения, блок анализа, группу элементов НЕ, регистр, элемент задержки, коммутаторы, блок логики, регистр сдвига, числительной машины, выход счетчика адреса через пятый узел подключения к шине, управляющим входом соединенный с выходом первого элемента ИЛИ, соединен с адресной шиной блока памяти, выход третьего элемента ИЛИ соединен с установочным входом счетчика адреса и с первым входом пятого элемента ИЛИ, второй вход которого соединен с выходом четвертого элемента И, а выход подключен к шине прерывания цифровой вычислительной машины, выход первого регистра соединен с вторым входом первой схемы сравнения, выход третьего элемента И соединен с управляющими входами первого и второго узлов подключения к шине, входная и выходная шины данных блока памяти соответственно через шестой- и седьмой узлы подключения к шине управляющими входами, соединенные соответственно с шинами Запись и Чтение блока памяти, соединены с входной и выходной шинами данных устройства. дешифратор адреса, счетчик адреса, вторая схема сравнения, элементы ИЛИ„ узлы подключения к Шине, причем информационный выход аналого-цифрового.

1053119

40 преобразователя через первый узел подключения к шине соединен с вход- „ ной шиной данных блока памяти, а ад" ресный вход - с вторым выходом первого счетчика, соединенным через второй узел подключения к шине с вход- 5 ной шиной адреса блока памяти, выход сигнала Конец преобразования аналого-цифрового преобразователя соединен с первыми входами второго, третьего, четвертого элементов И, !О через. первый. элемент HE с первым входом пятого элемента И, и шиной Запись блока памяти, шины Запись и Чтение блока памяти являются соответствующими входами устройства 15 для подключения к цифровой вычислительной машине и соединены с яервым. и вторым входами первого элемента

ИЛИ, выход которого соединен с вторым входом четвертого элемента И, через первый элемент задержки - со счетным входом счетчика адреса, а через второй элемент НŠ— с вторым входом пятого элемента И, третий вход которого соединен с выходам пер- 25 ваго элемента И, а выход — с шиной Чтение блока памяти, управляющими входами третьего и четвертого узлов подключения к шине и через второй элемент задержки са счетным входом второго счетчика, выход пер- вого элемента И соединен с вторым входом третьего элемента И и через третий элемент НЕ с вторым входом второго элемента И, выход которого соединен со счетным входом первого счетчика, установочный вход которого соединен с выходам второго элемента ИЛИ, первый вход которого и первый вход третьего элемента ИЛИ соединены с выходом первой схемы сравнения, второй вход которой соединен с выходом первого регистра, информационный вход которого и ин" формационный вход второго регистра являются шиной данных для подключения к цифровой вычислительной машине, входная адресная шина устройства соединена с входом дешифратара адреса, первый выход которого соединен с установочными входами первого и второго регистров и первого триггера, а второй выход - с установочным входом второго триггера, выход которого соединен с единичным входом третьего триггера, входами запуска цифра-аналогового и аналого-цифрового преобразователей и является выходом запуска аналоговой вычислительной машины устройства, выход пер" ваго триггера соединен с нулевым входом третьего триггера, вторыми вха- 60 дами второго и третьего элементов

ИЛИ, первым входам четвертого элемента ИЛИ и является установочным выходом устройства для подключения аналоговой вычислительной машины, выход третьего триггера соединен с вторым входом первого элемента И, выход четвертого элемента ИЛИ соединен с установочным входом второго счетчика, а второй вход -. с выходом второй схемы сравнения, первый и второй входы котарвй савдинвны соответственно с выходами второго счетчика и второго регистра, второй выход второго счетчика через третий узел подключения к шине соединен с адресной шиной блока памяти и с адресным входом цифроаналогового преобразователя, информационный вход которого через четвертый узел подключения к шине соединен с выходной шиной данных блока памяти, а выход. является информационным.выходам.для подключения аналоговой вычислительной машины, выход счетчика. адреса через;пятый узел подключен к шине, управляющим входом соединенный с выходам первого элемента ИЛИ, соединен с адресной шиной блока памятн, выход третьего элемента ИЛИ соединен с установочным входом счетчика адре" са и с первым входом пятога элемента

HJIN, второй вход которого соединен с выходом четвертого элемента И, а выход подключен к шине прерывания цифровой вычислительной машины, выход первого регистра соединен с вторым входом первой схемы сравнения, выход третьего элемента И соединен с управ" ляющими входами первого и второго узлов подключения к шине, входная и выходная шины данных блока памяти соответственно через шестой и седьмой узлы подключения к шине управляющими входами, соединенные соответственна с шинами Запись и Чтение блока памяти, соединены с входной и выходной шинами данных устройства.

На чертеже представлена блок-схема устройства.

Устройство содержит ABN 1, анало- га-цифровой преобразователь (АЦП) 2, цифра-аналоговый преобразователь (БРП) 3 генератор 4 тактовых импуль1 сав, первый счетчик 5, первую схему б сравнения, первый регистр 7, первый Узел 8 подключения к шине, второй узел 9 подключения к шине, блок

10 памяти, третий элемент И 11, третий узел 12 подключения к шине, седьмой узел 13 подключения к шине, четвертый узел 14 подключения к шине, дешифратор 15 адреса, первый триггер

1б, второй триггер 17> третий триггер 18, счетчик 19 адреса, первый . элемент ИЛИ 20, второй элемент HE 21, второй регистр 22, вторую схему 23 сравнения, второй счетчик 24, шестой узел 25 подключения к шине, второй элемент И 2б, первый элемент HE 27, цифровую вычислительную машину 28 (UJ3N), пятый узел 29 подключения к шине, адресную шину 30, шину 31 данных, входы Запись 32 и Чте.1053119, иие 33 блока памяти, выходы llpe« рывание 34, Чтение 35, Зались! 36 ЦВМ, шины 37 данных и адреса 38 ЦВМ, третий элемент НЕ 39, третий элемент И 40, четвертый элемент

ИЛИ 41, третий элемент ИЛИ 42, четвертый элемент И 43, пятый элемент

И 44, второй элемент ИЛИ 45, пятый элемент ИЛИ 46, первый элемент 47 задержки, второй элемент 48 задержки. устройство работает следующим об- l() разом.

На этапе подготовки исходная задача разделяется одним из известных способов на две части, одна из которых предназначена для решения на ана- 15 логовой (АВМ 1), а другая - на цифро« ,вой части устройства (ЦВМ 28). Связь между переменными в решаемой задаче осуществляется по каналам ЦАП З.и

АцП 2, Пусть при решении задачи в 2О

ABN 1 передаются переменные Y,, Y«...

Y„, иэ ЦВМ 28, а из ABN 1 в ЦВМ 28переменные Х», Х, .. Хк. В ЦВМ 28 вводится программа цифровой части задачи, в которой определено коли- 25 чество каналов цнфро-аналогового преобразования М, а также программа обработки прерываний, под управлением которой производится обмен информацией между памятью 10 и ЦВМ 28. В соответствии с этим первые К ячеек

ЦЭМ 28 отводятся для хранения результатов преобразования с первого по

Н-й канал АЦП 2, а последующие М +1К+М ячеек IJBM 28 отводятся для хранения данных, предназначенных для выдачи с первого по М канал ЦАП 3.

Программа аналоговой части задачи вводится в ABM 1. В начале программы решения задачи по команде ЦВМ 28 в регистры 7 и 22 записываются конеч"40 ные адреса обмена, равные значению начального адреса, увеличенному на величину М для каналов ЦАП и ;на величину Я для каналов АЦП.По команде цифровой части задачи установить ис- 45 ходное положение дешифратором 15 вырабатывается сигнал Исходное положение, устанавливающий триггер

17 в единичное состояние. Сигнал с выхода триггера 17; поступая на вто- 5() рой вход элемента ИЛИ 45, вызывает поступление с его выхода единичного сигнала на вход-счетчика 5, устанавливая его в .начальное состояние (начальный адрес аналого-цифрового преобразования), и на второй вход

АВМ 1 устанавливая его в режим Исходное положение .

Единичный сигнал с выхода триггера 17, поступая на.первый вход элемента ИЛИ,46, вызывает поступление с его выхода единичного сигнала на вход счетчика 24, устанавливая его в начальное состояние (начальный ад.уес цифро-аналогового преобразования). Единичный сигнал с выхода 65 триггера 17, поступая на второй эха элемента ИЛИ 42, вызывает подачу единичного сигнала с выхода- элемента ИЛИ 42 на вход счетчика 19, устанавливая егоs начальное состояние (начальный адрес обмена блока,10 с

ЦЭМ 28). Сигнал с выхода триггера 17, поступив на второй вход элемента

ИЛИ 42, вызывает поступление единичного сигнала с выхода элемента ИЛИ 41 на вход прерывания ЦВМ 28. При этом в ЦВМ 28 управление передается программе обработки прерываний. При об мене информацией на первом эта.пе производится чтение переменныр(Х, Х -,..., Х из .блока 10 в ЦВМ 28, а на втором этапе — запись переменных

У1,,..., (ц из ЦВМ 28 в блок 10.

На первом этапе при выполнении команды Чтение в ЦВМ 28 программой обработки прерываний сигнал с выхода Чтение 35 ЦВМ 28 вызывает поступление единичного сигнала с выхода элемента ИЛИ 20 на вход элемента

47 задержки и второй вход узла 14 и

;разрешает поступление начального ад;реса счетчика 19 на ацресную шину блока 10. По сигналу Чтение

ЦЭМ 28, поступающему на вход Чтение блока 10, информация из ячейки, соответствующей. первому каналу преобразователя 2, поступает на шину 3.1 данных блока 10 и через. узел

29 на шину 37 ЦВМ 28. Информация с шины данньМ заносится в ЦЭМ 28 по адресу, соответствующему перемен- ной Х . При выполнении следующей командЫ Чтение единичный сигнал с выхода элемента 47 задержки увеличивает содержимое счетчика 19 на единицу, что приводит к чтению информации из ячейки, соответствующей второму каналу преобразователя 2, и записи ее,в ЦВМ 28 по адресу, соответствущеему переменной Хд Чтение остальных ()(-2) переменных блока 10 в ЦЭМ 28 выполняется аналогично.

После того, как все М переменных введены в ЦВМ 28, программа обработки прерываний начинает запись переменных 1 1, Y>„ ° .Ä Y® .в блок 10. При этом сигнал с выхода Запись

ЦВМ 28 вызывает поступление единичного сигнала с выхода элемента ИЛИ

20,на вход элемента 47 задержки и второй вход узла 14 и .разрешает поступление адреса переменной Yq из счетчика 19 на адресную шиву 30 блока 10. По сигналу Запись ЦВМ 28, поступающему на вход Запись 4 32 блока 10, информация из ячейки, соответствующей переменной.ЦВМ 28, поступает на шину 37 данных ЦЭИ 28 и через узел 13 на шину 31 данных блока

10. Информация с шины 31 данных записывается в блок 10 по адресу, соответствукяцему первому каналу преобра-, зователя 3. При выполнении следукяаей

1053119 команды Запись единичный сигнал с выхода элемента 47 задержки увеличивает содержимое счетчика 19 на единицу, что приводит к записи информации в ячейку, соответствующую второму каналу преобразователя 3, из ячей- 5 ки ЦВМ 28, адрес которой соответству" ет переменной У . Запись остальных (М-2) переменных ЦВМ 28 в блок 10.выполняется аналогично. После того, как все M переменных введены в блок 10

10, программа обработки прерыванийосуществляет передачу управления в программу решения задачи моделирования. Таким образом, исходные данные, рассчитанные исходя иэ начальных ус- 15 ловий, будут выданы в АВМ l через преобразователь 3, а величины Х4,:

Х,..., Xg, введенные первый;раэ в

ЦВИ 28 при решении задачи, не исполь- зуются ° По команде ™Пуск из программы решения задачи ЦВМ 28 сигналом с дешифратора 15 устанавливается в единичное состояние триггер 16. При поступлении единичного сигнала с выхода триггера 16 на третий вход ABN1, происходит его установка н режим Пуск и начинается решение задачи в аналоговой части устройства.

При поступлении единичного сигнала с выхода триггера 16 на второй вход

1преобраэователя 2 осуществляется его запуск на циклическую работу.

При этом в преобразователе 2 выполняется опрос и преобразование непре" рывных сигналов, поступающих из ABN .

1, начиная .с начального адреса (на 35 ходится в счетчике 5) и по конечйый адрес (находится s регистре 7).

Преобразователь 2 преобразует аналоговый сигнал ABN 1 в дискретную форму и подает его на первый вход узла 40

8, вырабатывая при этом сигнал Ко-, нец преобразования ., который поступает на первый вход элемента. И ll u. вход Запись 32 блока 10. Элемент И 11 с приходом разрешающего сигнала с выхода элемента И 4 выра- батывает сигнал, при поступлении которого на вторые входы узлов 8 и 9 разрешается запись информации с выхода узла 8 в блок 10 по адресу, . установленному в узле 9 с второго выхода счетчика 5. Элемент И 40 с поступлением на первый вход сигнала Конец преобразования и разрешаю" щего сигнала с выхода генератора 4 вырабатывает сигнал, который поступает на второй вход счетчика 5, вызывая увеличение его содержимого на единицу. После установления новокФ текущего адреса в счетчике 5 возможны несколько вариантов функциониро- бО вания устройства. Если содержимое счетчика 5 не больше содержимого регистра 7> то схема 6 не вырабатывает управляющих сигналов и преобразователь 2 переходит к преобразованию сигнала со следующего канала

ABN 1. Если содержимое счетчика 5 больше содержимого регистра 7, схема 6 вырабатывает управляющий сигнал, который устанавливает счетчик 5 в начальноо состояние. Преобразователь 2 переходит к преобразованию сигналов, начиная с начального адреса, что . обеспечивает циклическое преобразование непрерывных сигналов преобразователем 2 и запись информации в блок

10. управляющий сигнал с выхода схе" мы 6 также поступает на первый вход элемента ИЛИ 42, что вызывает поступление единичного сигнала с выхода элемента ИЛИ 41 на вход прерывания

ЦВМ 28 и на первый вход счетчика 19 устанавливая его в исходное состояние (начальный адрес информации блока 10 для обмена с ЦВИ 28). В ЦВИ 28 при поступлении сигнала прерывания управление передается программе обработки прерываний, которая производит обмен информацией между блоком 10 и

ЦВИ 28 так же, как и при выполнении команды Исходное положение с

ЦВМ 28. Одновременно с этим, при поступлении единичного сигнала. с выхода триггера 16 на второй вход преобразователя 3, осуществляется запуск преобразователя 3 на циклическую работу. Преобразователь 3 преобразует дискретную информацию, считываемую из последовательных ячеек блока 10, в непрерывные сигналы и выдает их в ABN l. В случае, если не .производится запись преобразованной .преобразователем 2 информации в блок

10, а также отсутствует обмен переменными Х,. Ху ...,, Хя, (, (,...Y . между блоком 10 и ЦВИ 28, на выходах элементов БЕ 27 и 21 устанавливаются единичные сигналы. Разрешающий сигнал с выхода генератора 4 .вызывает. поступление. единичного сигнала с выхода элемента И.44 на.второй вход элемента И.26. Сигнал с выхода.элемента И 26 вызывает поступление еди" ничного сигнала на вход Чтение

33 блока 10, на вход элемента 48 задержки и на второй вход узла 25. По этому сигналу, поступающему на второй вход узла 12 разрешается выдача узлом 12 адреса переменной, соответствующей первому каналу преобразователя 3 из счетчика 24 на адресную шину 30 блока 10. Информация иэ ячейки блока 10, соответствующей переменной передаваемой по первому каналу преобразователя 3, поступает на шину 31 данных блока 10 и на первый вход узла 25, откуда затем поступает на третий вход преобразователя 3. При поступлении следующего разрешающего сигнала с генератора 4 единичный сигнал с выхода элемента 48 . задержки увеличивает содержимое счетчика 24 на единицу, что приводит к

1053119 чтению информации из ячейки, соответ- запрещающий сигнал на выходе элемен.ствующей второму каналу преобразова- та И 26 появляется вследствие поступтеля 3. Увеличение содержимого счет- ления инвертированного элементом чика 24 происходит до тех пор, пока НЕ 27 единичного сигнала Конец оНо не станет больше содержимого ре- преобразования с первого выхода гистра 22.. В .этом .случае схема 23 преобразователя 27. Сигнал Конец вырабатывает единичный сигнал, кото- преобразования, поступив на перрый, поступив на первый вход счетчи- вый .вход .элемента И 43 в случае нака 24, устанавливает его в начальное личия единичного сигнала на втором состояние. При появлении очередного ®го входе (свидетельствующего, что сигнала с выхода генератора 4 снова 10 производится обмен информацией межпроисходит чтение информации из ячей- ду блоком 10 и ЦВМ 28), вызывает ки, соответствующей первому каналу поступление единичного сигнала на преобразователя 3. Таким образом второй вход элемента ИЛИ 41 и на обеспечивается циклическая работа вход Прерывание ЦВМ 28. По сигпреобразов ателя 3. 15 налу прерывания IlBN 28 начинает

В устройстве операции цифро аНа выполнять программу обработки прерылогового преобразования на выполня- ваний, которая, определив, что проются в случае, если производится исходит обмен информацией между блообмен информацией между блоком 10 и ком 10 и цВМ 28,организует задержку

ЦВМ 28. В этом случае единичные сиг- 2() в обмене очередной информацией на налы с выходов Чтение 35 или время записи информации из. преобра Запись цВМ 28, поступив соответ- зователя 2 в блок 10. Сигнал Конец ственно на первый или второй вход преобразования не вызывает прерыэлемента ИЛИ 20, вызывают появление вания работы цВМ 28, если обмен ин сигнала нулевого уровня на выходе 25 формацией между блоком 10 и цВМ 28 элемента И 26 независимо от Управля- не происходит (с выходов Чтение ющих сигналов на первом и втором 35 и "Запись" 36 ЦВМ 28 поступают его входах. Сигнал с выхода элемен- сигналы нулевого уровня на второй та И 26, поступив на вторые входы вход элемента И 43, запрещая прохожузлов 12 и 25 запрещает чтение инI

30 дение единичного сигнала Конец преформации с блока 10 в преобразова- образования на выход элемента И тель 3. По этому же сигналу во вре- 43). мя обмена информацией между блоком

10 и ЦВМ 28 содержимое счетчика 24 В устройстве достигается большее не увеличивается. После окончания < быстродействие за счет параллельной обмена между блоком 10 и ЦВМ 28 циф- >> органиэации вычислений, цнфро-аналоро-аналоговое преобразование продол- гового н аналого-цифрового преображается, Работа преобразорателя 3 зования. Это обеспечивает расширение приостанавливается также при записи класса решаемых задач устройством и.

:преобразованной преобразователем 2 обеспечивает упрощение систем прогинформации в блок 10. В этом случае 40 раммирования цифровой части.

1053119

ВНИИПИ Закаэ 8874/48 Тирал 706 Подписное

Мешал ППП "Патент",г.УУ:1ород,ул. Проектная,4

Устройство для обмена информацией между цифровой и аналоговой вычислительными машинами Устройство для обмена информацией между цифровой и аналоговой вычислительными машинами Устройство для обмена информацией между цифровой и аналоговой вычислительными машинами Устройство для обмена информацией между цифровой и аналоговой вычислительными машинами Устройство для обмена информацией между цифровой и аналоговой вычислительными машинами Устройство для обмена информацией между цифровой и аналоговой вычислительными машинами Устройство для обмена информацией между цифровой и аналоговой вычислительными машинами 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в оптоэлектронных вычислительных комплексах

Изобретение относится к вычислительной технике и может применяться в системах управления в качестве спецвычислителя с целью принятия решений в условиях неопределенности, а также при оперативном управлении технологическими процессами по нечетким алгоритмам

Изобретение относится к автоматике и вычислительной технике и может быть использовано в системах сбора и обработки информации, а также в системах управления для приема сигналов от аналоговых датчиков и выдачи аналоговых сигналов в виде абсолютных значений напряжения, относительных значений напряжения, а также в виде синусно-косинусных сигналов

Изобретение относится к средствам автоматизации натурных исследований двумерных сигналов датчиков изображений и может быть использовано для регистрации, обработки и воспроизведения радиолокационных эхо-сигналов
Наверх