Устройство для контроля электронных схем

 

УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЭЛЕКТРОННЫХ СХЕМ, содержащее блок хранения теста, первый выход которого соединен с информационным входом первого входного регистра, связанного выходом с информационным входом первого промежуточного регистра, выход которого через цифроаналоговый преобразователь соединен с выходом устройства, первый вход которого соединен с информационным входом временного селектора, подключенного выходом через амплитудный селектор к информационному входу первого выходного регистра, связанного выходом с первым входом элемента эквивалентности , второй выход блока хранения теста соединен с информационным входом второго входного регистра , выход которого соединен с установочным входом счетчика времени, подключенного первым выходом к информационному входу второго выходного регистра, связанного выходом с вторым входом элемента эквивалентности , трет.ьим входом подключенного ,к третьему выходу блока хранения теста, четвертый выход которого соединен с информационным входом третьего входного регистра, первый выход которого через первый элемент И соединен с управляющим входом первого промежуточного регистра, второй выход через второй элемент И подключен к управляющим входам временного селектора и первого шлходного регистра, третий выход через третий элемент И соединен с тактовым входом счетчика адреса, подключенного выходом к адресному входу блока хранения теста и входу блока задержки, выход которого подключен к тактовому входу счетчика кода дефекта, выходы элемента эквивалентности соединены с входами первого элемента ИЛИ, выход которого соединен со счетным входом i счетчика кода дефекта, подключённого выходом через дешифратор к блоку (Л индикации, запусканкций вход устройства подключен к установочному вхо ду счетчика адреса и запускающему входу счетчика кода дефекта, о т личайщееся тем, что, с .целью расширения области его приме . нения, в него введены четвертый входной регистр, второй промежуточный регистр , блок ключей, второй элемент X) ИЛИ, выход которого подключен к вторым входам первого, второго и третьJiiii его элементов И, к управляющим вхоэо :л дам счетчика времени и второго выходного регистра, к управляющему входу второго промежуточного регистра , выход которого подключен к первому входу блока ключей, выходом подключенного к первому входу второго элемента ИЛИ, первый вход которого соединен с запускающим входом устройства, второй и третий входы блока ключей соединены соответственно с вторым выходом счетчика времени и вторым входом устройства, пятый выход блока хранения теста соединен через четвертый входной регистр с информационным входом второго промежуточного регистра.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (19) (11) 3(51) G 06 F 15 46

Й

Н ABTOPCKOMY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3453977/18-24 1 (22) 14.06.82 (46) 07.04.84. Бюл. Р 13 (72) Ю.Ф.Семенов, Н.В.Плескач и A.Â.Ñåðãååâ (71) Специальное конструкторское бюро систем промышленной автоматики

Чебоксарского производственного обье1динения "Промприбор" (53) 621.396 (088.8) (56) 1.Авторское свидетельство СССР

Р 469971, кл. G 06 F 11/00, 1975.

2.Авторское свидетельство СССР

М 613324, кл. G 06 F 11/04, 1978.

З.Авторское свидетельство СССР

9 273342,кл.G 0 1 Н 3 1/28(прототип) . (54)(57) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ . ЭЛЕКТРОННЫХ СХЕМ, содержащее блок хранения теста, первый выход которого соединен с информационным входом первого входного регистра, связанного выходом с информационным входом первого промежуточного регистра, выход которого через цифроаналоговый преобразователь соединен с выходом устройства, первый вход которого соединен с информационным входом временного селектора, подключенного выходом через амплитудный селектор к информационному входу первого выходного регистра, связанного выходом с первым входом элемента эквивалентности, второй выход блока хранения теста соединен с информационным входом второго входного регистра, выход которого соединен с установочным входом счетчика времени, подключенного первым выходом к информационному входу второго выходно. го регистра, связанного выходом с вторым входом элемента эквивалентности, третьим входом подключенного ,к третьему выходу блока хранения теста, четвертый выход которого соединен с информационным входом третьего входного регистра, первый выход которого через первый элемент И соединен с управляющим входом первого промежуточного регистра, второй выход через второй элемент И подключен к управляющим входам временного селектора и первого выходного регистра, третий выход через третий элемент H соединен с тактовым входом счетчика адреса, подключенного выходом к адресному входу блока хранения теста и входу блока задержки, выход которого подключен к тактовому входу счетчика кода дефекта, выходы элемента эквивалентности соединены с входами первого элемента ИЛИ, выход которого соединен со счетным входом счетчика кода дефекта, подключенно- щ

C го выходом через дешифратор к блоку индикации, запускающий вход устройства подключен к установочному вхо ду счетчика адреса и запускающему входу счетчика кода дефекта, о т— л и ч а ю щ е е с я тем, что, с .целью расширения области его применения, в него введены четвертый входной регистр, второй промежуточный регистр, блок ключей, второй элемент

ИЛИ, выход которого подключен к вторым входам первого, второго и третьего элементов И, к управляющим входам счетчика времени и второго выходного регистра, к управляющему входу второго промежуточного регистра, выход которого подключен к первому входу блока ключей, выходом подключенного к первому входу второго элемента ИЛИ, первый вход которого соединен с запускающим входом устройства, второй и третий входы блока ключей соединены соответственно с вторым выходом счетчика времени и вторым входом устройства, пятый выход блока хранения теста соединен через четвертый входной регистр с информационным входом второго промежуточного регистра.

1084815

Изобретение относится к автоматике и вычислительной технике и может быть использовано на предприятиях, изготавливающих сложную. радиоэлектронную аппаратуру.

Известны устройства для контроля 5 логических узлов, содержащие блок оперативной памяти, адресный. коммутатор, блок управления, блок генерации стимулирующих воздействий, блок коммутации стимулирующих воздейст- 10 вий, блок выявления неисправностей и блок анализа неисправностей и логической обработки и соответствущие связи (1) и P2)

Указанные устройства подают на объект контроля тестовые воздействия, контролируют и анализируют выходные сигналы объекта контроля и выдают полученные результаты испытаний.

Недостаткам указанных устройств является невозможность обеспечения контроля временных последовательностей.

Наиболее близким к изобретению по технической сущности является устройство для контроля электронных схем, содержащее блок управления, входной, выходной и запоминающий регистры, программируемый блок питания, амплитудный селектор, цифровую схему З0 сравнения, формирователь входных. сигналов, блок запуска, бяок индикации, цифропечатающее устройство, устройство ввода и вывода, временной селектор и блок задания времени, 35 вход которого подключен к формирующему выходу блока запуска, выход — к управляющему входу временного селектора, управляющий вход соединен с блоком управления, входы временного 40 селектора подсоединены к выходам контролируемой схемы, а выходы — к входам амплитудного селектора (3) Однако известное устройство не позволяет измерять длительность временных интервалов, формируемых последовательно в объектах контроля, что делает его неприменимым при контроле программных устройств, формирующих последовательность выдержек времени.

Цель изобретения — расширение области применения, т.е. обеспечение воэможности контроля временных последовательностей. 55

Укаэанная цель достигается тем, что в устройство для контроля электронных схем, содержащее блок хранения теста, первый выход которого соединен с йнформационным входом 60 первого входного регистра, связанного выходом с информационным входом первого промежуточного регистра, выход которого через цифроаналоговый преобразователь соединен с выходом устройства, первый вход которого соединен с информационным входом временного селеткора, подключенного выходом через амплитудный селектор к информационному входу первоro выходного регистра, связанного выхо- . дом с первым входом элемента эквивалентности, второй выход блока хранения теста соединен с информационным входом второго входного регистра, выход которого соединен с установочным входом счетчика времени, подключенного первым выходом к информационному входу второго выходного регистра,, связанного выходом с вторым входом элемента эквивалент ности, третьим входом подключенного к третьему выходу блока хранения теста, четвертый выход которого соединен с информационным входом третьего входного регистра, первый выход которого через первый элемент И соединен с управляющим входом первого промежуточного регистра, второй выход через второй элемент И подключен к управляющим входам временного селектора и первого выходного регистра, третий выход через третий элемент И соединен с тактовым входом счетчика адреса, подключенного выходом к адресному входу блока хранения теста, и выходу блока задержки, выход которого подключен к тактовому входу счетчика кода дефекта, выходы элемента эквивалентности соединены с входами первого элемента ИЛИ, выход которого соеди-. нен со счетным входом счетчика кода дефекта, подключенНого выходом через дешифратор к блоку индикации, запускающий вход устройства подключен к установочному входу счетчика адреса и запускающему входу счетчика кода дефекта, введены четвертый входной регистр, второй промежуточный регистр, блок ключей, второй элемент

HJIH, выход которого подключен к вторым входам первого, второго и третьего элементов И, к управляющим входам счетчика времени и второго выходного регистра, к управляющему входу второго промежуточного регистра, выход которого подключен к первому входу блока ключей, выходом подключенного к первому входу второго элемента ИЛИ, первый вход которого соединен с запускающим входом устройства, второй и третий входы блока ключей соединены соответственно с вторым выходом счетчика времени и вторым входом устройства, пятый выход блока хранения теста соединен через четвертый входной регистр с информационным входом второго промежуточного регистра.

На чертеже показана структурная схема предлагаемого устройства.

1084815

Устройство содержит узел 1 анализа и управления, первый входной регистр 2, формирователь 3 входных сигналов, временной селектор 4, амплитудный селектор 5, первый выходной регистр 6, узел 7 счета времени, узел 8 запуска и узел 9 стробирования, контролируемую электронную схему 10.

Узел 7 содержит второй входной регистр 11, счетчик 12 времени и .второй выходной регистр 13.

Узел 9 содержит четвертый входной регистр 14, второй промежуточный регистр 15, блок 16 ключей и второй элемент ЙЛИ 17.

Узел 8 содержит третий входной регистр 18, элементы И 19-21.

Узел 1 содержит блок 22 хранения теста, счетчик 23 адреса, элемент 24 эквивалентности, первый элемент ИЛИ

25, счетчик 26 кода дефекта, блок 27 задержки, дешифратор 28, блок 29 индикации и кнопку 30 "Пуск" (запускающий вход устройства). Формирователь

3 содержит первый промежуточный регистр 31 и преобразователь 32 кода.

Устройство работает следующим образом.

Оператор нажимает кнопку 30, счетчик 23 формирует адрес информации, необходимой для первого-шестого воздействия. Из блока 22 хранения теста в регистр 2 заносятся коды, соответствующие первому тестовому воздействию, в регистр 11 — код, соответствующий задаваемой устройст- З вом длительности временного интервала, если подготавливается задание или код, соответствующий максимальному пределу счетчика 12, если предстоит измерение длительности времен- 40 його интервала.

В третий 18 и четвертый 14 регистры заносятся коды в соответствии с функциями узлов 8 и 9 запуска и стробирования соответственно. На вы- 45 ходе первого элемента ИЛИ 17 и узла

9 формируется сигнал подачи первого тестового воздействия на объект: код из второго входного регистра переносится в счетчик 12, в результате че- 5р

ro последний начинает счет, код из регистра 2 переписывается в регистр

31 и с выходов преобразователя 32 на схему 10 подаются сигналы тестового воздействия, стробирующий код из регистра 14 переписывается в регистр 15, сигнал с третьего выхода элемента И 21 увеличивает содержи мое счетчика 23.

Увеличение содержимого счетчика 23 приводит к действиям, подготавливающим очередное тестовое воздействие, заносятся соответствующие очередному воздействию коды в регистры 2, 11, 14 и 18. Одновременно с этим на входах элемента 24 выставляются эталонные значения реакции объекта на текущее тестовое воздействие.

После срабатывания схемь1 10 или счетчика 12, выбранного кодом, хра:нящимся в регистре 15, на выходе узла 9 появляется сигнал, который приводит к записи содержимого счетчика 12 в регистр 13, сигналов реакции схемы 10 — в регистр 6, подаче на объект следующего тестового воздействия, запуску следующего цикла счета времени для измерения или задания длительности. В результате на схему

10 подано очередное тестовое воздействие, на входы элемента эквивалентности поданы сигналы реакции схемы

10 на предыдущее тестовое воздействие и измеренное значение времени вместе с соответствующим эталонным значением.

После некоторой задержки, формируемой блоком 27, сигнал с выхода элемента ИЛИ 25 принимается счетчиком 26. Дальнейшая работа происходит аналогично. После окончания диагностирования в счетчике 26 будет накоплено, а в блоке 29 индицировано число, соответствующее состоянию контролируемой схемы 10 (код дефекта).

Использование узла стробирования позволяет осуществить синхронизацию

его контролируемой электронной схемы и, вследствие этого, измерять последовательность формируемых контролируемых объектом временных интервалов.

10В4815

Составитель Д.Хачикян

Редактор A.Øàíäîð ТехредМ.Гергель Корректор Г, Решетник

Заказ 2013/45 Тираж 699 Подписное

ВНИИПИ ГосУдарственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д.4/5

Филиал ППП "Патент", r.Óæãoðoä, ул.Проектная,4

Устройство для контроля электронных схем Устройство для контроля электронных схем Устройство для контроля электронных схем Устройство для контроля электронных схем 

 

Похожие патенты:

Изобретение относится к классу устройств для контроля и диагностики параметров тиристорных преобразователей, управление которыми осуществляется на базе микропроцессорной техники
Наверх