Электронный соединитель двоичной системы коммутации

 

ЭЛЕКТРОННЫЙ СОЕДИНИТЕЛЬ ДВОИЧНОЙ СИСТЕМЫ КОММУТАЦИИ, содержащий четыре информационных полюса, два двоичньск элемента коммутации, каждый из которых содержит четьфе ключа, три триггера управления и элемент ИЛИ, выход которого подсое-. динен к единичному входу первого триггера управления, нулевой выход которого соединен с информационными входами первых двух ключей первого двоичного элемента ког-мутадии, нулевой выход второго триггера управления подключен к информационньм входам третьего и четвертого ключей первого двоичного элемента коммутации , в котором .управляющие входы первого и четвертого ключей соединены с нулевым выходом третьего тр иг г ер а. упр а вл ения, единичный выход которого подключен к управляющим входам второго и третьего ключей, причем выход второго ключа соединен с выходом четвертого ключа и управляющими входами первого и четвертого ключей второго двоичного элемента коммутации, а выход третьего ключа - с выходом первого ключа и управляющими входами второго и третьего ключей второго двоичного элемента коммутации, в котором информационные входы первых двух ключей соединены с первым информационным полюсом устройства, а информационные входы остальных двух ключей. с вторым информационным полюсом устройства, третий информационный полюс которого соединен с выходами первого и третьего ключей второго двоичного элемента коммутации, а четвертьй информационный полюс с выходами второго и.четвертого ключей второго двоичного элемента коммутации, отличающийся f f.S2rara тем, что, с целью расширения функциональных возможностей, в него введены дополнительно четыре двухвходовых и один трехвходовый элеe a;sEi мент ИЛИ, четыре трехвходовых и один двухвходовый элемент И, четыре блока фиксации кодов настройки, две схемы сравнения, элемент задержки и триггер фиксации цикла настройки , единичный выход которого подключен к входу трехв-ходового элемента ИЛИ и входу основного двухвходового элемента ИЛИ, второй вход которого соединен-с первым входом двухвходово го элемента И, вторым входом трехвходового элемента ИЛИ и выходом первой схемы сравнения, первый информационньш вход которой подключен к четвертому информационному полюсу .устройства и первому информационному входу второй схемы сравнения, вг 1ход которой соединен с входом перво

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧККИХ

РЕСПУБЛИК д(ь1) H 03 К 17/04

1р, Фа . °

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

flG ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3639189/24-21 (22) 31. 08. 83 (46) 15.02.85. Вюл. № 6 (?2) Н.И;Витиска и А.И.Абрамович (71) Днепродзержинский индустриальный институт им. И.И.Арсеничева и Всесоюзный научно-исследовательский институт организации и механи-. зации шахтного строительства .(53) 621.395.344.6(088.8) (56) 1. Авторское свидетельство СССР № 769741, кл. Н 03 К 17/84, 1980.

?. Патент США № 3638193, кл. 340-172.5, 1972, (54) (57) ЗЛЕКТРОННЬ1Й СОЕДИНИТЕЛЬ

ДВОИЧНОЙ СИСТЕМЫ КОММУТАЦИИ, содержащий четыре информационных полюса, два двоичных элемента коммутации, каждый из которых содержит четыре ключа, три триггера управления и элемент ИЛИ, выход которого подсоединен к единичному входу первого триггера управления, нулевой выход которого соединен с информационными входами первых двух ключей первого двоичного элемента коммутации, нулевой выход второго триггера управления подключен к информационным входам третьего и четвертого ключей первого двоичного элемента коммутации, в котором, управляющие входы первого и четвертого ключей соединены с нулевым выходом третьего триггера управления, единичный выход которого подключен к управляющим входам второго и третьего ключей, причем выход второго ключа соединен с выходом четвертого ключа и управляющими входами первого и четвертого ключей второго двоичного элемента коммутации, а выход третьего ключа — с выходом первого ключа и управляющими входами второго и третьего ключей второго двоич— ного элемента коммутации, в котором информационные входы первых двух ключей соединены с первым информационным полюсом устройства, а информационные входы остальных двух ключей с вторым информационным полюсом устройства, третий информационный полюс которого соединен с выходами первого и третьего ключей второго двоичного элемента коммутации, а четвертый информационный полюс— с выходами второго и.четвертого ключей второго двоичного элемента коммутации, отличающийся тем, что, с целью расширения функ. циональных возможностей, в него введены дополнительно четыре двухвходовых и один трехвходовый элемент ИЛИ, четыре трехвходовых и один двухвходовый элемент И, четыре блока фиксации кодов настройки, две схемы сравнения, элемент задержки и триггер фиксации цикла настройки, единичный выход которого подключен к входу трехвходового элемента

ИЛИ и входу основного двухвходового элемента ИЛИ, второй вход которого соединЕн с первым входом двухвходово

ro элемента И, вторым входом трехвходового элемента ИЛИ и выходом первой схемы сравнения, первый информационный вход которой подключен к четвертому информационному полюсу устройства и первому информационному входу второй схемы сравнения, выход которой соединен с входом перво1140242 ности гО дОпОлнительнОгО двухвходового элемента ИЛИ, и единичным входом второго триггера управления, единичный выход которого соединен с входом второго дополнительного двухвходового элемента ИЛИ, второй вход которого пццключен через элемент задержки к второму входу двухвходового элемента И и единичному выходу первого триггера управления, нулевой выход которого соединен с входом первого трехвходового элемента И, второй вход которого соединен с нулевым выходом второго триггера управления, а третий вход — с управляющим входом организации цикла настройки и входом второго трехвходового элемента И, второй вход которого подключен к выходу второго дополнительного двухвходового элемента ИЛИ, а третий вход — к нулевому выходу триггера фиксации цикла настройки, единичный вход которого соединен с выходом первого трехвходового элемента И, а нулевой вход — с выходом третьего дополнительного двухвходового элемента ИЛИ, первый вход которого соединен с нулевыми входами трех триггеров управления и входом сброса устройства, а второй вход — с первым тактирующим входом устройства, управляющими входами схем сравнения и синхронизирующими входами первого и второго блоков фиксации кодов настройки, вторые синхронизирующие входы которых подключены к второму тактирующему входу устройства, третьему входу трехвходового элемента ИЛИ, второму входу первого дополнительного двухвходового элемента ИЛИ. вторым синхронизирующим входам третьего и четвертого блоков фиксации кодов настройки и первому входу четвертого дополнительного двухвходового элемента ИЛИ, второй вход которого соединен с третьим тактирую-. щим входом устройства и первыми син4

Изобретение относится к вычислительной технике и может быть использовано для построения параллельных многокаскадных коммутационных схем хронизирующими входами третьего и четвертого блоков фиксации кодов настройки, а выход — с входами третьего и четвертого трехвходовых элементов И, вторые входы которых сое динены соответственно с выходами трех. входового элемента ИЛИ и первого дополнительного двухвходового элемента ИЛИ, а третьи входы — с выходами третьего и четвертого блоков фиксации кодов настройки, входы которых соединены соответственно с вторыми информационными входами второй и первой схем сравнения и выходами первого и второго блоков фиксации кодов настройки, каждый из которых содержит регистр настройки, элемент ИЛИ и два элемента И, причем вход первого элемента И подсоединен к выходу блока фиксации кодов настройки и выходу регистра настройки, второй его вход — к первому синхронизирующему-входу блока, а выход первого элемента И вЂ” к входу элемента

ИЛИ, второй вход которого соединен с выходом второго элемента И, вход которого подключен к второму синхронизирующему входу, а второй вход — к входу блока фиксации кода настройки, выход элемента ИЛИ которого соединен с входом регистра настройки, при этом третий информационный полюс устройства соединен с входом первого блока фиксации кода настройки и выходом третьего трехвхо. дового элемента И, четвертый информационный полюс — с входом второго блока фиксации кода настройки и выходом четвертого трехвходового элемента И, первый управляющий выход окончания цикла настройки — с выходом второго трехвходового элемента И, второй управляющий выход окончания цикла настройки — с выходом двухвходового элемента И, а вход предварительной настройки- с единичным входом третьего триггера управления. ! в универсальных и проблемных ориентированных вычислительных устройствах г.ысокой производитель2 4 мутации. В этом случае ЭВМ определя3 114024

Известен модуль многоканальной коммутирующей системы, содержащий элементы И, элементы ИЛИ, вертикальные и горизонтальные входные сигнальные шины, соединенные с триггерами, матрицу коммутационных узлов (1) .

Недостаток известного устройства заключается в низкой надежности и узких функциональных возможностях.

Наиболее близким к предлагаемому по технической сущности и достигаемому результату является электронный соединитель двоичной системы коммутации, содержащий четыре информационных полюса, два двоичных элемента коммутации, каждый из которых содержит четыре кхпоча, три триггера управления и элемент ИЛИ, выход которого подсоединен к единичному входу первого триггера управления, нулевой выход которого соединен с информационными входами первых двух ключей первого двоичного элемента коммутации, нулевой выход второго триггера управления подключен к информационным входам третьего и четвертого ключей первого двоичного элемента коммутации; в котором управляющие входы первого и четвертого ключей соединены с нулевым выходом третьего триггера управления, единичный выход которого подключен к управляющим входам второго и третьего ключей, причем выход второго ключа соединен с выходом четвертого ключа и управляющими входами первого и четвертого

35 ключей второго двоичного элемента коммутации, а выход третьего ключас выходом первого ключа и управляющими входами второго и третьего клю40 чей второго двоичного элемента коммутации, в котором информационные входы первых двух ключей соединены с первым информационным полюсом устройства, а информационные входы ос45 тальных двух ключей — с вторым инключей первого двоичного элемента формационным полюсом устройства, трекоммутации, в которЬм управляющие тий информационный полюс которого соединен с выходами первого и третьего ключей двоичного элемента коммута50 ции, а четвертый информационный полюс — с выходами второго и четвертого ключей второго двоичного элемента ет, в каком состоянии должен находиться каждый электронный соединитель двоичной системы, т.е. реализует алгоритм безблокировочных соединений для полного списка соедилюса, два двоичных элемента коммутации, каждый иэ которых содержит четыре ключа, три триггера управления и элемент HJIH, выход которого подсоединен к единичному входу пер-. м вого триггера управления, нулевой выход которого соединен с информа-. ционными входами первых двух ключей первого двоичного элемента комI мутации, нулевой выход второго триггера управления подключен к информационным входам третьего и четвертого входы первого и четвертого ключей соединены с нулевым выходом третьего триггера управления, единичный выход которого подключен к управляющим входам второго и третьего клю- . чей, причем выход второго ключа:соединен с выходом четвертого ключа и управляющими входами первого и четвертого ключей второго двоичного элемента коммутации, а выход третье

ro ключа — с выходом первого ключа к оммутации (2f .

Каждый двоичный элемент электрон- 55 ного соединителя управляется от ЭВМ, которая собирает информацию с остальных элементов двоичной системы комнений, а после этого переключает каждый соединитель. Поэтому отсутствие в каждом электронном соединителе рассредоточенного децентрализованного устройства управления, функционирование которого обеспечивает исключение блокировочных состояний при реализации полного списка соединений, приводит к таким основным недостаткам в известных соединениях, как наличие блокировочных состояний; низкие функциональные возможности и низкий уровень автоматизации процесса поиска путей; длительный процесс анализа,и настройки каждого электронного соединителя двоичной системы коммутации, уменьшение надежности в результате большого количества внешних связей между ЗВМ и электронными соединителями.

Целью изобретения является расширение функциональных возможнос4 тей.

Поставленная цель достигается тем, что в электронный соединитель, содержащий четыре информационных поll40242 и управляющими входами второго и третьего ключей второго двбичного элемента коммутации, в котором информационные входы первых двух ключей соединены с первым информацион- 5 ным полюсом устройства, а информационныщ входы остальных двух ключейс вторым информационным полюсом устройства, третий информационный

10 полюс которого соединен с выходами первого и третьего ключей второго двоичного элемента коммутации, а четвертый информационный полюс с выходами второго и четвертого клю f5 чей второго двоичного элемента коммутации, введены дополнительно четыре двухвходовых элемента ИЛИ и один трехвходовый элемент ИЛИ, а также четыре трехвходовых и один двух20 входовый элемент И, четыре блока фиксации кодов настройки, две схемы сравнения, триггер фиксации цикла настройки и элемент задержки, единичный выход триггера фиксации цик25 ла настройки подключен к входу трехвходового элемента ИЛИ и входу основного двухвходового элемента ИЛИ, второй вход которого соединен с первым входом двухвходового элемента И, вторым входом трехвходового элемента

ИЛИ и выходом первой схемы сравнения, первый информационный вход которой подключен к четвертому информационному полюсу устройства и первому информационному входу второй схемы 3» сравнения, выход которой соединен с входом первого дополнительного двухвходового элемента ИЛИ и единичным входом второго триггера управления, единичный выход которого соединен 40 с входом второго дополнительного двухвходового элемента ИЛИ, второй вход которого подключен к второму входу двухвходового элемента И через элемент задержки и к единичному вы- 45 ходу первого триггера управления, нулевой выход которого соединен с входом первого трехвходового элемента

И, второй вход которого соединен с нулевым выходом второго триггера 50 управления, а третий вход — с управляющим входом организации цикла настройки и входом второго трехвходового элемента И, второй вход которого подключен к выходу второго 55 дополнительного двухвходового элемента. ИЛИ, а третий вход. — к нулевому выходу триггера фиксации цикла настройки, единичный вход котового соединен с выходом первого трехвходового элемента И, а нулевои вход — с выходом третьего дополнительного двухвходового элемента

ИЛИ, нергый вход которого со динен с нулевыми входами трех триггеров управления и входом сброса устройства, а второй вход — с первым тактирующим входом устройства, управляющими входами схем сравнения и синхронизирующими входами первого и второго блоков фиксации кодов настройки, вторые синхронизирующие входы которых подключены к второму тактирующему входу устройства, третьему входу трехвходового элемента ИЛИ, второму входу первого дополнительного двухвходового элемента ИЛИ,. вторым синхронизирующим входам третьего и четвертого блоков фиксации кодов настройки и первому входу четвертого дополнительного двухвходового элемента ИЛИ, второй вход которого соединен с третьим тактирующим входом устройства и первыми синхронизирующими входами третьего и четвертого блоков фиксации кодов настройки, а выход — с входами третьего и четвертого трехвходовых элементов И, вторые входы которых соединены соответственно с выходами трехвходового элемента ИЛИ и первого дополнительного двухвходового элемента ИЛИ, а третьи входы — с выходами третьего и четвертого блоков фиксации кодов настройки, входы которых соединены соответственно с вторыми информационными входами второй и первой схем сравнения и выходами первого и второго блоков фиксации кодов настройки, каждый из которых содержит регистр настройки, элемент ИЛИ и два элемента И, причем вход первого элемента И подсоединен к выходу блока фиксации кодов настройки и выходу регистра настройки, второй .его входк первому синхронизирующему входу блока, а выход первого элемента И— к входу элемента ИЛИ, второй вход которого соединен с выходом второго элемента И, вход которого подключен к второму синхронизирующему входу, а второй вход — к входу блока фиксации кода настройки, выход элемента

ИЛИ которого соединен с входом регистра настройки, при этом третий информационный полюс устройства сое1140242 динен с входом первого блока фиксации кода настройки и выходом третьего трехвходового элемента И, четвертый информационный полюс — с входом второго блока фиксации кода настрой- 5 ки и выходом четвертого трехвходового элемента И, первый управляющий выход окончания цикла настройки подключен к выходу второго трехвходового элемента И, второй управляющий выход окончания цикла настройки — к выходу двухвходового элемента И, а вход предварительной настройки — к единичному входу третьего триггера

yrrpавления. l5

На фиг.1 представлена функциональная схема электронного соединителя двоичной системы коммутации; на фиг.2 — пример двоичной системы коммутации при восьми входах и вы- 2О ходах, выполненный на электронных соединителях.

Функциональная схема (фиг.1) электронного соединителя 1 двоичной системы коммутации содержит четыре информационных полюса 2-5, два . двоичных элемента 6 и 7 коммутации, каждый иэ которых содержит четыре ключа 8-11. Устройство (фиг.1) содержит три триггера 12-14. управлеЗО .ния и элемент ИЛИ 15, выход которого подсоединен к единичному входу первого триггера 12 управления, нулевой выход которого соединен с информационными входами первых двух Ç5 ключей 8 и 9 первого двоичного элемента 6 коммутации, в котором управляющие входы первого 8 и четвертого

11.ключей соединены с нулевым выходом третьего триггера 14 управления. 4О

Единичный выход третьего триггера

14 управления подключен к управляющим входам вторorо 9 и третьего 10 ключей, первого двоичного элемента 6 коммутации, причем выход второго клю-45 ча 9 соединен с выходом четвертого ключа 11 и управляющими входами первого 8 и четвертого 11 ключей, второго двоичного элемента 7 коммутации, а выход третьего ключа 10 и выход первого ключа 8 двоичного элемента 6 коммутации соединены с управляющими входами второго 9 и третьего 10 кюпочей второго двоичного элемента 7 коммутации. Входы первых двух ключей 55

8 и 9 двоичного элемента 7 коммутации подсоединены к первому информационному полюсу 2 устройства, а двух других ключей 10 и 11 — к второму информационному полюсу 3..Третий информационный полюс 4 подключен к выходам ключей 8 и 10 второго двоичного элемента 7 коммутации, а четвертый информационный полюс 5 — к выходам ключей 9 и 11.

Кроме того, функциональная схема (41иг. 1) содержит четыр е дополнительных двухвходовых элемента ИЛИ 16-19, один трехвходовый элемент ИЛИ 20, четыре трехвходовых элемента И 21-24, один двухвходовый элемент И 25, четыре блока 26-29 фиксации кодов настройки, цве схемы 30 и 31 сравнения, триггер 32 фиксации цикла настройки.

Единичный выход триггера 32 фиксации цикла настройки подключен к входу трехвходового элемента ИЛИ 20 и входу основного двухвходового элемента ИЛИ 15, второй вход которого соединен с первым входом двухвходового элемента И 25, вторым входом трех- входового элемента ИЛИ 20 и выходом первой схемы 30 сравнения, информационный вход которой подключен к четвертому информационному полюсу 5 устройства и первому основному входу второй схемы 3 1 сравнения, выход которой соединен с входом первого дополнительного двухвходового элемента ИЛИ 16 и единичным входом второго триггера 13 управления. Единичный выход второго триггера 13 управления соединен с входом второго дополнительного двухвходового элемента ИЛИ 17, второй вход которо,го подключен к единичному выходу (первого триггера !2 управления, нулевой выход которого соединен с входом первого трехвходового элемента

И 21, второй вход которого соединен с нулевым выходом второго триггера

13 управления, а третий вход — с управляющим входом 33 органиэации цикла настройки и входом второго трехвходового эдемента И 22. Второй вход трехвходового элемента И 22 подключен к выходу второго дополнительного двухвходового элемента ИЛИ 17, а третий вход — к нулевому выходу триггера 32 фиксации цикла настройки. Единичный вход триггера 32 фиксации цикла настройки подключен к вы-, ходу первого трехвходового элемента

И 21, а нулевой вход — к выходу третьего дополнительного двуквходового элемента ИЛИ 18, первый вход кото1140242

10 рого соединен с нулевыми входами трех триггеров 12-14 управления и входом

34 сброса устройства, а второй вход-: с первым тактирующим входом 35 устройства, управляющими входами схем 5

30 и 31,сравнений и синхронизирующи- . ми входамй 36 первого 26 и второго

27 блоков фиксации кодов настройки.

Второй синхронизирующий вход 37 блоков 26-29 подключен к второму тактирующему входу 38 устройства, третьему входу трехвходового элемента ИЛИ

20, второму входу первого дополнительного двухвходового элемента

ИЛИ 16 и первому входу четвертого дополнительного двухвходового элемента ИЛИ 19, второй вход которого соединен с третьим тактирующим входом 39 устройства и первыми синхронизирующими входами 36 третьего 28 и четвертого 29 блоков фиксации кодов настройки. Выход четвертого дополнительного элемента ИЛИ 19 подключен к входам третьего 23 и четвертого 24 трехвходовык элементов И, вторые входы которых соединены соответственно с выходами трехвходового элемента ИЛИ 20 и первого дополнительного двухвходового элемента

ИЛИ 16, а третьи входы — с выхода-. 30 ми третьего 28 и четвертого 29 блоков фиксации кодов настройки, входы которых подключены соответственно к вторым информационным входам второй 31 и первой 30 схем сравнения и выходам первой 26 и второй 27 схем. фиксации кодов настройки.

Каждый из блоков фиксации кодов настройки содержит регистр 40 настройки, элемент 41 и два элемента И 4О

42 и 43. Вход первого элемента И 42. подключен к выходу блока фиксации кода настройки и выходу регистра 40 настройки, второй его вход — к пер- . вому синхронизирующему входу 36 бло- 45 ка, а выход элемента И 42 — к вхо-, ду элемента ИЛИ 41, второй вход которого соединен с выходом второго элемента И 43, вход которого подключен к второму синхронизирующему вхо- о ду 37, .а второй вход - к входу блока фиксации кода настройки. В схеме на фиг.1 третий информационный полюс 4 устройства .соединен с входом первого блока 26 фиксации кода настройки и выходом третьего трехвходового .элемента И 23, четвертый информационный полюс 5 — с входом второго блока 27 j фиксации кода настройки и выходом четвертого терхвходового элемента

И 24. Первый управляющий выход 44 окончания цикла настройки подключен к выходу второго трехвходового элемента И 22, а второй управляющий выход 45 окончания цикла настройки к выходу двухвходового элемента И 25.

Вход 46 предварительной настройки подсоединен к единичному входу триггера 14 управления. Устройство содержит также элемент задержки 47.

На фиг.2 приведен пример двоичной системы коммутации на 8 входов 48<—

488 и 8 выхоДов 49 -498, построенный на электронных соединителях

1 †1,, которые объединены в шесть каскадов 501-50, каждый из которых содержит по четыре электронных соединителя. Вход с номером 48 соединя1 ется при j <4 с информационным полюсом 4 электронного соединителя 1, а при 1> 4 с информационным полюсом

5 электронного соединителя 1, где

) =1 4. Выход с номером 491 соединяется при j <4 с информационным полюсом 4 электронного соединителя

1, где 1 =20+i, а при 1 4 — с информационным полюсом 5 электронного соединителя 11, где 1 =16+i. Управляющие входы 33 организации цикла настройки электронных соединителей 1, 1, 14, 1, 18 соединены с управляющими выходами 44 организации цикла настройки электронных соединителей

1, 1< 1, 1, 1 соответственно.

Рассмотрим работу электронного соединителя в нескольких режимах, которые характеризуются подачей управляющих сигналов на входы 33, 34, 35, 38, 39 и 46 и на информационные полюса 2-5 (фиг,1), Режим первый характеризуется подачей управляющего сигнала на третий триггер 14 управления через вход 46 предварительной настройки. По этому сигналу третий триггер 14 управления переходит в единичное состояние.

Сигнал с единичного выхода открывает ключи 9 и 10 двоичного элемента

6. Отсутствие сигнала с нулевого выхода триггера 14 закрывает ключи 8 и 11 этого же двоичного элемента.

Режим второй характеризуется подачей сигнала на вход 34 сброса устройства. По этому сигналу триггеры

12-14 управления устанавливаются в нулевое состояние. Через третий

1140242 дополнительный двухвходовый элемент

ИЛИ 18 в нулевое состояние устанавливается и триггер 32 фиксации цикла настройки. Сигнал с нулевого выхода третьего триггера 14 управления открывает ключи 8 и 11 и закрывает ключи 9 и 10 первого двоичного элемента 6. Сигналы с нулевых выходов триггеров 12 и 13 через ключи

8 и 11 первого двоичного элемента 6 10 открывают ключи 8-11 второго двоичного элемента 7.

Режим третий характеризуется подачей на второй тактирующий вход 38 импульсов и на информационные полю- 15 са 4 и 5 двоичных кодов, которые состоят из двоичных чисел длины 21, при этом старшие разрядов числа записываются в регистрц 40 настройки блоков 28 и 29 фиксации кодов настройки, а младшие разрядов— в регистры 40 настройки блоков 26 и 27 фиксации кодов настройки. По импульсам с второго тактирующего входа 38 через второй синхронизиру- 25 ющий вход 37 во всех блоках 26-29 открываются вторые элементы И 43.

Коды с информационных полюсов 4 и 5 проходят через вторые элементы И 43, элементы ИЛИ 41 в регистры 40 наст- 3б ройки, сигнал с информационного полюса 4 проходит через блок 26 фиксации кодов настройки, а с 5— через блок 27 фиксации кодов настройки. Эти же сигналы через тактов появляются на выходе блоков

26 и 27. Дальше старшие разрядов кодов записываются в регистры 40 настройки блоков 28 и 29, а младшиев регистры 40 настройки блоков

26 и 27.

Режим четвертый характеризуется подачей на второй тактирующий вход

38 импульсов, по которым через второй синхронизирующий вход 37, как и в 3-м режиме, открываются пути для считывания кодов длины 28 из регистров 40 настройки. Через первый дополнительный двухвходовый элемент ИЛИ 16 и четвертый дополнитель- о ный двухвходовый элемент ИЛИ 19 открывается четвертый трехвходовой элемент И 24, и код длины 20 из регистров 40 настройки поступает на четвертый информационный полюс 5.

Импульсы с тактирующего входа 38 через трехвходовый элемент ИЛИ 20 и четвертый дополнительный двухвхо12 довый элемент ИЛИ 19 открывают третий трехвходовый элемент И 23, через который код длины 23 из регистров настройки блоков 28 и 26 фиксации настройки поступает на третий информационный полюс 4.

Режим пятый характеризуется подачей импульсов на первый тактирующий вход 35. По этим импульсам запускаются схемы 30 и 31 сравнения. Через первые синхронизирующие входы 36 открываются элементы И 42 в блоках

26 и 27 фиксации кодов настройки, » благодаря чему происходит перезапись кодов длины 3 из регистров 40 настройки через элемент И 42 в элемент

ИЛИ 41. Код из регистра 40 настройки поступает.на его выход, откуда он поступает на выход из блока 26 и на информационный вход второй схемы сравнения 31. Код же из блока 27 фиксации кода настройки поступает на информационный вход первой схемы

30 сравнения. На вторые информационные входы схемы 30 и 31 сравнения поступает код длины 1 с четвертого информационного полюса 5. Триггер 32 устанавливается в "0".

Режим шестой характеризуется тем, что на третий тактирующий вход 39 поступают импульсы, в схеме 30 сравнения происходит сравнение двух кодов и триггер 12 управления находится в нулевом состоянии. Импульсы с третьего тактирующего входа 39 через синхронизирующий вход 36 блоков 28 и 29 открывают путь для перезаписи кодов длины 8 из регистров

40 настройки, которые поступают на входы трехвходовых элементов И 23 и 24. Элемент И 23 открыт, так как на его входы поступают сигналы от импульсов, подаваемых на входа 39 через четвертый дополнительный элемент ИЛИ 19, и подаваемые первой схемой сравнения 30 через трехвходовый элемент ИЛИ 20о а четвертый трехвходовый элемент И 24 закрыт, так как на него не поступает сигнал через первый дополнительный элемент

И 16. Кроме того, сигнал сравнения через элемент ИЛИ !5 перебрасывает, триггер 12 управления в единичное состояние.

Режим седьмой характеризуется тем, что на третий тактирующий вход

39 поступают импульсы, в схеме 30 сравнения происходит сравнение двух

1140242

55 кодов и триггер 12 управления находится в единичном состоянии, Работа устройства аналогична работе в 6-м режиме, только сигнал сравнения через двухвходовый элемент И 25 поступает на выход 45 окончания цикла настройки.

Режим восьмой характеризуется тем, что на третий тактирующий вход

39 поступают импульсы, сравнение кодов длины ь происходит в схеме 31 сравнения. Как и в шестом режиме на выходах блоков 28 к 29 фиксации кодов настройки появляются коды длины 3 иэ регистров 40 настройки.

Однако в этом случае открыт трехвхо-. довый элемент И 24, на который поступают сигналы от третьего тактирующего входа 39 через четвертый дополнительный элемент ИЛИ 19 и схемы сравнения 31 через первый дополнительный элемент ИЛИ 16, а третий трехвходовый элемент И 23 закрыт.

Поэтому код из регистра 40 настройки блока 29 поступает на четвертый информационный полюс 5. Кроме того, сигнал из схемы 31 сравнения перебрасывает триггер 13 управления в единичное состояние.

Режим девятый характеризуется тем, что на третий тактирующий вход

39 подаются импульсы и триггер 32 фиксации кодов настройки находится в единичном состоянии. В этом режиме схема работает так же, как и в шестом режиме, только сигналы на трехвходовый элемент ИЛИ 20 поступают не от схемы 30 сравнения, а от единичного выхода триггера 32 фиксации цикла настройки.

Режим десятый характеризуется тем, что на вход 33 органиэации цикла настройки поступает сигнал, триггеры 12 и 13 управления находятся в нулевом состоянии. В этом режиме сигнал с входа 33 через первый трехвходовой элемент И 21 перебрасывает триггер 32 фиксации цикла настройки в единичное состояние, Сигнал с его единичного выхода проходит через элемент ИЛИ 15 и перебрасывает триггер 12 управления в единичное состояние. Отсутствие сигнала с нулевого выхода триггера 32 открывает второй трехвходовый элемент И 22.

Режим одиннадцатый характеризуется тем, что на вход 33 организации цикла подается сигнал, один из триг5

40 а геров 12 клк 13 управления находится в единичном состоянии, а триггер 32 находится в нулевом состоянии. Тогда первый трехвходовый элемент И 21 закрыт, а второй 22 открыт, так как на него поступают сигналы от нулевого выхода триггера 32 фиксации цикла настройки к одного кэ единичных выходов триггеров 12 кли 13 управления через второй дополнительный элемент ИЛИ 17. В результате этого сигнал от входа 33 проходит на выход

44 окончания цикла настройки.

Рассмотрим работу электронного соединителя на примере образования соединительных путей согласно следующему списку соединений входов 48 с выходами 49

481 48 48) 484 485 48ь 48 48

49) 49 494 49 49ь 498 491 495 (1) реализуемому в двоичной системе коммутации (фиг.2), Вначале на все электронные соединители 1 двоичной системы коммутации подают на вход 34 сброса устройства сигнал, в результате чего в каждом электронном соединителе 1 выполняется установка всех триггеров f2, 13, 14 и 32 в нулевое состояние (2 режим), Затем на все электронные соединители

1 каскадов 504, 50>, 50б подается сигнал на вход 46 и предварительной настройки, в результате чего в них триггеры 14 управления устанавлива- ются в единичное состояние. Ключи

8 к 11 первого двоичного элемента

6 закрыты, а ключи 9 и 10 открыты.

Электронный соединитель по этому сигналу работает в первом режиме.

После чего подают на входы 48 двоичной системы коммутации (фиг. 2) двоичные коды длины 2ь. Прк этом старшие (разрядов на входах 48 производят двоичную запись чисел соответственно. 48 -0; 48 -1; 48З-2;

48) -3; 485-4, 48 -5; 481-6; 488 -7, а младшие разрядов образуют соответственно. 481-1; 48<-6, 48 -3;

484-2, 48 -5, 48 -7, 48 -0; 48 -4, Аналогйчно на выходы 49 также подают коды длины 2 1, при этом старшие 0 разрядов кодов образуют в двоичной записи числа: 491-0, 49Z -1, 49 -2, 494-3; 49 -4; 496 5; 49 -6;

498-7, а ад е -оответственно:

49„-6, 49 -0, 49 -3, 494-2, 49 -7, 49ь -4, 49 -1, 49 -5. В данных кодах, 15

1140242

После того, как заканчивается сравнение, подают импульсы на третий тактирующий вход 39. Физические процессы в электронном соединителе протекают так же, как описано в 8-м режиме, т.е. код из регистра 40 сравнения блока 29 фиксации кода настройки этого электронного соединителя поступает на его четвертый

SO подаваемых на входы 48 (выходы 49), первое число дает номер входа (выхода), а второе — номер выхода (входа) для соединения. При этом нумерация их начинается с 0 и заканчивается 5

7. Номера равны номеру индекса минус единица у входов 48, у выходов 49 (фиг.2). В это же время на второй тактирующий вход 38 подаются импульсы, в результате чего коды настройки записываются в регистры 40 настройки блоков 28, 26, 27 и 29 фиксации кодов настройки электронных соединителей каскадов 50,1 и 50 (3-й

6 режим). Затем подают сигнал на вход

33 организации цикла электронного соединителя 1< . Он перебрасывает триггеры 12 управления и 32 фиксации цикла настройки в единичное состояние (10-й режим). После чего пода- 20 ют на третий тактирующий вход 39 электронных соединителей каскада 50 импульсы. В результате код из регистра 40 настройки блока 28 фиксации настройки блока 28 фиксации ко- 25 да настройки поступает на третий информационный полюс 4 электронного соединителя 1((9-й режим). Так как в этом электронном соединителе открыты ключи 8 и 11 второго двоичного элемента 7, то этот код проходит на первый информационный полюс

2 электронного соединителя 1, затем через электронные соединители 1, 10.

1((), i(3 1(4з 1(I "(8 H IIce информа ционные входы 2 электронных соединителей 1 каскада 506, откуда через открытые ключи 8-11 двоичных элементов 7 поступает на схемы 30 и 31 сравнения. В это же время на все электронные соединители каскада 50 подают тактирующие импульсы через вход 35. В рассматриваемом примере сравнение происходит с содержимым регистра 40 сравнения блока 26 фиксации кода настройки элекТронного

1, PB6OTR KOTOPOI O IIPO текает так, как описано в 5- и 8-м режимах. информационный полюс 5. В этом электронном соединителе открыты ключи 8 и 11 второго двоичного элемента 7, так как триггеры управления 13 и 14 находятся в единичном состоянии. Поэтому код поступает на второй информационный полюс 3 электронного соединителя 122 и дальше через электронные соединители каскадов 50 -502 на входы 3 электронных соединителей первого каскада. В это же время на все электронные соединители 1 первого каскада подают импульсы через первый тактирующий вход 35.

Сравнение происходит в схеме 30 сравнения электронного соединителя 11 работа которого протекает так, как описано в 7-м режиме. Это происходит из-за того, что триггер 12 управления находится в положении

"1", сигнал из единичного выхода триггера 12 проходит через элемент задержки 47 и открывает двухвходовый элемент И 25. В результате на выходе 45 окончания настройки появляется сигнал. По этому сигналу подают импульсы на вход 33 организации цикла электронного соединителя 1 . Так как триггер 12 управления находится в единичном положении, то электронный соединитель 1 пропускает сигнал на выход 44 организации цикла (11-й режим), откуда сигнал поступает на вход 33 организации цикла электронного. соединителя

12 (см. фиг.2).

Дальнейшая работа двоичной схемы коммутации аналогична описанной вьппе.

Установление соединений продолжается до тех пор, пока не произойдет сравнение кодов в схеме сравнения 30 электронного соединителя 12, после чего получают сигнал на втором выходе 45 окончания цикла настройки этого электронного соединителя.

Затем подают сигнал на вход 33 организации цикла настройки электронного соединителя 1(. Этот сигнал появляется на выходе 44 электронного соединителя 14 (11 и режим)е Получив этот сигнал, подают на второй тактирующий вход 38 электронных соединителей каскадов 501, 502, 50, 50б импульсы. По этим импульсам электронные соединители каскадов 50 и 50 работают так, как описано в 4-м режиме, т.е. в них происходит считывание кодов, а в электронных соедините17

1140242

18 лях каскадов 50 и 50 происходит запись кодов (3-й режим). На этом заканчивается настройка каскадов 50 и 50 . Для настройки каскадов 50 и 50- можно распараллелить процесс

«.» настройки, т, е. отдельно настраивать

15» 1, 11, 1щ и отдельно 17 j 1

1 и 1 . После окончания настройки каскадов 50 и 50 проводят перезапись кодов иэ этих каскадов в каскады 50 и. 504 и их настройку.

Таким обр аз ом, применение элек-, тронного соединителя двоичной системы коммутации исключает внешнюю

ЭВМ для управления параллельными

5 многокаскадными коммутирующими схемами, которая ведет подобный процесс коммутации значительно медленнее.

Кроме этого, повышается надежность схем коммутации в результате уменьшения внешних связей между

ЭВМ и электронными соединителями.

1140242

Составитель А.Чаковский

Редактор Л.Веселовская Техреду.Гергель

Корректор E.Ñèðîõìàí

Заказ 272/44 Тираж 872

ВНИИПИ Государственного комитета СССР ло делам изобретений и открытий

113035, Москва, И-35, Раушская наб., д. 4/5

Подписное

Филиал ППП "Патент", r. Ужгород, ул. Проектная, 4

Электронный соединитель двоичной системы коммутации Электронный соединитель двоичной системы коммутации Электронный соединитель двоичной системы коммутации Электронный соединитель двоичной системы коммутации Электронный соединитель двоичной системы коммутации Электронный соединитель двоичной системы коммутации Электронный соединитель двоичной системы коммутации Электронный соединитель двоичной системы коммутации Электронный соединитель двоичной системы коммутации Электронный соединитель двоичной системы коммутации Электронный соединитель двоичной системы коммутации 

 

Похожие патенты:

Изобретение относится к электротехнике и может быть использовано в контактно-транзисторных системах зажигания транспортных средств и предназначено для изготовления в интегральном исполнении

Изобретение относится к вычислительной технике

Изобретение относится к преобразовательной технике и может найти применение в автономных системах электроснабжения, в частности во вторичных источниках питания с бестрансформаторным выходом

Изобретение относится к технике электросвязи и может быть использовано для разработки электронных и волоконно-оптических автоматических телефонных станций

Изобретение относится к вычислительной технике и может быть использовано для построения параллельных коммутационных устройств в универсальных системах и структурах высокой производительности
Наверх