Устройство для синхронизации по циклам

 

Изобретение относится к технике связи, повышает помехозащищенность и уменьшает время вхождения в синхронизм . Устройство содержит дешифратор 1 синхрогруппы, два элемента ИЛИ 2 и 9, регистр () 3 сдвига, два элемента И 4 и 7, элемент 5 задержки, счетчик 6 импульсов, блок 8 коммута .ции, дополнительный Р 10 сдвига,блок 11 вцбрра Р. Блок 8 содержит два элемента И 12 и 13, элемент НЕ 14. Блок 11 содержит два элемента НЕ 15 и 16, два элемента И 17 и 18. Записанная в Р 10 последовательность импульсов поступает с частотой следования тактовых импульсов с элемента И 7 на блок 11. Повторное отсутствие на выходе дешифратора 1 импульса отклика этой последовательности и отсутствия записи импульса в 1-й двоичный 3-1 элемент РЗ разрешает прохождение последовательности импульсов через . блок 11 на элемент И 7 для перезаписи в Р 10.С каждой рециркуляцией в Р 10 длина импульсной последовательности уменьшается на одну импульсную позицию. При поиске и определении позиции синхросигнала в канале связи с помехами число правильно дешифриру (Л емых синхрогрупп накапливается в виде непрерывной последовательности в Р 3.Число неопознанных дешифратором 1 синхрогрупп вычитается из последовательности импульсов на выходе Р 10 в элементе И 7. 2 з.п. ф-лы, 1 ил. СП :л

СОЮЗ СОВЕТСКИХ

СО1.1ИА ЛИСТ ИЧЕСНИХ

РЕСПУБЛИК

Ai (191 (11) (50 4 " 04 L 7/08 с"

К А ВТОРСНОМ У СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3916429/24-09 (22) 18.06.85 (46) 23. 11. 86. Бюл. № 43 (72) Л. П. Зимина, И. Г. Зо бнина и 3.И.Лангуров (53) 621.394.662(088.8) (56) Авторское свидетельство СССР № 1239878, кл. Н 04 Ь 7/08, 28.09.84. (54) УСТРОЙСТВО ДЛЯ СИНХРОНИЗАЦИИ ПО

ЦИКЛАМ

/ (57) Изобретение относится к технике связи, повышает помехозащищенность и уменьшает время вхождения в синхронизм. Устройство содержит дешифратор 1 синхрогруппы, два элемента ИЛИ 2 и 9, регистр (P) 3 сдвига, два элемента И 4 и 7, элемент 5 задержки, счетчик 6 импульсов, блок 8 коммута— ции, дополнительный P 10 сдвига, блок

11 выбора Р. Блок 8 содержит два элемента И 12 и 13, элемент НЕ 14. Блок

11 содержит два элемента НЕ 15 и 16, два элемента И 17 и 18, Записанная в P 10 последовательность импульсов поступает с частотой следования тактовых импульсов с элемента И 7 на блок 11. Повторное отсутствие на выходе дешифратора 1 импульса отклика этой последовательности и отсутствия записи импульса в 1-й двоичный 3-1 элемент РЗ разрешает прохождение последовательности импульсов через . блок 11 на элемент И 7 для перезаписи в Р 10.С каждой рециркуляцией в

P 10 длина импульсной последовательности уменьшается на одну импульсную позицию. При поиске и определении позиции синхросигнала в канале связи с помехами число правильно дешифрируемых синхрогрупп накапливается в виде непрерывной последовательности в P 3.Число неопознанных дешифратором 1 синхрогрупп вычитается из последовательности импульсов на выходе

P 10 в элементе И 7. 2 з.п. ф-лы, 1 ил.

1272515

Изобретение относится к технике связи и может использоваться в системах с цифровыми- методами модуляции, а также в системах. передачи дискретной информации.

Цель изобретения — повышение помехоустойчивости и уменьшение времени вхождения в синхронизм.

На чертеже приведена структурноэлектриче ская схема устройства для синхронизации по циклам.

Устройство для синхронизации по циклам содержит дешифратор 1 синхрогруппы, первый элемент ИЛИ 2, реI гистр 3 сдвига, первый элемент И 4, элемент 5 задержки, счетчик 6 импульсов, второй элемент И 7, блок 8 коммутации, второй элемент ИЛИ 9„ до— полнительный регистр 10 сдвига, блок

11 выбора регистра.

Блок 8 коммутации содержит первый и второй элементы И 12 и 13, элемент

НЕ 14.

Блок 11 выбора регистра содержит первый и второй элементы НЕ 15 и 16, первый и второй элементы И 17 и 18.

Устройство для синхронизации по циклам работает следующим образом.

Принимаемый групповой сигнал поступает на вход дешифратора 1. Импульсы откликов дешифратора 1 на обнаруженные в принимаемом сигнале кодовые группы символов, идентичные кодовой группе синхросигнала, через первый элемент ИЛИ 2 поступают на вход регистра 3, содержащего п+1 двоичных элементов при длине цикла в и импульсных позиций, и следующим импульсом тактовой последовательности, поступающей на тактовый вход регистра 3, записываются в первый двоичный элемент 3-1 регистра 3.

Записанные в регистр 3 отклики дешифратора i поступают с выхода регистра 3 на вход блока 8.

Если отклик на выходе дешифратора 1 повторился через и импульсных позиций (через цикл) и записался в первый двоичный элемент 3-1 регистра 3, то наличие записи в первом двоичном элементе 3-1 регистра 3 импульса отклика разрешает прохождение через блок 8 на вход первого элемента ИЛИ 2 импульса с выхода регистра

3, записанного в регистр 3 на той же позиции предыдущего цикла.

В случае регулярности формирования в каждом цикле на одной и той же позиции импульса отклика на выходе дешифратора 1 в регистре 3 рециркулирует последовательность следующих подряд импульсов, увеличивающаяся при каждой перезаписи на одну импульсную позицию за счет импульса отклика с выхода дешифратора 1, прибавляемого к началу последовательности импульсов, прошедшей через блок 8 с выхода регистра на его вход.

При отсутствии повторения через цикл импульса отклика на выходе дешифратора 1 и, как результат, отсутствии записи импульса в первом двоичном элементе 3-1 регистра 3 импульс (или последовательность импульсов) с выхода регистра 3 поступает через блок 8 и второй элеМент ИЛИ 9 на запись в дополнительный регистр

10, состоящий из h двоичных элемен.тов. Одиночные импульсы отклика дешифратора 1, переписанные из регистра 3 в дополнительный регистр 10, не проходят через второй элемент И 7, входы которого подключены к выходам последнего 10-п и предпоследнего

10-(n-1) двоичным элементам регистра 10, а из записанной в дополнительном регистре 10 последовательности импульсов вторым элементом И 7 исключается последний импульс последовательности. Записанная в регистре 10 последовательность импульсов поступает с частотой следования тактовых импульсов с выхода второго элемента

И 7 на вход блока 11. Повторное отсутствие на выходе дешифратора 1 импульса отклика этой последовательности и соответственно отсутствие записи импульса в первый двоичный

3-1 элемент регистра 3 разрешает прохождение последовательности импульсов через блок 11 на второй элемент И 7 для перезаписи в дополнительный регистр 10. При следующем прохождении через второй элемент И 7 последовательность импульсов сокращается еще на одну импульсную позицию. Таким образом, с каждой рециркуляцией в дополнительном регистре 10 длина рециркулирующей импульсной последовательности уменьшается на одну импульсную позицию.

При совпадении записи в первый двоичный элемент 3-1 регистра 3 импульса отклика с выхода дешифратора

1 с появлением первого импульса последовательности с выхода допол1272515

Рециркуляция записанной в дополнительный регистр 10 последовательности импульсов осуществляется столько раз, сколько раз на выходе дешифратора 1 не сформируется импульс gp отклика на соответствующей этой последовательности позиции цикла, Причем при каждом появлении последовательности на выходе дополнительного регистра 10 ее длина уменьшается на од- ну импульсную позицию за счет исключения на втором элементе И 7 последнего импульса последовательности. кительного регистра 10 на выходе второго элемента И 7 блок 11 пропускает эту последовательность на вход первого элемента ИЛИ 2 для записи в регистр 3. При этом в блоке 11 запрещается прохождение последователь— ности импульсов с выхода второго элемента И 7 на выход блока, подключенный к второму элементу ИЛИ 9, и последовательность исключается из рециркуляции в дополнительном регист- ре 10.

Если перезапись последовательности импульсов с выхода второго элемента И 7 в дополнительный регистр 15

10 происходит, то появление в процессе перезаписи в первом двоичном элементе 3-1 регистра 3 отклика с выхода дешифратора 1 не производит в блоке 11 переключения на запись в 20 регистр 3 следующих импульсов последовательности, так как каждый записанный в первый двоичный элемент

10-1 дополнительного регистра 10 импульс последовательности разрешает прохождение через блок 11 следующего импульса последовательности только на перезапись в дополнительный регистр 10.

Таким образом, при регулярном 30 появлении на одной и той же позиции цикла. импульсов отклика на выходе дешифратора 1. в регистре 3 накапливается рециркулирующая последовательность следующих подряд импульсов, увеличивающаяся при каждой перезаписи на одну импульсную позицию. При первом же нарушении регулярности появления импульса отклика на выходе дешифратора соответствующая импуль-gp сная последовательность через блок

8 записывается в дополнительный регистр 10 и исключается из рециркуляции в регистре 3.

При формировании на выходе дешиф— ратора 1 импульса отклика соответствующая последовательность с выхода дополнительного регистра 10 через блок 11 и первый элемент ИЛИ 2 переэаписывается в регистр 3 сдвига, где продолжается ее накопление за счет прибавления импульсов отклика к началу последовательности.

При поиске и определении позиции синхросигнала в канале связи с помехами число правильно дешифрируемых синхрогрупп накапливается в Виде непрерывной последовательности в регистре 3, а число неопознанных дешифратором 1 синхрогрупп вычитается из этой последовательности на выходе дополнительного регистра 10 во втором элементе И 7.

Количество импульсов в последовательностях, циркулирующих в регистре

3, представляет собой текущие численные значения разности между наличием и отсутствием откликов дешифратора на позициях цикла, соответствующих этим последовательностям, отсчитываемые с момента начала анализа принимаемого группового сигнала устройством цикловой сихронизации.

Положение позиции циклового синхронизма в цикле принимаемого группового сигнала определяется по накоплению в соответствующей импульсной последовательности определенного числа импульсов, представляющего разность между наличием и отсутствием откликов дешифратора 1 на этой позиции. Численное значение разности определяется числом входов первого элемента И 4, подключенных к выходу дешифратора 1, и входом последних двоичных элементов k (п+1) регистра 3 и равно (n+1) — (k- 1) +1. При наличии импульсов на всех указанных входах первого элемента И 4 на его выходе формируется импульс, фиксирующий положение начала цикла в принимаемом групповом сигнале. Импульс с выхода первого элемента И 4 производит сброс счетчика, работающего в режиме непрерывного счета до и последовательности тактовых импульсов, поступающий на его счетный вход, и осуществляет фазирование последовательности цикловых импульсов на его выходе. С выхода первого элемента И 4 импульс, фиксирующий положение начала цикла через эле72515 Ь

ВНИИПИ Заказ 6350/57 Тираж 624

Подписное

Произв.-полигр. пр-тие, г. Ужгород, ул. Проектная, 4

5 1? мент 5 задержки, производит сброс (установку в ноль) двоичных элементов регистра 3, т.е. очищает регистр и подготавливает устройство цикловой синхронизации для нового этапа анализа принимаемого группового сигнала. Время задержки импульса на элементе 5 задержки определяется требованием, предъявляемым к длительности импульса входной цепью сброса счетчика 6, и реализуется моментом сброса (установки в ноль двоичных элементов) регистра 3.

В режиме синхронизма импульс с выхода первого элемента И 4 подтверждает фазу цикловых импульсов на выходе счетчика 6.

Формула изобретения

1. Устройство для синхронизации по циклам, содержащее последовательно соединенные дешифратор синхрогруппы, первый элемент ИЛИ, регистр сдвига и первый элемент И, а также элемент задержки, счетчик импульсов и второй элемент И, причем выход дешифратора синхрогруппы подключен к соответствующему входу первого элемента

И, выход которого подключен к объединенным первому входу счетчика импульсов и через элемент задержки — к первому входу регистра сдвига, при этом вторые входы регистра сдвига и счетчика импульсов являются входом последовательности тактовых импульсов, причем вход дешифратора синхрогруппы является входом устройства, а выход счетчика импульсов — выходом устройства, о т л и ч а ю щ е е с я тем, что, с целью повышения помехоустойчивости и уменьшения времени вхождения в синхронизм, введены последовательно соединенные блок коммутации, второй элемент ИЛИ и дополнительный регистр сдвига, а также блок выбора регистра, при этом первый вход блока коммутации подключен к первому выходу регистра сдвига, второй выход блока коммутации подключен к второму входу первого элемен5

10 !

20

50 та ИЛИ, при этом объединенные второй вход блока коммутации и первый вход блока выбора регистра подключены к второму выходу ре гистра сдвига, причем второй вход блока выбора регистра пвдключен к первому выходу дополнительного регистра сдвига, а третий вход — к выходу второго элемента И, при этом первый выход блока выбора регистра подключен к второму входу второго элемента ИЛИ, а второй выход — к третьему входу первого элемента ИЛИ, причем второй и третий выходы дополнительного регистра сдвига подключены к соответствующим входам второго элемента И, а второй вход дополнительного регистра сдвига объединен с вторым входом счетчика импульсов.

2. Устройство по п. 1, о т л ич а ю щ е е с я тем, что,блок коммутации выполнен в виде последовательно соединенных первого элемента И, элемента НЕ и второго элемента И, при этом первый вход первого элемента И объединен с вторым входом второго элемента И и является первым входом блока коммутации, при этом второй вход первого элемента И является вторым входом блока коммутации, а выходы первого и второго элементов

И являются соответственно первым и вторым выходами блока коммутации.

3. Устройство по п. 1, о т л ич а ю щ е е с я тем, что, блок выбора регистра выполнен в виде последовательно соединенных первого элемента НЕ, первого элемента И, второго элемента НЕ и второго элемента

И, при этом первый и второй входы первых элементов НЕ и И являются соответственно вторым и третьим входами блока выбора регистра, причем третий вход первого элемента И является первым входом, а выход — вторым выходом блока выбора регистра, второй вход второго элемента И объединен с вторым входом первого элемента И, а выход второго элемента И является первым выходом блока выбора регистра.

Устройство для синхронизации по циклам Устройство для синхронизации по циклам Устройство для синхронизации по циклам Устройство для синхронизации по циклам 

 

Похожие патенты:

Изобретение относится к передаче дискретных сообщений и магнитЦИ ной записи цифровой информации,где требуется надежная цикловая синхронизация с малым временем вхождения в синхронизм

Изобретение относится к технике связи

Изобретение относится к многоканальной связи

Изобретение относится к электросвязи и может использоваться в системах передачи дискретных сообщений, Повьшается помехоустойчивость

Изобретение относится к гео-г физической технике и м.б

Изобретение относится к технике цифровой связи, а именно к устройствам для цикловой синхронизации цифровой систем передач с временным уплотнением

Изобретение относится к технике цифровой связи, а именно к устройствам цикловой синхронизации цифровых систем передачи с временным уплотнением

Изобретение относится к технике цифровой связи, а именно к устройствам для цикловой синхронизации цифровых систем передачи информации с временным уплотнением

Изобретение относится к технике цифровой связи, а именно к устройствам для цикловой синхронизации цифровых систем передачи информации с временным уплотнением

Изобретение относится к технике цифровой связи, а именно к устройствам для цикловой синхронизации цифровых систем передачи информации с временным уплотнением

Изобретение относится к технике связи и может быть использовано для приема данных с забойной телеметрической системы, использующей циклически повторяющиеся пакеты цифровых данных

Изобретение относится к системам передачи дискретной информации и может быть использовано для цикловой синхронизации в системах помехоустойчивой защиты информации, в которых применяются корректирующие, в частности каскадные коды

Изобретение относится к передаче дискретной информации и может быть использовано для цикловой синхронизации в системах помехоустойчивой защиты, в которых используются корректирующие, в частности каскадные коды
Наверх