Запоминающее устройство с сохранением информации при отключении питания

 

Изобретение относится к вычислительной технике, в частности к запоминающим устройствам, и может быть использовано в различных системах обработки и хранения информации, к которым предъявляется требование сохранности информации при отключении питания. Цель изобретения - повышение надежности устройства. Запоминающее устройство содержит накопитель 1, переключатель 2, триггер 3, компаратор 4, резервный источник 5 питания, ком Инф.вба. мутатор Ь напряжения и выход 7 основного источника питания с соответствующими связями, введение компаратора позволяет автоматически устанавливать триггер и значит блокировать обращение к накопитЕШЮ при отключении напряжения питания и осуществлять питание от резервного источника. При включении основного источника происходит автоматическая разблокировка триггера и восстановление работоспособности системы. Это дает минимум двухкратный выигрыш во времени на восстановление системы. Введение коммутатора напряжений позволяет автоматически переключаться на резервный источник питания при отключении основного напряжения. Падение напряжения на открьп-ом транзисторе коммутатора незначительное, а значит питание схемы осуществляется практически номинальным напряжением, что повышает надежность работы устройства и системы в целом. 1 з.п. ф-лы,2 ил 4 4 00 00 сх ts9

СОЮЗ СОВЕТСНИХ

СОЦИАЛ ИСТИЧЕСНИХ

РЕСПУБЛИН (19) (11) А1 (5)) 4 С 11 С 29 00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР (21) 4208923/24-24 (22) 10. 03..87 (46) 30. 12.88. Вюл. N 48 (72) С.В. Яковлев (53) 681.327.6(088.8) (56) Авторское свидетельство СССР

Р 842975, кл. G 11 С 29/00, 1979.

Авторское свидетельство СССР

Ф 1259342, кл. G 11 С 29/00, 1985. (54) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО С СОХРАНЕНИЕМ ИНФОРМАЦИИ ПРИ ОТКЛЮЧЕНИИ ПИТАНИЯ (57) Изобретение относится к вычислительной технике, в частности к запоминающйм устройствам, и может быть использовано в различных системах обработки и хранения информации, к которым предъявляется требование сох— ранности информации при отключении питания. Цель изобретения — повышение надежности устройства. Запоминающее устройство содержит накопитель 1, переключатель 2, триггер 3, компаратор

4, резервный источник 5 питания, коммутатор Ь напряжения и выход 7 основного источника питания с соответствующими связями, введение компаратора позволяет автоматически устанавливать триггер и значит блокировать обращение к накопителю при отключении напряжения питания и осуществлять питание от резервного источника. При включении основного источника происходит автоматическая разблокировка триггера и восстановление работоспособности системы. Это дает минимум двухкратный выигрыш во времени на восстановление системы. Введение коммутатора напряжений позволяет автоматически переключаться на резерв— ный источник питания при отключении

1 основного напряжения ° Падение напряжения на открытом транзисторе коммутатора незначительное, а значит питание схемы осуществляется практически номинальным напряжением, что повышает надежность работы устройства и системы в целом. 1 з.п. ф-лы,2 ил

1448362

Изобретение относится к вычислительной технике, в частности к запоминающим устройствам, и может быть использовано в различных системах обработки и хранения инфориации, к которым предъявляется требование сохранности информации при отключе, нии напряжения питания.

Цель изобретения — повьппение на- 10 дежности устройства.

На фиг. 1 представлена функциональная схема устройства; на фиг. 2принципиальная схема коммутатора напряжений. 15

Устройство содержит накопитель переключатель 2, триггер 3, компара-. тор 4, резервный источник 5 питания, коммутатор 6 напряжения, выход 7 основного источника питания, 20

Коммутатор б напряжений (фиг. 2) содержит первый 8 и второй 9 ключевые транзисторы, первый 10 и второй 11 опорные резисторы.

Устройство работает следующим об- 25 разом.

Для перевода накопителя в режим хранения при отключении или кратковременном пропадании основного пита ющего напряжения необходимо на нако- 30 пнтель подать напряжение от резервного источника питания, а на вход

"Выбор микросхемы" подать уровень

"1". Блок управления накопителем входит в состав процессора. Кроме этого, микросхемы памяти имеют устройство управления. В качестве источника опорного напряжения для компаратора служит резервный источник питания.

При отключенном напряжении основного источника питание элементов схемы и накопителя 1, который находится в режиме хранения и потребляет минимальную мощность от источника, осуществляется от резервного источника 5 питания (аккумулятора) через открытый второй 9 транзистор коммутатора б напряжений. Второй транзистор 9 открыт (так как потенциал эммитера выше потенциала базы) и находится в режиме насыщения. Падение напряжения на открытом транзисторе минимальное. Первый транзистор 8 при этом закрыт. При включении питания основного источника напряжение на его выходе 7 возрастает, и когда оно достигнет определенного уровня, откроется первый транзистор 8 и перейдет в режим насыщения. Падение напряжения на транзисторе при этом незначительное (до 100 иВ). Номиналы первого

10 и второго 11 резисторов подбирают таким образом, чтобы при открывании первого 8 транзистора второй 9 транзистор закрывался смещением с делителя (резисторы 10 и 11). Питание переключателя 2, триггера 3 и накопителя 1 осуществляется от основного источника напряжения с выхода 7. Когда величина напряжения основного источника достигнет требуемого уровня, сработает коипаратор 4 и сигналом с первого выхода установит триггер 3 в состояние "1", который включит переключатель 2. Последний разрешит прохождение сигнала "Выбор микросхемы" от процессора на четвертый вход накопителя 1. При снижении напряжения основного источника питания ниже допустииого уровня (по какой-либо причине) сработает коипаратор 4 и сигналом со второго выхода установит триггер 3 в нулевое состояние. Одновременно закроется первый 8 и откроется второй 9 транзисторы коммутатора 6 напряжений. Устройство будет питаться от резервного источника питания. Выходным сигналом триггера 3 будет выключен переключатель 2, который скоммутирует на вход "Выбор микросхемы" накопителя 1 сигнал "1" с вьг хода резервного источника 5 питания.

Накопитель 1 окажется переведенным в режим хранения при минимальном потреблении тока в цепи питания. Обращение к накопителю будет заблокировано.

Переключатель 2, триггер 3 н накопитель 1 питаются от резервного источника 5 питания при отсутствии основного напряжения и поддерживают накопитель в режиме хранения. Автоматическая установка триггера 3 при снижении напряжения основного источника ниже допустимого -уровня исключает возможность прохождения укороченных сигналов на входы управления накопителем 1. Автоматическое разблокирование триггера в моиент достижения напряжением питания требуемого уровня сокращает время восстановления системы после отключения питания.

Формула изобретения

1.Запоминающее устройство с сохранением информации при отключении пиз 144 тания, содержащее накопитель, триг-гер, резервный источник литания, переключатель, выход которого соединен с первым информационным входом накопителя, первый информационный вход переключателя соединен с выводом питания накопителя, основной источник питания, о т л и ч а ю щ е е с я тем, что, с целью повьипения надежности устройства, оно содержит коммутатор напряжений и компаратор, причем первый информационный вход компаратора соединен с выходом основного источника питания и с первым информационнъи входом коммутатора напряжений, выход которого подключен к первому информационному -входу переключателя и к выводам питания накопителя, переключателя и триггера соответственно, первый выход резервного источника питания подключен к второму информационному входу коммутатора напряжений и к второму информационному входу компаратора, первый и второи выходы которого подключены соответственно к-первому и второму входам триггера„ выход которого подключен к управляющему входу переключателя, второй информационный вход которого является входом "Выбор микросхемы" устройства, 8362

4 второй выход резервного источника питания соединен с общей шиной устройства, входы адреса и чтения — записи

5 накопителя являются одноименными входами устройства, а его информационный выход - информационным выходом устройства.

2. Устройство по п. 1, о т л и— ч а ю щ е е с я тем, что коммутатор напряжений содержит первый и второй ключевые транзисторы, первый и второй опорные резисторы, причем змиттер первого ключевого транзистора соединен с одним выводом первого опорного резистора и является первым информационным входом коммутатора напряже".: ний, второй вывод первого опорного резистора соединен с одним выводом второго опорного резистора и базой второго ключевого транзистора, коллектор которого соединен с коллектором первого ключевого транзистора и является выходом коммутатора напря2б жений, база первого ключевого транзистора соединена с эмиттером второго ключевого транзистора и является вторым информационным входом коммутатора напряжений, а второй вывод второго опорного резистора соединен с общей шиной. (

Запоминающее устройство с сохранением информации при отключении питания Запоминающее устройство с сохранением информации при отключении питания Запоминающее устройство с сохранением информации при отключении питания 

 

Похожие патенты:

Изобретение относится к вычислительной технике, а точнее к запоминающим устройствам с коррекцией ошибок, и может быть использовано при создании устройств памяти в интегральном исполнении

Изобретение относится к вычислительной технике и может использоваться для построения запоминающих устройств с коррекцией ошибок

Изобретение относится к вычислительной технике и может быть использовано для записи (программирования) информации в полупроводниковые Злоки постоянной памяти (микросхемы ППЗУ) и контроля этих блоков в динамических режимах и при изменении импульсного питания

Изобретение относится к вычислительной технике и может быть использовано в системах управления с постоянными запоминающими устройствами (ПЗУ),-которые перепрограммируются в процессе работы и требуют контроля считываемой информации

Изобретение относится к вычислительной технике и может быть использовано для контроля постоянных запоминающих устройств

Изобретение относится к области вычислительной техники и предназначено для испытаний микросхем оперативных запоминающих устройств (ОЗУ) Цель изобретения - расширение области применения за счет возможности проведения двухэтапного контроля микросхем ОЗУ

Изобретение относится к вычислительной технике и может быть использовано в системах обработки и передачи цифровых данных повышенной надеясности

Изобретение относится к вьг1ислительной технике, а именно к запоминающим устройствам, и может быть использовано при проектирован1га микро-: схем ПЗУ и ППЗУ

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх