Устройство для контроля дешифратора

 

Изобретение относится к автоматике и вычислительной технике и может быть использовано в стендовой аппаратуре. Цель изобретения - повышение достоверности контроля устройства. Устройство запускается одновременно с подачей первого кода на вход контролируемого дешифратора. Вначале на вход контролируемого дешифратора подаются в определенной последовательности разрешенные коды, и сигнал запуска с помощью первой группы элементов задержки, группы элементов равнозначности, группы элементов И, группы элементов ИЛИ контролирует правильность очередности формирования сигналов на выходах контролируемого дешифратора. Наличие на выходах контролируемого дешифратора нескольких сигналов контролируется пороговым элементом. По окончании проверки разрещенных комбинаций на вход контролируемого дешифратора поступают запрещенные комбинации. В это время на выходах контролируемого дешифратора не должно быть сигналов, что и контролируется второй группой элементов задержки с помощью группы элементов РАВНОЗНАЧНОСТИ, группы элементов И и группы элементов ИЛИ. 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (g!! y С 06 Р 11/00

-""ИЮЭНМ

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н А BTOPCKOMY СВИДЕТЕЛЬСТВУ

CO

Ю

С0

©0

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГННТ СССР (2! ) 4361343/24-24 (22) 13.10.87 (46) l5.07.89, Бюл. 11 26 (72) Л,К.Матвеев, А.К.Матвеев и М.А.Давыдов (53) 681.3(088.8) (56) Авторское свидетельство СССР

Р 544969, кл. G 06 F 11/10, 1975.

Авторское свидетельство СССР

N 918948, кл. G 06 F 11/10, 1977. (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ДЕ!ЦИФРАТ0РА (57) Изобретение относится к автома-. тике и вычислительной технике и может быть использовано в стендовой аппаратуре. Цель изобретения — повышение достоверности контроля устройства. Устройство запускается одновременно с подачей первого кода на вход контролируемого дешифратора. Вначале на вход контролируемого дешифратора

Изобретение относится к автоматике и вычислительной технике и может быть использовано в стендовой аппаратуре.

Цель изобретения — повышение достоверности контроля устройства.

На чертеже изображена функциональная схема предлагаемого устройства.

Устройство содержит триггеры и 2, первую группу 3 элементов задержки, группу 4 элементов ИЛИ, генератор

5 тактовых импульсов, третий элемент

ИЛИ 6, группу 7 элементов И, второй коммутатор 8, первый элемент 9 за— ,держки, первый коммутатор 10 счетчик

ll, блок 12 индикации, группу 13 эле„„SU„„1494006 A 1

2 подаются в определенной последовательности разрешенные коды, и сигнал запуска с помощью первой группы элементов задержки, группы элементов равнозначности,. группы элементов И, группы элементов ИЛИ контролирует правильность очередности формирования сигналов на выходах контролируемого дешифратора. Наличие на выходах контролируемого дешифратора нескольких сигналов контролируется пороговым элементом. По окончании про— верки разрешенных комбинаций на вход контролируемого дешифратора поступают запрещенные комбинации. В это время на выходах контролируемого дешифратора не должно быть сигналов, что и контролируется второй группой элементов задержки с помощью группы элементов РАВНОЗНАЧНОСТИ, группы элемен- С тов И и группы элементов ИЛИ. 1 ил. ментов равнозначности, второй элемент ИЛИ 14, элемент И 15, четвертый элемент ИЛИ 16, первый элемент ИЛИ

17, пятый элемент ИЛИ 18, пороговый элемент 19, третий элемент 20 задержки, вторую группу 21 элементов задержки, второй элемент 22 задержки,, четвертый элемент 23 задержки, узел

24 дешифрации. Кроме того, на чертеже изображен контролируемый дешифратор 25, не входящий в состав устройства.

Устройство работает следующим образом.

Контролируется дешифратор, у которого только К комбинаций являются

1494006 разрешенными, Предполагается, что на вход контролируемого дешифратора 25 вначале в определенной последовательности подаются разрешенные коды, 5 а затем — запрещенные, после чего контроль завершается.

Перед началом работы триггер 1 устанавливается в нулевое состояние а триггер 2 — в единичное состояние (цепи начальной установки не указаны).

Разрешенные коды на вход контролируемого дешифратора 25 подаются в такой последовательности, чтобы сигналы появлялись на его выходах поочередно с первого по К-й.

Ф

Одновременно с подачей первой кодовой комбинации на вход контролируемого дешифратора 25 поступает сиг- 2р нал на вход запуска устройства. Этот сигнал через третий элемент ИЛИ 6 устанавливает в единичное состояние триггер 1. Одновременно он запускает генератор 5 тактовых импульсов и по- 25 ступает на вход первого элемента задержки первой группы 3 элементов задержки и на первый вход первого элемента ИЛИ группы 4 элементов ИЛИ. К этому времени при правильной работе 30 контролируемого дешифратора 25 на первом входе первого элемента равнозначности группы 13 элементов равно3 значности появляется единичный сигнал с соответствующего выхода дешифратора 25. В результате единичный сигнал появляется и на выходе этого элемента равнозначности группы 13, элементов равнозначности, поскольку на его втором входе присутствует еди- 4р ничный сигнал с прямого выхода второго триггера 2. На выходах остальных элементов равнозначности группы 13 элементов равнозначности присутствуют нулевые сигналы. Единичный сигнал 45 с выхода первого элемента равнозначности группы 13 элементов равнозначности разрешает прохождение сигнала с выхода первого элемента ИЛИ группы

4 элементов ИЛИ через первый элемент И группы 7 элементов И на соответствующий вход второго элемента ИЛИ группы 4 элементов ИЛИ. Сигнал с выхода элемента ИЛИ группы

4 элементов ИЛИ сбрасывает в нулевое состояние первый триггер 1.

Таким образом, при правильной работе контролируемого дешифратора 25 триггер 1 к м<менту поступления на второй вход элемента И 15 импульса с выхода третьего элемента HJIH 6, прошедшего через второй коммутатор 8, первый элемент 9 задержки и четвертый элемент ИЛИ 16, оказывается в нулевом состоянии и его прямой выход закрывает элемент И 15, препятствуя формированию единичного сигнала на выходе неисправности устройства.

Через интервал времени, равный Т, на вход контролируемого дешифратора

25 поступает код следующей разрешенной комбинации,в результате чего на его втором выходе формируется единичный сигнал, и одновременно появляется сигнал на выходе первого элемента задержки первой группы 3 элементов задержки (задержка всех элементов задержки группы 3 равна Т), устанавливающий через третий элемент ИЛИ 6 триггер 1 в единичное состояние. Сигнал с выхода первого элемента задержки первой группы 3 элементов задержки проходит через второй элемент И группы 7 элементов И. К этому времени на выходе второго элемента равнозначности присутствует единичный потенциал, в результате чего сигнал с выхода второго элемента И группы 7 элементов И через второй элемент ИЛИ

14 сбрасывает в нулевое состояние триггер 1„ препятствуя формированию сигнала на выходе неисправности устройства.

11ри исправном контролируемом дешифраторе 25 сигналы с выходов последующих элементов задержки первой группы 3 элементов задержки опрашивают соответствующие элементы И группы 7 элементов И, проверяя правильность работы контролируемого дешифратора.

При этом сигналы с выхода генератора

5 тактовых импульсов (их период следования также равен Т) подсчитываются счетчиком 11.

Устройство контролирует появление сигнала на выходе дешифратора 25, не соответствующего входному коду, появление сигналов на нескольких выходах дешифратора 25 или отсутствие сигнала на его выходах.

Если, например, после поступления на вход дешифратора 25 кода второй разрешенной комбинации сигнал на втором выходе дешифратора 25 не появится (он появится на другом выходе или не появится вообще), то (как ука-. зывалось выше) сигнал с выхода перво1494006 го элемента задержки первой группы 3 элементов задержки через элемент ИЛЕ

6 установит в единичное состояние триггер 1 и через второй элемент ИЛИ группы 4 элементов ИЛИ поступит на опрос второго элемента И группы 7 элементов И. На выходе второго элемента равнозначности группы 13 элементов равнозначности присутствует нулевой сигнал, поскольку на первом входе этого элемента равнозначности группы 13 элементов равнозначности присутствует нулевой сигнал, а на втором — единичный с выхода триггера 2. Поэтому второй элемент И группы 7 элементов И оказывается закры— тым и триггер 1 остается в единичном состоянии.

Сигнал с выхода элемента ИЛИ 6 проходит на первый выход второго коммутатора 8, задерживается на первом элементе 9 задержки на время, равное половине периода Т, а затем через элемент ИЛИ 16, элемент И 15 и элемент ИЛИ 17 проходит на выход неисправности устройства. Сигнал неисправности, пройдя через элемент ИЛИ

18, останавливает генератор 5 тактовых импульсов и на блоке 12 индикации высвечивается код счетчика 11,соответствующий номеру входной комбинации дешифратора 25, на которой обнаружена неисправность контролируемого дешифратора 25.

Появление нескольких сигналов на выходах дешифратора 25 фиксируется пороговым элементом 19. Сигнал с его выхода проходит через первый элемент

ИЛИ 17 на выход неисправности устройства и также останавливает генератор

5 тактовых импульсов, При правильной работе контролируемого дешифратора 25 после появления сигнала на выходе последнего (К-I)-го элемента задержки группы 3 элементов задержки на счетчике 11 устанавливается код К, который фиксируется узлом

24 дешифрации. В результате сигнал с его выхода переключает через третий элемент 20 задержки коммутаторы 8 и

10 и устанавливает н нулевое состояние триггер 2. Начинается контроль работы дешифратора 25 при поступлении на его входы неразрешенных комбинаций.

На вход дешифратора 25 поступает первая неразрешенная комбинация ° При этом на его выходах, подключенных к устройству, не должно быть единичных сигналов, Сигнал с выхода генератора 5 импульсов через перный коммутатор 10

5 проходит на вход перного элемента задержки второй группы 21 элементов задержки. Элементы задержки проверяют отсутствие сигналов на выходах дешифратора для каждой неразрешенной комбинации.

Величина задержки элементов второй группы 21 элементов задержки в К раэ меньше периода Т, 15 Контроль проводится, как и в слу чае проверки разрешенных комбинаций, но сигнал с выхода элемента ИЛИ 6 проходит на второй выход второго коммутатора 8 и опрашивает элемент

20 И 15 через элемент 22 задержки и элемент ИЛИ 16, Задержка на элементе

22 задержки в дна раза меньше задержки на элементах второй группы 21, эпементов задержки, 25 После перебора всех кодон на входе контролируемого двшифратора 25 сигнал переполнения счетчика ll через элемент ИЛИ 18 останавливает генератор 5 тактовых импульсов, а через

Зр элемент 23 задержки устанавливает второй триггер 2 и коммутаторы 8 и

10 в исходное состояние, Проверка завершена, Ф о р м у л а и з о б р е т е н и я

Устройство для контроля дешийра— тора, содержащее пороговый элемент, три элемента ИЛИ, элемент И, первый

4р триггер, группу элементов И и первую группу элементон задержки, причем входы порогового элемента образуют группу информационных входов устройстна для подключения к группе выходов

45 контролируемого дешифратора, Выход порогового элемента соединен с первым входом первого элемента ИЛИ,. вы-. ход которого является выходом неисправности устройства, выходы элемен50 тов И группы соединены с соответствующими входами второго элемента ИЛИ, выход которого соединен с нулевым входом первого триггера, прямой выход которого соединен с первым вхо55 дом элемента И, выход которого соединен с вторым входом первого элемента ИЛИ, первый вход третьего элемента И1И и вход перного элемента за— держки первой группы подключены к

1494006 входу запуска устройства, выход каждого предыдущего элемента задержки первой группы соединен с входом последующего элемента задержки первой груп5 пы, выходы всех элементов задержки группы соединены с соответствующими входами третьего элемента ИЛИ, выход которого соединен с единичным входом первого триггера, о т л и ч а ю щ е е с я тем, что, с целью повышения достоверности контроля устройства, в него введены группа элементов равнозначности, группа элементов ИЛИ, второй триггер, генератор тактовых импуль сов, счетчик, блок. индикации, четыре элемента задержки, вторая группа элементов задержки, четвертый и пятый элеМенты ИЛИ, два коммутатора и узел дешифрации, причем вход запус- 2р ка генератора тактовых импульсов подключен к входу запуска устройства, выход генератора тактовых импульсов соединен со счетным входом счетчика и информационным входом первого ком — 25 мутатора, выход которого соединен с входом первого элемента задержки второй группы, выход каждого предыдущего элемента задержки второй группы соединен с входом последую- gp щего элемента задержки второй группы, выходы элементов задержки второй группы — с соответствующими входами третьего элемента ИЛИ, первые входы элементов равнозначности группы подключены к соответствующим информационным входам устройства для подключения к группе выходов контролируемого дешифратора, прямой выход второго триггера, соединен с вторыми 4р входами всех элементов равнозначности группы, выходы которых соединены с первыми входами соответствующих элементов И группы, первый вход первого элемента ИЛИ группы подключен к входу запуска устройства, первые входы элементов ИЛИ группы, начиная с второго, соединены с выходами соответствующих элементов задержки первой группы, выходы элементов задержки второй группы — с вторыми входами соответствующих элементов ИЛИ группы, выходы которых соединены с вторыми входами соответствующих элементов И группы, выход третьего элемента ИЛИ соединен с информационным входом второго коммутатора, первый и второй выходы которого соединены соответственно через первый и второй элементы задержки с соответствующими входами четвертого элемента ИЛИ, выход которого соединен с вторым входом элемента И, информационный выход счетчика соединен с информационными входа-: ми блока индикации и узла дешифрации выход которого, соответствующий числу разрешенных комбинаций контролируемого дешифратора, соединен через третий элемент задержки с нулевым входом второго триггера -и первыми управляющими входами первого и второго коммутаторов, выход первого элемента ИЛИ соединен с первым входом пятого элемента ИЛИ, выход которого соединен с входом останова генератора тактовых импульсов, выход переполнения счетчика — с вторым входом пятого элемента ИЛИ и входом четверто-.

rn элемента задержки, выход которого соединен с единичным входом второго триггера и вторыми управляющими

- входами первого и второго коммутаторов.

1494006

Со с тавнтель В. Гречнев

Редактор А.Ревин Техред Л.Сердакова Корректор Е.Васильева

Заказ 4111/45 Тираж 668 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", r. Ужгород, Ул. Гагарина, 1О1

Устройство для контроля дешифратора Устройство для контроля дешифратора Устройство для контроля дешифратора Устройство для контроля дешифратора Устройство для контроля дешифратора 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении контролируемых цифровых узлов

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении тестовой аппаратуры

Изобретение относится к вычислительной технике и может быть использовано для контроля больших интегральных схем и микропроцессорных устройств

Изобретение относится к вычислительной технике и может быть использовано при измерении параметров сложных объектов, например для определения значений зависимых параметров, измерение которых запрещено

Изобретение относится к вычислительной технике и может быть использовано в системах обработки данных для комплексирования двух вычислительных машин в вычислительный комплекс с повышенным требованием к его надежности

Изобретение относится к вычис-, лительной технике и может быть использовано для контроля и диагностики периферийных устройств, имеющих выход на системный интерфейс 2К (для ЭВМ типа СМ-2, СМ-2М), при техническом обслуживании и ремонте

Изобретение относится к вычислил1 М /4 25 тельной технике и может быть использовано в процессорах электронных вычислительных машин

Изобретение относится к автоматике и вычислительной технике, может быть использовано для проверки пра

Изобретение относится к вычисли- «тельной технике и может быть использовано в вычислительных системах реального времени

Изобретение относится к вычислительной технике и может быть использовано для контроля правильности работы системы обработки данных или отдельных ее частей
Изобретение относится к телекоммуникационным сетям, в частности, предоставляющим абонентам различные услуги

Изобретение относится к вычислительной технике, а именно к информационным вычислительным системам и сетям, и может быть использовано в части контроля целостности для защиты информационных ресурсов в рабочих станциях, информационных и функциональных серверах

Изобретение относится к автоматике и вычислительной технике и может быть использовано в системах сбора и обработки информации, а также в системах управления для приема сигналов от аналоговых датчиков и выдачи аналоговых сигналов в виде абсолютных значений напряжения, относительных значений напряжения, а также в виде синусно-косинусных сигналов

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в вычислительных структурах для контроля достоверности выполнения арифметических операций

Изобретение относится к области вычислительной техники и может быть использовано для проверки кодов

Изобретение относится к системам контроля и, в частности, к системам контроля работы лазеров

Изобретение относится к устройствам, входящим в состав автоматических систем управления технологическими процессами (АСУ ТП), и предназначено для использования в нефтехимической, газовой, металлургической промышленности, электроэнергетике и других отраслях

Изобретение относится к контрольно-измерительной технике и может быть использовано при проектировании, производстве, испытаниях и эксплуатации радиоэлектронных изделий (РЭИ)
Наверх