Последовательный десятичный сумматор

 

О П И С А Н И Е 169891

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советскик

Социалистическими

Республик

Зависимое от авт, свидетельства №

Заявлено 14Х.1964 (№ 900072/26-24) Кл. 42m, 140 с присоединением заявки ¹

Приоритет

Опубликовано 17.111.1965. Бюллетень № 7

Дата опубликования описания 10Х.1965

Государственный комитет по делам изобретений и открытий СССР

МПК 6 06f

УДК 681.142.642.2 (088.8) Г . „., 41

С. В, Пискунов 5l,Ж и, с: .

Институт математики Сибирского отделения AH СССР

Автор изобретения

Заявитель

ПОСЛЕДОВАТЕЛЬНЫЙ ДЕСЯТИЧНЫЙ СУММАТОР

Подписная группа № 174

Известны сумматоры с фазоимпульсным представлением чисел, содержащие преобразователи фазы в число импульсов (клавиатура и енератор чисел, триггер, ключи и схемы

«ИЛИ», декадный счетчик на лампах с холодным катодом).

Предложенный сумматор отличается тем, что в нем первый вход триггера преобразования первого слагаемого во время-импульсное представление подключен к источнику импульсов первого слагаемого, его второй вход подсоединен к источникам нулевых опорных импульсов основного и дополнительного тактов. Выход триггера подключен к первому входу схемы «И» преобразования первого слагаемого в прямой унитарный код, второй вход которой подсоединен к источнику импульсов основного такта, а ее выход подключен к первому входу. схемы «ИЛИ». Первый вход триггера преобразования второго слагаемого во время-импульсное представление соединен с источником импульсов второго слагаемого, его второй вход — с источником импульсов основного и дополнительного тактов. Прямой выход триггера подключен к первому входу трехвходовой схемы «И» преобразования второго слагаемого в прямой унитарный код, ее два других входа — к источнику импульсов основного такта от первого до девятого и к источнику команды сложения. Инверсный выход триггера подключен к первому входу трехвходовой схемы «И» преобразования второго слагаемого в дополнительный унитарный код, ее два других входа — к источнику импульсов основного такта от первого до восьмого. Выходы этих схем «И» подсоединены ко второму и третьему входам схемы «ИЛИ», выход последней— к счетному входу фазоимпульсного многоус10 тойчивого элемента. Вход сброса этого элемента подключен к источнику нулевых опорных импульсов, вход тактовых импульсов— к источнику импульсов дополнительного такга. Выход фазоимпульсного многоустойчиво15 ro элемента подключен к первым входам схем совпадения выделения суммы и схемы формирования импульса переноса (запрета заема), вторые входы которых подсоединены к источникам импульсов дополнительного и ос20 новного тактов соответственно. Выход схемы формирования импульса переноса (запрета заема) подсоединен к единичному входу регистра, его нулевой вход — к источнику импульсов первого слагаемого, а выход регистра—

25 через дифференцирующую цепочку к четвертому входу схемы «ИЛИ». Это дает возможность осуществить алгебраическое суммирование и упростить схему.

На фиг. 1 изображена блок-схема суммато30 ра; на фиг. 2 — временные диаграммы пред169891

65 ставления числа и основных и дополнительных тактовых импульсов. Синхронизация сумматора осуществляется с помощью генератора чисел блока управления машиной, Этот генератор обеспечивает получение тактовых импульсов 1 всех чисел (от О до 9} и их наборов по двум тактам: основному 2 и дополнительному 8.

Принцип работы сумматора заключается в следующем.

При сложении на вход 4 триггера 5 в основном такте поступает число х, на вход б триггера 7 в том же такте — число х>. На вход 8 триггера 5 и на вход 9 триггера 7 все время поступают нулевые импульсы основного и дополнительного тактов 0, 0". На выходе 10 триггера 5 получается импульс с длительностью, соответствующей фазе числа xi, который поступает на вход схемы 11 «И», на другой вход 12 которой поступают импульсы основного такта от первого до девятого. На выходе 18 схемы 11 «И» получаем сигнал в виде пакета импульсов, их число равно х .

На прямом выходе 14 триггера 7 получается импульс с длительностью, соответствующей фазе числа х . Он поступает на вход схемы15

«И», на вход 16 которой поступают импульсы основного такта от первого до девятого, а на вход 17 — команда операции «сложение» (К+). На инверсном выходе 18 триггера 7 присутствует сигнал до появления импульса, представляющего х>, и отсутствует от момента прихода числа до момента прихода одного из опорных нулей 0, 0". Этот сигнал поступает на вход схемы 19 «И», на вход 20 которой поступают импульсы основного такта от первого до восьмого. На вход 21 схемы 19

«И» сигнал вычитания (К вЂ” ) не поступает.

На выходе 22 схемы 15 «И» получаем сигнал в виде пакета импульсов, их число равно х .

На выходе 28 схемы 19 «И» сигнала нет.

Импульсы основного такта, поступающие на вход 12, несколько задержаны относительно импульсов, поступающих на входы 16 и 20.

Импульсы с выходов 18 и 22 схем «И» поступают на входы 24 и 25 схемы 26 «ИЛИ».

С ее выхода сигнал поступает на счетный вход 28 фазоимпульсного многоустойчивого элемента 29. Этот счетчик преобразует общее число импульсов в фазу выходного (импульса суммы). На вход 80 элемента 29 поступают импульсы дополнительного такта от нулевого до девятого.

Если сумма х> и х)10, то на выходе 81 элемента 29 в основном такте имеется импульс, являющийся сигналом переноса. Сигнал на выходе 81 в дополнительном такте— это сигнал суммы. Эти сигналы поступают на вход 82 схемы 88 «И», на вход 84 которой поступают импульсы дополнительного такта от нулевого до девятого, на вход 85 схемы 86

«И», на вход 87 которой в основном такте поступают импульсы от нулевого до девятого.

На выходе 88 схемы 88 «И» получают сумму во втором такте. При поступлении на входе

15 г0 г5

4 сумматора чисел, сумма которых больше десяти, сброс импульсов с фазоимпульсного многоустойчивого элемента происходит в течение основного такта. При этом срабатывает схема 86 «И» и записывается единица, поступающая по входу 89 в триггер 40. Так как при использовании фазоимпульсного представления чисел импульс имеет место при поступлении любого числа, импульс следующего разряда числа xi переводит триггер 40 в первоначальное состояние, Импульс поступает по входу 41. При этом срабатывает дифференцирующая цепочка 42, включающая элемент задержки импульса по отношению к взаимозадержанным импульсам, поступающим по входам 18 и 22, на время, определяемое разрешающей способностью фазоимпульсного многоустойчивого элемента. С ее выхода через схему 26 «ИЛИ» импульс переноса поступает на вход фазоимпульсного многоустойчивого элемента.

При вычитании на вход 21 поступает команда операции «вычитание» (К вЂ” ). При вычитании второе слагаемое, поступающее по входу б, представляется в дополнительном число-импульсном коде. Так как вследствие специфики фазоимпульсного многоустойчивого элемента цифры увеличиваются справа налево, то до поступления импульса х схема 19 «И» открыта и количество импульсов на ее выходе 28 равно 9 — х .

Рассмотрим пример сложения двух чисел х — 263 и х =128 при представлении х в дополнительном коде:

00263

99871

00134

Для получения правильного результата необходимо запретить единицу переноса из старшего разряда, а также добавить единицу к младшему разряду.

Добавление единицы к младшему разряду осуществляется записью единицы в триггер

40 по входу 48 при подаче команды «вычитание». Запрет единицы переноса из старшего разряда может быть выполнен при интерпретации полученного результата.

Предлагаемый сумматор может быть использован в настольных электронных вычислительных машинах, а также в ряде других устройств вычислительной техники и автоматики.

Предмет изобретения

Последовательный десятичный сумматор, содержащий преобразователи фазы в число импульсов, декадный счетчик, отличающийся тем, что, с целью обеспечения алгебраического суммирования и упрощения схемы, в нем первый вход триггера преобразования первого слагаемого во время-импульсное представление подключен к источнику импульсов первого слагаемого, его второй вход подсоединен к источникам нулевых опорных импульсов основного и дополнительного тактов, 169891 выход триггера подключен к первому входу схемы «И» преобразования первого слагаемого в прямой унитарный код, второй вход которой подсоединен к источнику импульсов основного такта, а ее выход подключен к первому входу схемы «ИЛИ»; первый вход триггера преобразования второго слагаемого во время-импульсное представление соединен с источником импульсов второго слагаемого, его второй вход подсоединен к источнику импульсов основного и дополнительного тактов, прямой выход триггера подключен к первому входу трехвходовой схемы «И» преобразования второго слагаемого в прямой унитарный код, ее два других входа подсоединены к источнику импульсов основного такта от первого до девятого, и к источнику команды сложения, инверсный выход триггера подключен к первому входу трехвходовой схемы «И» преобразования второго слагаемого в дополнительный унитарный код, ее два других входа подсоединены к источнику импульсов основного такта от первого до восьмого, выходы этих схем «И» подсоединены ко второму и третьему входам схемы «ИЛИ», выход которой подсоединен к счетному входу фазоимпульсного многоустойчивого элемента, второй вход сброса которого подключен к источнику нулевых опорных импульсов, вход тактовых импульсов подсоединен к источнику импульсов дополнительного такта, выход фазо10 импульсного многоустойчивого элемента подключен к первым входам схем совпадения выделения суммы и схемы формирования импульса переноса (запрета заема), вторые входы которых подсоединены к источникам им15 пульсов дополнительного и основного тактов, соответственно, выход схемы формирования импульса переноса (запрета заема) подсоединен к единичному входу регистра, нулевой вход которого подключен к источнику им20 пульсов первого слагаемого, а выход регистра — через дифференцирующую цепочку к четвертому входу схемы «ИЛИ».

Я д 7 б Ф 3 Г 7 Р

Составитель В. А. Субботин

Редактор Н. А. Джарагетти Техред Ю. В. Баранов

Корректор О. Б. Тюрина

Типография, пр. Сапунова, 2

Заказ 885/12 Тираж 950 Формат бум. 60 / 90 /з Объем 0,41 нзд. л. Цена 5 коп.

LIHHHHH Государственного комитета по делам изобретений и открытий СССР

Москва, Центр, пр. Серова, д. 4

Последовательный десятичный сумматор Последовательный десятичный сумматор Последовательный десятичный сумматор Последовательный десятичный сумматор 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано в дискретных автоматах для сложения - вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к цифровой связи, автоматике и вычислительной технике и может быть использовано при реализации параллельных выделителей канальных цифровых сигналов, устройств сигнализации и устройств для подсчета количества единиц в двоичной комбинации

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также вычислительных устройств

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в дискретных автоматах для сложения-вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к вычислительной технике, в частности к способам суммирования чисел, и может быть использовано при построении арифметических устройств ЭВМ для повышения их быстродействия

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к вычислительной технике и может быть использовано при проектировании вычислительных узлов в составе специализированных БИС на основе МОП транзисторов

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда
Наверх