Устройство для выработки синхросигналов

 

Изобретение относится к вычислительной технике, в частности предназначено для использования в системах синтеза изображения. Отличительной особенностью устройства является то, что оно позволяет изменять диапазон длительности выходных импульсов. Целью изобретения является расширение области применения за счет обеспечения формирования пачек импульсов переменной длительности и переменного периода. Поставленная цель достигается за счет введения тактового генератора 16, счетчиков 8,9,10,12, элемента ИЛИ 14, элементов И 5,6,7. 5 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (я)л 6 06 F 1/08

ГОСУДАPCTBEHHblй КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4390656/24-24 (22) 09.03.88 (46) 15.12.90. Бюл. М 46 (72) Э.К.Калинин (53) 681.3 (088,8) (56) Авторское свидетельство СССР

N 1196838, кл. G 06 F 1/04, 1979.

Авторское свидетельство СССР

N 1310793, кл. G 06 F 1/04, 1984. (54) УСТРОЙСТВО ДЛЯ ВЫРАБОТКИ СИНХРОСИГНАЛОВ (57) Изобретение относится к вычислитель„„. Ы „„1614015 А1 ной технике, в частности предназначено для использования в системах синтеза изображения, Отличительной особенностью уст ройства является то, что оно позволяет изменять диапазон длительности выходных импульсов. Целью изобретения является расширение области применения за счет обеспечения формирования пачек импульсов переменной длительности и переменного периода. Поставленная цель достигается за счет введения тактового генератора 16, счетчиков 8, 9, 10, 12, элемента ИЛИ -14, элементов И 5, 6, 7. 5 ил, 1614015

Изобретение относится к вычислительной технике и, в частности, предназначено для использования в системах синтеза изображения.

Целью изобретения является расшире- 5 ние области применения за счет обеспечения формирования пачек импульсов переменной длительности и переменного периода, На фиг.1 представлена блок-схема уст- 10 ройства; на фиг.2 и 3 — примеры диаграмм формируемых синхросигналов; на фиг,4, 5— алгоритмы работы устройства.

Устройство содержит блок 1 постоянной памяти, элементы И 2 — 7, счетчики 8 — 15

10, регистр 11, счетчик 12, элементы ИЛИ

13, 14, группу 15 выходов, тактовый генератор 16, группу 17 входов задания начальных условий.

Блок 1 постоянной памяти имеет выхо- 20 ды: группу 18 выходов номера текущего набора, выход 19 разрешения записи номера текущего набора, выход 20 разрешения счета номера текущего набора, группу 21 выходов числа повторений, выход 22 25 разрешения счета числа повторений, выход

23 останова счета, группу 24 выходов номера линейного участка, выход 25 разрешения записи номера линейного участка, выход 26 разрешения счета номера линейного участ- 30 ка, группу 27 выходов синхросигналов, группу 28 выходов длины линейного участка, тактовый выход 29. !. Устройство работает следующим образом. 35

Устройство вырабатывает синхросигналы по микропрограмме, записанной в блоке

1, Для формирования микропрограммы на диаграмме требуемых синхросигнапов определяются линейные участки, т.е. участки, 40 на которых ни один из синхроимпупьсов не меняет своего состояния, например участки

lo — 1з (фиг.3). Затем выделяются наборы линейных участков — повторяющиеся последовательности линейных участков No — N4 45 (фиг.2), В блок 1 в определенной последовательности записываются для каждого набора длины линейных участков и соответствующие им состояния синхроимпульсов, отмечается последний линейный 50 участок в наборе, записывается число повторений наборов и отмечается последний набор.

Отсчет длины линейных участков производится в счетчике 12. С каждым тактовым 55 импульсом из занесенной в счетчик длины линейного участка вычитается единица. Как только содержимое счетчика 12 станет равным нулю, т.е, текущий линейный участок будет отработан устройством, на выходе заема счетчика 12 появится логическая "1", которая поступит на в од элемента ИЛИ 14, На другой вход этого элемента в режиме выдачи синхроимпульсов из блока 1 поступает логический "0". Таким образом на последнем такте каждого линейного участка на выходе элемента ИЛИ 14 появляется импульс "1" длительностью, равной периоду генератора 16. По этому импульсу в счетчик

12 из блока 1 памяти заносится длина следующего линейного участка, а в регистр

11 — состояние синхроимпупьсов для этого участка, В счетчике 10 содержится номер текущего линейного участка. На последнем такте каждого линейного участка на одном входе элемента И 6 появляется импульс длительностью в один такт, а на другом его входе в режиме выдачи синхроимпульсов из блока 1 поступает логическая ".1", С выхода элемента И 6 импульс логической "1" поступает на вход разрешения счета счетчика 10, разрешает на один такт счет и его содержимое увеличивается на "1". С выхода счетчика

10 номер нового линейного участка поступает на вход блока 1. На выходах блока 1 выставляются данные дпя следующего линейного участка. Если текущий линейный участок последний в наборе, то из блока 1 памяти на первый вход элемента И 7 поступает логическая "1", а на информационный вход счетчика 10 выставляются нулевые данные. Таким образом, в счетчик 10 заносится "0" и после последнего линейного участка отсчет участков начинается с нулевого.

В счетчике 9 содержится число оставшихся повторений текущего набора. При отработке последнего линейного участка каждого набора на первом входе элемента

И 4 из блока 1 выставляется логическая "1".

На последнем такте каждого линейного участка на втором входе этого элемента также появляется логическая "1", Таким образом, на входе разрешения счета счетчика 9 в конце последнего участка формируется короткий импульс и из содержимого счетчика вычитается "1", Если при этом содержимое счетчика 9 равно нулю, т.е. набор повторился нужное число раз, то на выходе заема счетчика 9 появляется логическая "1", которая через элементы ИЛИ 13 и И 5 поступает на вход разрешения записи счетчика 9, В него заносится число повторений нового набора.

В счетчике 8 содержится номер текущего набора. На входы элемента И 2 поступают логическая "1" иэ блока 1 при отработке последнего линейного участка, логическая

"1" с выхода элемента ИЛИ 13 при последнем повторении набора и с элемента ИЛИ

1614015

15

30

40

50

14 на последнем такте каждого линейного участка. На выходе элемента И 2 образуется импульс длительностью один такт, по которому содержимое счетчика 8 увеличивается на "1". С выхода счетчика 8 номер нового набора поступает на вход блока 1 памяти, и он выставляет данные для нового набора, Если это последний набор, то на группе информационных входов счетчика 8 из блока 1 выставляются нулевые данные, а на первый вход элемента И 3 — логическая "1".

В счетчик 8 заносится нулевой номер набора, и устройство продолжает вырабатывать синхроимпульсы.

В режиме задания начальных условий на группе 17 входов подаются сигналы, по которым на выходах блока 1 формируются сигналы разрешения записи нужных счетчи-. ков, на информационных входах этих счетчиков из блока 1 выставляются нужные данные и устройство начинает формировать синхросигналы с требуемой точки диаграммы, Формула изобретения

Устройство для выработки синхросигналов, содержащее блок постоянной памяти, регистр, три элемента И, первый элемент

ИЛИ, причем выход разрешения счета числа повторений блока постоянной памяти соединен с первым входом первого элемента И, выход разрешения счета номера линейного участка блока постоянной памяти соединен с первым входом второго элемента И, о тл и ч а ю щ е е с я тем, что, с целью расширения области применения за счет обеспечения формирования пачек импульсов переменной длительности и переменного периода, в устройство введены второй элемент ИЛИ, три элемента И, четыре счетчика и тактовый генератор, причем группа выходов,номера текущего набора блока постоянной памяти соединена с группой информационных входов первого счетчика, выход разрешения записи номера текущего набора блока постоянной памяти соединен с первым входом третьего элемента И, выход разрешения счета номера текущего набора блока постоянной памяти соединен с первым входом четвертого элемента И, группа выходов числа повторений блока постоянной памяти соединена с группой информационных входов второго счетчика, выход останова счета блока постоянной памяти соединен с первым входом первого элемента ИЛИ, группа выходов номера линейного участка блока постоянной памяти соединена с группой информационных входов третьего счетчика, выход разрешения записи номера линейного участка блока постоянной памяти соединен с первым входом пятого элемента И, группа выходов синхросигналов блока постоянной памяти соединена с группой информационных входов регистра, группа выходов длины линейного участка блока flocToAHHQA памяти соединена с группой информационных входов четвертого счетчика, стробирующий выход блока постоянной памяти соединен с первым входом второго элемента ИЛИ, группа разрядных выходов первого счетчика соединена с первой группой адресных входов блока постоянной памяти, выход третьего элемента И соединен с входом разрешения записи первого счетчика, счетный вход которого соединен с выходом четвертого элемента И и со вторым входом третьего элемента И, выход шестого элемента И соединен с входом разрешения записи второго счетчика, выход первого элемента И соединен с первым входом шестого элемента И и с входом разрешения счета второго счетчика, выход заема которого соединен с вторым входом первого элемента ИЛИ, выход которого соединен с вторыми входами четвертого и шестого элементов И, выход второго элемента И соединен с вторым входом пятого элемента И и с входом разрешения счета третьего счетчика, группа разрядных выходов которого соединена с второй группой адресных входов блока постоянной памяти, выход обнуления четвертого счетчика соединен с. вторым входом второго элемента

ИЛИ, выход которого соединен с входом разрешения записи четвертого счетчика, с входом разрешения записи регистра, с вторым входом первого элемента И, с вторым входом второго элемента И и с третьим входом четвертого элемента И, выход тактового генератора соединен со счетными входами первого, второго, третьего, четвертого счетчиков и с синхровходом регистра, третья группа адресных входов блока постоянной памяти является группой входов задания начальных условий устройства, группа выходов регистра является группой выходов устройства.

1614015

Составитель Н.Торопова

Редактор А.Маковская Техред М.Моргентал Корректор Т.Палий

Заказ 3893 Тираж 558 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб„4)5

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101

Устройство для выработки синхросигналов Устройство для выработки синхросигналов Устройство для выработки синхросигналов Устройство для выработки синхросигналов Устройство для выработки синхросигналов 

 

Похожие патенты:

Изобретение относится к устройству и способу оптимизации скорости быстродействия микропроцессора

Изобретение относится к схемам регулирования частоты для зависимого от потребления тока снабжения электронной схемы тактовым сигналом
Изобретение относится к видеокартам для персональных компьютеров

Изобретение относится к электронике и может быть использовано в системах для регулировки интегральной микросхемы

Таймер // 1626250
Изобретение относится к вычислительной технике и может быть использовано в управляющих вычислительных системах для задания временных интервалов

Изобретение относится к вычислительной технике, автоматике и телемеханике и может быть использовано в устройствах дискретной обработки информации и управления

Таймер // 1725211

Изобретение относится к процессорному устройству и компьютеру. Технический результат заключается в уменьшении количества вырабатываемого тепла и в снижении энергопотребления. Процессорное устройство содержит цифровую схему и механизм формирования тактовых импульсов, выполненный с возможностью выработки тактового сигнала, при этом механизм формирования тактовых импульсов содержит генератор волн миллиметрового диапазона, причем генератор содержит передатчик крайне высокой частоты (EHF). 2 н. и 19 з.п. ф-лы, 2 ил.
Наверх