Д-триггер

 

Изобретение относится к вычислительной технике и может быть использовано для построения контролепригодных цифровых схем. Целью изобретения является расширение области применения D-триггера путем обеспечения контроля комбинированных схем, подключаемых к входам С, S и R D-триггера . Для достижения этой цели в D-триггер, содержащий девять элементов И-НЕ 1-9 и элемент НЕ 10, введены второй 11 и третий 12 элементы НЕ и элемент И-ИЛИ 13.1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК ((9) ((1) (я)з G 11 С 19/00

ГОСУДАРСТВЕН1ЫЙ КОМИТЕТ

IlO ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

16

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4428444/24 (22) 23.05.88 (46) 30.09.91. Бюл. N. 36 (72) В.Е.Дворкин и А.В.Паремский (53) 681.327.66(088.8) (56) Алексенко А.Г., Шагурин И.И, Микросхемотехника. М.: Радио и связь, 1982, с. 190, рис. 4.26.

Авторское свидетельство СССР

М 1587585, кл. G 11 G 19/00, 1989.

21

18

22

19

23

И (54) D-ТРИГГЕР (57) Изобретение относится к вычислительной технике и может быть использовано для построения контролепригодных цифровых схем, Целью изобретения является расширение области применения D-триггера путем обеспечения контроля комбинированных схем, подключаемых к входам С, S u R 0-триггера. Для достижения этой цели в D-триггер, содержаций девять элементов И-НЕ 1-9 и элемент НЕ 10, введены второй 11 и третий

12 элементы HE и элемент И-ИЛИ 13. 1 ил.

1681336

10

15 ветственно).

D-триггер работает в следующих режимах, 20

40

Изобретение относится к вычислительной технике и может быть использовано для построения контролепригодных цифровых схем.

Цель изобретения — расширение области применения D-триггера путем обеспечения контроля комбинированых схем, подключаемых к входам С, R и $..

На чертеже приведена схема D-триггера.

D-триггер содержит девять элементов

И вЂ” Н Е 1-9, три элемента Н Е 10 — 12 и элемент

И вЂ” ИЛИ 13, а также прямой 14 и инверсный

15 выходы, вход 16 переключения режима управления (P-вход), входы $17, С 18, О 19 и R 20, первый 21, второй 22, третий 23 и четвертый 24 V-входы, (V>, Vc, VD u VR соотПервый режим. Этот режим является основным. В нем производится работа Отриггера в составе цифровой схемы аналогично известному D-триггеру с использованием асинхронных входов S, R, информационного входа D и синхровхода С.

Второй режим, Этот режим используется для контроля цифровой схемы, содержащей динамические О-триггеры, путем превращения ее в комбинацию, организуя

"прозрачность" каждого из О-триггеров. Во втором режиме может быть организована

"прозрачность" с входов D, С, S, R О-триггера на его прямой выход Q.

В первом режиме используются входы

16, 17, 18, 19 и 20. На остальных входах могут быть любые состояния, так как в этом режиме они не используются и не влияют на работу D-триггера, На вход 16 (P) подается "1", при этом на выходе элемента НЕ 10 появляется "0", которым запирается элемент И вЂ” НЕ 9, íà его выходе устанавливается "1", тем самым организуется работа элементов И вЂ” НЕ I — 6 анаnorwHo известному О-триггеру.

Установка О-триггера в "0".

"0" на входе 20 (R) D-триггера инвертируется элементом НЕ 12 и элементом И вЂ” НЕ

8. В результате на выходе элемента И вЂ” НЕ 2 устанавливается "1", а на выходе элемента

И-НЕ 1 — "0".

Установка D-триггера в "1".

"0" на входе 17 (S).äèíàìè÷åñêîãî О= триггера инвертируется элементом НЕ 11 и элементом И вЂ” НЕ 7. В результате на выходе

14 О-триггера появляется "1", а на выходе—

"0""

Запись информации с входа 19 (О) производится по переднему фронту сигнала на входе 18 (С). С входа 19 сигнал поступает на

55 вход элемента И-НЕ 5, Информация с входа

19 проходит на входы элементов И вЂ” НЕ 4 и

6. При "1" на входе 19 О-триггера на выходе элемента И-НЕ 5 устанавливается "1". На входе 18 О-триггера установлен первоначально "0", поэтому на выходе элементов

И вЂ” НЕ 4 и 6 — "1". "0" с выхода элемента

И-НЕ 5 вызывает появление "1" на выходе элемента И вЂ” НЕ 4. Поскольку на выходах элементов И вЂ” НЕ 1 и 2 имеются "1", то RSтриггер на элементах И вЂ” НЕ 1 и 2 находится в режиме хранения, т,е. сохраняется состояние на выходах 14 и 15. При приходе положительного фронта сигнала на входы элементов И-НЕ 4 и 6 на выходе элемента

И вЂ” НЕ 6 появляется "0", а на выходе элемента И вЂ” НЕ 4 — состояние "1" сохраняется, в результате чего на выходе элемента И вЂ” НЕ 1 устанавливается "1", а на выходе элемента

И вЂ” НЕ 2 — "0". При появлении "0" на входе 18

D-триггера состояние на,выходах 14 и 15 сохранится.

Таким образом, в динамическом D-триггере в первом режиме осуществляется установка по входам R и $ и запись сигнала с входа 19(О) по переднему фронту положительного импульса на входе 18 (С).

Во втором режиме обеспечивается прохождение сигнала с входов 17 (S), 18 (С), 19 (О) и 20 (R) динамического D-триггера на его выход Q (режим "прозрачности").

На входе 16 (P) D-триггера устанавливается "0" и в зависимости от того, информация с какого входа 17. 18, 19 или 20 должна проходить на выход 14 (0), подаются "1" на входы 21 (Vs), 22 (Vc), 23 (Чо) и 24 (Чя). Например, пусть требуется, прохождение сигнала с входа 18 на выход Q. На вход 22 (Vc) подается "1", на входы 21, 23 и 24 — "0".

Тогда информация с входа 18 проходит через элемент И-ИЛИ 13 без изменения и поступает на вход элемента И вЂ” НЕ 9, на другой вход которого поступает "1" с элемента

НЕ 10. В результате сигнал с входа 18 проходит через элемент И вЂ” НЕ 9, изменив полярность, и поступает на вход элемента

И вЂ” НЕ 1. Таким образом осуществляется прохождение информации с входа 18 (С) на выход Q.

Аналогично осуществляется прохон дение сигналов с входов D, S, R на выход 0 при наличии "1" соответственно на входах Vp, Vs, VR.

Второй режим применяется для организации контроля комбинационных схем, которые могут быть подключены к входам С, R и S О-триггера.

Формула изобретения

D-триггер, содержащий девять элементов И-НЕ, элемент НЕ, причем выходы пер1681336

Составитель А.Дерюгин

Техред М,Моргентал Корректор О.Кравцова

Редактор А.Лежнина

Заказ 3314 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101 вого и второго элементов И вЂ” НЕ соединены соответственно с первыми входами второго и первого элементов И-НЕ и являются прямым и инверсным выходами О-триггера, второй вход первого элемента И-НЕ соеди- 5 нен с первым входом третьего элемента ИНЕ, второй вход которого соединен с первым входом четвертого элемента И вЂ” НЕ и выходом пятого элемента И-НЕ, первый вход которого соединен с выходом четвер- 10 того элемента И вЂ” НЕ и вторым входом второго элемента И-НЕ, третий вход которого соединен с вторым входом пятого элемента

И вЂ” НЕ и первым входом шестого элемента

И вЂ” НЕ, выход которого соединен с вторым 15 входом четвертого элемента И-НЕ, треть-, им входом первого элемента И-НЕ и третьим входом третьего элемента И-НЕ, выход которого соединен с вторым входом шестого элемента И вЂ” НЕ, третий вход пятого эле- 20 мента И вЂ” НЕ является О-входом D-триггера,, первые входы седьмого и восьмого элементов И-НЕ являются входом переключения режима управления D-триггера, о т л и ч а юшийся тем, что, с целью расширения 25 области применения О-триггера путем обеспечения контроля комбинированных схем, подключаемых к С-, R- u S-входам Dтриггера, второй вход седьмого элемента

И вЂ” НЕ соединен с выходом второго элемента НЕ, вход которого соединен с первым входом первой группы элемента И вЂ” ИЛИ и является Я-входом D-триггера, третьи входы четвертого и шестого элементов И-НЕ соединены с первым входом второй группы weмента И-ИЛИ и являются С-вхсдом

D-триггера, третий вход пятого элемента ИНЕ соединен с первым входом третьей группы элемента И-ИЛИ, выход которого соединен с первым входом девятого элемента И-НЕ, выход которого соединен с четвертым входом первого элемента И вЂ” НЕ, второй вход восьмого элемента И вЂ” HE соединен с выходам третьего элемента НЕ, вход которого соединен с первым входом четвертой группы элемента И-ИЛИ, второй вход девятого элемента И-НЕ соединен с выходом первого элемента НЕ, вход которого соединен с первым входом седьмого и четвертыми входами второго и шестого элементов И вЂ” HE, вторые входы первои, второй, третьей и четвертой групп элемента И-ИЛИ являются соответственно первым, вторым, третьим и четвертым

V-входами О-триггера.

Д-триггер Д-триггер Д-триггер 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано для хранения и сдвига информации

Изобретение относится к вычислительной технике

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к электронной вычислительной технике, в частности к триггерным запоминающим элементам для устройств памяти ЭВМ

Изобретение относится к вычислительной технике и может быть использовано при построении буферных запоминающих устройств в системах сбора и обработки информации

Изобретение относится к вычислительной технике и может быть использовано при построении устройств приема и хранения информации

Изобретение относится к вычислительной технике и может быть использовано при проектировании буферных запоминающих устройств систем сбора и обработки информации

Изобретение относится к области цифровой вычислительной техники и дискретной автоматики, а точнее к регистрам сдвига на потенциальных логических элементах в интегральном исполнении

Изобретение относится к информационно-измерительной и вычислительной технике и может быть использовано для записи и хранения информации Р интерфейсных буферных устройствах Цель изобретения - упрощение регистра, Это достигается за счет сокращения схемы управления до двух логических элементов, в его D-триггерах цепи передачи информации и обратной связи выполнены коммутируемыми, для чего в каждый из триггеров в цепь передачи информации введен элемент И 4, а в цепь обратной связи - ключевой элемент 5, выход которого управляет элементом И 4

Изобретение относится к вычислительной технике и может быть использовано в различных цифровых устройствах, работающих в условиях воздействия помех

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления, работающих в условиях воздействия помех

Изобретение относится к сдвиговым регистрам, включающим в себя множество каскадированных ступеней, каждая из которых имеет входной вывод и выходной вывод

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств и устройств диагностирования

Изобретение относится к устройству обращения циклического сдвига и/или обращенного перемежения данных

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных автоматических управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики
Наверх