Кодер знаковой дельта-модуляции

 

Изобретение относится к автоматике и вычислительной технике. Его использование в корреляционных системах для идентификации образов позволяет повысить точность кодирования . Кодер содержит элементы I вычитания, элементы 2 задержки, дискретизаторы 3, группы Ц-, 5 компараторов и сумматоры 6. Благодаря введению анализаторов 7 знакового дельта-кода и групп 8, 9 цифроаналоговых преобразователей в кодере обеспечивается адаптивное изменение порогов срабатывания компараторов Ь, 5. -1 з.п.ф-лы, 3 ил.

СОЮЗ СОВЕТСКИХ

РЕСПУБЛИК

„,SU„„> 711332 А1 щ) Н 03 .И 3/00 3/02

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

IlO ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ AlH7 СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ!

Н *ВТОУСИОМУ СВИДЙТВЪСГВУ. !

2 (54! КОДЕР ЗНАКОВОЙ ДЕЛЬТА-HAPYJlSIQHH (57) Изобретение относится к автоматике и вычислительной технике. .Его использование в корреляционных системах для идентификации образов позволяет повысить точность кодирования. Кодер содержит элементы вычитания, элементы 2 задержки, дискретизаторы 3, группы 4, 5 компараторов и сумматоры 6. Благодаря введению анализаторов 7 знакового дельта-кода и групп 8, 9 цифроаналоговых преобразователей в кодере обеспечивается адаптивное изменение порогов срабатывания компараторов

4, 5. 1 з.п.ф-лы, 3 ил., I

1(21) 4714774/24 (22) 04.07.89 (46) 07.02.92. Бюл. h" 5 (71) Львовский политехнический институт им.Ленинского комсомола (72) В.А.Погрибной, И.R.Pîæàíêîâский, П.И.Савчин, А.Н.Атаманчук, А.С.Панчук и Т.В.Кулинич (53) 621.376.56(088.8) (56) Патент США"IP 3835385, кл. Н 03К 13/2"-, 1974 °

Авторское свидетельство СССР

N 1649666, кл. Н 03 М 3/02, 03.05.89.

Авторское свидетельство СССР

8 1510089, кл. Н 03 M 3/00, 1987.

Фиг.1

171133

50

Изобретение относится к автоматике и вычислительной технике и может быть использовано в корреляционных системах для идентификации образов.

Цель изобретения - повышение точности кодирования.

На фиr.1 изображена блок-схема кодера; на фиг.2 - схема анализато- 10 ра знакового дельта-кода, на фиг.3графики работы.

Кодер содержит элементы 1 вычитания, элементы 2 задержки, дискретизаторы 3, первую и вторую группы 15

4.и 5 компараторов, сумматоры 6, анализаторы 7 знакового дельта-кода, первую и вторую группы 8 и 9 цифроаналоговых преобразователей (ЦАП).

На фиг.1 обозначены информационный, 20 и тактовый входы 10 и 11 и выхоры 12, Кодер можно считать состоящим иэ m каналов по числу рангов Формируемых дельта-модулированных (ДИ) сигналов.

Дискретизаторы 3 могут быть реализованы на триггерах.

Анализатор 7 знакового дельта-кода (фиг.2) сорержит регистр l3 сдвига, источники 14 опорного кода, элементы

15 сравнения и дешифратор 16. 30

Кодер знаковой дельта-модуляции (ЗДИ) работает следующим образом.

Входной сигнал < = U(t) (фиг,3ц поступает с информационного входа

10 на первые входы элементов 1 вычитания всех каналов, на вторые входы которых поступает зарержа нный входной сигнал. Время задержки сигнала в каиром элементе 3 задержки кратно периоду дискретизации Т 40, (Ф .Зо) °

Рассмотрим более подробно формирование ДИ-сигналов первого ранга, так как работа остальных m-1 каналов аналогична. Элемент 1 обеспечи- 45 вает вычитание из входного сигнала задержанного сигнала Ut = U(t-T) (Фиг.3 ). Двухполярный разностный сигнал 0(й) U(t-T) с выхода элемента 1 вычитания поступает на вход дискретизатора 3, который под действием тактовых импульсов U i поступающих с входа 11 устройства. (Фиг.38), обеспечивает дискретизацию разностного сигнала и запоминание его дискретных значений на время„ равное периоду дискретизации.

Выходной сигнал дискретизатора 0 ! (Фиг.32) поступает на первые входы

4 компараторов 4 и 5, которые производят сравнение входных сигналов одной полярности. Компаратор 4 производит сравнение положительного разностного сигнала с положительным опорным сигналом +Uon, формируемым

ЦАП 8, а компаратор 5 - отрицательного разностного сигнала с отрицательным опорным сигналом -Uo<, поступающим от ЦАП 9.

Если сигнал на первых входах компараторов 4 и 5 не превышает по абсолютной величине опорных сигналов

+По„ и -V „ (ôèã.3 ), то на их выходах Формируются нулевые сигналы.

Если входной сигнал на первых вхоцах обоих компараторов 4 и 5 превышает положительный опорный сигнал +Цвв, на выходах компараторов 4 и 5 формируют,ся соответственно положительный единичный и нулевой сигналы. Если входной сигнал на первых входах обоих компараторов меньше отрицательного опорного сигнала -U,íà выходах компараторов 4 и 5 формируются нулевой и отрицательный единичный сигналы. Сумматор 6 обеспечивает обьединение (суммирование) выходных сигналов (U на Фиг.3 ) первого и второго компараторов 4 и 5, Для примера на фиг.32,е проиллюстрирован режим работы кодера

1 при других значениях +Uîï " акоп °

С выхода сумматора 6 выхорной сигнал поступает на вход анализатора 7 знакового дельта-кеда. В анализаторе 7 знакового дельта-кода (фиг.2) сигнал, поступает íà S-разрядный последовательно-параллельный регистр

13, где S-число кодовых импульсов в анализируемой кодовой комбинации.

C выхода регистра 13 сдвига анализируемая кодовая комбинация поступает на первые входы сдвига анализаторов элементов 15 сравнения, на вторые входы которых поступают S-разрядные опорные цифровые комбинации, число К которых равно количеству раэностных зон. Опорные цифровые комбинации формируются в источниках

14 onopwx кодов исходя из априорных данных о диапазоне изменения входного сигнала путем подачи соответствующих логических уровней с помощью, например, обычных переключателей.

При совпадении кодовых комбинаций срабатывает соответствующий элемент

15 и выдает сигнал на дешифратор 16.

1711332

Таким образом, кодер позволяет существенно повысить точность соответствия ЯДМ-кода характеру изменения сигнала за счет наличия системы адаптивного выбора разностной зоны.

Формула изобретения

1. Кодер знаковой дельта-модуляции, содержащий первый - m-й элементы задержки (m — число рангов формируемых дельта-модулированных сигна- . лов), первый - ш-й элементы вычитания, первые входы которых объединены с входом первого элемента задержки и являются информационным входом кодера, выход i-го (i = 1,ш-1) элемента задержки соединен с вторым входом i-ro элемента вычитания и входом (i+1)-ro элемента задержки, выход m-го элемента задержки подключен к второму exopy m-го элемента вычитания, выходы первого - m-го элементов вычитания соединены с информационными входами одноименных дискретизаторов, тактовые входы которых объединены и являются тактовым- входом кодера, выход кажрого дискретизатора подключен к первым входам одноименных компараторов первой и второй групп, выходы которых соединены с первым и вторым входами одно-. именного сумматора, выходы первогоm-ro сумматоров являются соответствующими выходами кодера, о т л ич а ю ul è и с я тем, что, с целью повышения точности кодирования, в кодер введены первая и вторая группы цифроаналоговых преобразователей и

5 первыи - m-и анализаторы знакового дельта-кода, тактовые входы которых . подключены к тактовому входу кодера, информационный вход каждого анализатора знакового дельта-кода подключен к выходу одноименного сумматора, выходы каждого. анализатора знакового дельта-кода соединвны с входами одноименных цифроаналоговых преобразователей первой и второй групп, выходы которых подключены к вторым входам одноименных компараторов соответствующих групп.

2. Кодер по и. l, о т л и ч а юшийся тем, что анализатор знакового дельта-кода содержит элементы сравнения, источники опорного кода, дешифратор и регистр сдвига, информационный и тактовый входы ко25 торого являются одноименными входами анализатора, выходы регистра сдвига соединены с первыми входами пер- . вого - К-го элементов сравнения (К -. число различных зон), выходы первого3О К Го источников опорного кода подклю» чены к вторым входам однЬименных элементов сравнения, выходы которых соединены с соответствующими входами дешифратор, выходы которого являются выходами анализатора .

17> 1332 е

PQ2. 3

Редактор Е.Папп

Заказ 349 Тираж Подписное

3}ЩИЛЦ Госуддрстненпого комитета по изобретениям и открытиям ири 1 КИТ СССР

113035, 11ос .ъа, iK-35, Раушская наб.,;t. 4/5

Hp >изводственио-издательский комбинат "Патент", г. Ужгород, уи. Гагарина, 10! е îï

Уол1

"олг one

Составитель О.Ревииский

Техред д. Олийнык Корректор M. Самборс ка я

Кодер знаковой дельта-модуляции Кодер знаковой дельта-модуляции Кодер знаковой дельта-модуляции Кодер знаковой дельта-модуляции 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к технике связи и вычислительной технике и позволяет повысить помехоустойчивость кодека и обеспечить независимость его характеристик от тактовой частоты

Изобретение относится к электросвязи и предназначено для преобразования аналоговых сигналов в цифровую форму

Изобретение относится к технике связи и вычислительной технике

Изобретение относится к автоматике и технике связи

Изобретение относится к технике связи и вычислительной технике

Изобретение относится к вычислительной технике связи

Изобретение относится к вычислительной технике и технике связи

Изобретение относится к вычислительной технике и технике связи Его использование в системах передачи речевых сигналов позволяет повысить точность дельта-кодера, содержащего компаратор 1 триггер 2, фильтры 3 10

Изобретение относится к вычислительной технике и технике связи и может быть использовано в системах вокодерной телефонии

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к вычислительной технике и является усовершенствованием изобретения по авт св

Изобретение относится к вычислительной технике

Изобретение относится к технике связи и вычислительной технике и позволяет повысить помехоустойчивость кодека и обеспечить независимость его характеристик от тактовой частоты

Изобретение относится к вычислительной технике

Изобретение относится к электросвязи и предназначено для преобразования аналоговых сигналов в цифровую форму

Изобретение относится к технике связи и вычислительной технике

Изобретение относится к автоматике и технике связи

Изобретение относится к электросвязи и может быть использовано в системах телефонной связи при необходимости их сопряжения с речепреобразующими устройствами вокодерного типа
Наверх