Мажоритарный элемент

 

Изобретение относится к автоматике и вычислительной технике и может быть использовано для реализации различных мажоритарных функций из тринадцати переменных при построении различных устройств переработки дискретной информации Цель изобретения - расширение функциональных возможностей и области применения Мажоритарный элемент содержит три коммутатора 1 из 16 элемент И, элемент ИЛИ, многопороговый элемент Для достижения поставленной цели в мажоритарный элемент дополнительно введены четвертый коммутатор 1 из 16 и коммутатор 1 из 8 2 ил , 1 табл

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (я)л Н 03 К 19/23

>"( (1 а, (°

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

I (1 (: .- .. ..:Л»

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

1 (21) 4844784/21 (22) 27.06.90 (46) 23.07,92, Бюл. N. 27 (71) Научно-и роизводственное объединение

"Астро" (72) В, LU, Арутюнян и А, К. Аракелян (56) Авторское свидетельство СССР

N. 1499487, кл. Н 03 К 19/23, 1987, Авторское свидетельство СССР

N. 1568236, кл. Н 03 К 19/23, 1988. (54) МАЖОРИТАРНЫЙ ЭЛЕМЕНТ (57) Изобретение относится к автоматике и вычислительной технике и может быть ис Изобретение относится к автоматике и вычислительной технике и может быть использовано для построения различных устройств переработки дискретной информации. Известен мажоритарный элемент, содер>кащий первый и второй коммутаторы "1 из 16", девять входов переменных, элемент

И, элемент ИЛИ, шины нулевого и единичного логических потенциалов.

Недостатками этого мажоритарного элемента являются узкие функциональные возможности и область применения, обусловленные выполнением только мажоритарных функций "5 или более из 9", "4 или более из 7","3 или более из 5" и"2 или более из

3"; . Наиболее близким по технической сущности к предлагаемому является мажоритарный элемент, содержащий первый— третий коммутаторы "1 из 16", первые — четвертые адресные входы которых. соединены соответственно с одноименными входами

„„5U„„ 1750052 А1 пользовано для реализации различных мажоритарных функций из тринадцати переменных при построении различных устройств переработки дискретной информации. Цель изобретения — расширение функциональных воэможностей и области применения. Мажоритарйый элемент содер>кит три коммутатора "1 из 16", элемент

И, элемент ИЛИ, многопороговый элемент, Для достижения поставленной цели в мажоритарный элемент дополнительно введены четвертый коммутатор "1 из 16" и коммутатор "1 из 8". 2 ил„1 табл, переменных мажоритарного элемента, пятый — седьмой входы переменных, элемент

И, первый — четвертый входы которого соединены соответственно с восьмым — одиннадцатым входами переменных, а выход — с вторым, третьим, пятым, девятым информа- Д ционными входами первого коммутатора "1 {Я из 16" и с первым информационным входом второго коммутатора "1 из 16", шину нуле- О вого логического потенциала, соединенную у с первым информационным входом первого коммутатора "1 из. 16" и с входами стробирования первого — третьего коммутаторов "1 иэ 16", шину единичного логического потенциала, многопороговый элемент, первый, а второй, третий и четвертый входы аргументов которого соединены соответственно с восьмым — одиннадцатым входами переменных, а пятый и шестой входы — соответственно с шинами нулевого и единичного логических потенциалов, первый выход — с четвертым, шестым, седьмым, десятым, одиннадцатым. тринадцатым информациJ

1750052 онными входами первого коммутатора "1 иэ Поставленная цель достигается тем, что

16", с вторым, третьим, пятым, девятым ин- в мажоритарный элемент, содержащий перформационными входами второго коммута- вый — третий коммутаторы "1 из 16", первые тора "1 из 16" и с первым информационным — четвертые адресные входы которых соедивходом третьего коммутатора "1 из 16", а 5 нены соответственно одноименными входавторой выход — с восьмым, двенадцатым, ми переменных мажоритарного элемента, четырнадцатым, пятнадцатым информаци- пятый — седьмой входы переменных, элеонными входами первого коммутатора "1 из мент И, первый — четвертый входы которого

16", с четвертым, шестым, седьмым, деся- соединены соответственно с восьмым— тым, одиннадцатым, тринадцатым инфор- 10 одиннадцатым входами переменных. а вымационными входами второго коммутатора . ход — с вторым, третьим, пятым и девятым

"1 из 16" и с вторым, пятым, девятым инфор- информационными входами первого комму мационными входами третьего коммутато- татора "1 из 16" и с первым информационра "1 из 16", третий выход — с шестнадцатым . ным входом второго коммутатора "1 из 16", информационным входом первого коммута- 15 шину нулевого логического потенциала, сотора "1 из 16", с восьмым, двенадцатым, единенную с первым информационным вхочетырнадцатым, пятнадцатым информаци- дом первого коммутатора "1 из 16" и с онными входами второго коммутатора "1 из входами стробирования первого — третьего

16", и с четвертым, шестым, седьмым, деся- коммутаторов "1 из 16", шину единичного тым, одиннадцатым, тринадцатым инфор- 20 логического потенциала, многопороговый мационными входами третьего коммута- элемент, первый — четвертый входы аргутора "1 из 16", элемент ИЛИ, первый — чет- ментов которого соединены соответственно вертый входы которого соединены соответ- с восьмым — одиннадцатым входами перественно с восьмым — одиннадцатым менных, а пятый и шестой входы — соответвходами переменных, шестнадцатый ин- 25 ственно с шинами нулевого и единичного формационный вход второго коммутатора логических потенциалов, первый выход — c

"1 из 16" соединен с восьмым, двенадца- четвертым, шестым, седьмым, десятым. тым, четырнадцатым и пятнадцатым инфор- одиннадцатым и тринадцатым информацимационными . входами третьего онными входами первого коммутатора "1 из коммутатора "1из16", многопороговыйэле- 30 16", с вторым, третьим, пятым и девятым мент содержит первый, второй и третий информационными входами второгокоммукоммутаторы "1 из 8", выходы которых сое- татора "1 из 16" и с первым информациондинены соответственно с первым — третьим ным входом третьего коммутатора "1 из 16", выходами многопорогового элемента, эле- второй выход — с восьмым, двенадцатым, мент И, выход которого соединен с четвер- 35 четырнадцатым и пятнадцатым информацитым, шестым, седьмым информационными онными входами первого коммутатора "1 из входами первого коммутатора "1 из 8", с 16", с четвертым, шестым, седьмым, десявторым, третьим и пятым:информационны- тым, одиннадцатым и тринадцатым информи входами второго коммутатора "1 из 8" и мационными входами второго коммутатора с первым информационным входом третье- 40 "1 из 16" и с вторым, третьим, пятым и девяго коммутатора "1 из 8", элемент ИЛИ, пер- TblM информационными входами третьего вый — третий, пятый информационные коммутатора "1 из 16", третий выход — с входы первого.коммутатора "1 из 8" и пер- шестнадцатым информационным входом вый вход второго коммутатора "1 из 8" сое- первого коммутатора "1 из 16", с восьмым, динены с шиной нулевого логического 45 двенадцатым, четырнадцатым и пятнадцапотенциала, а восьмой информационный тым информационными входами второго вход третьего коммутатора "1 из 8" — с ши- коммутатора "1 из 16" и с четвертым, шесной единичного логического потенциала. тым, седьмым, десятым, одиннадцатым, НедОстатками. этого мажоритарного тринэдцагым информационными входами элемента являются узкие функциональные 50 третьего коммутатора "1 из 16", элемент возможности и область применения, обус- ИЛИ, первый — четвертый входы которого ловленные выполнением только мажори- соединены соответственно с восьмым— тарйых функций "6 или более из 11", "5 или одиннадцатым входами переменных, шестболее из 9", "4 или более из 7", "3 или более нэдцатый информационный вход второго из 5" и "2 или более из 3". 55 коммутатора "1 из 16" соединен с восьмым, Цель изобретения — расширение функ- двенадцатым, четырнадцатым, пятнадцациональных возможностей и области тым информационными входами третьего . применения за счет обеспечения дополни- коммутатора "1 из 16", многопороговый элетельной мажоритарной функции "7 или бо- мент содержит первый — третий коммутатолее иэ 13", ры "1 из 8", выходы которых соединены

1750052 соответственно с первым — третьим выходами многопорогового элемента, элемент И, выход которого соединен с четвертым, шестым и седьмым информационными входами первого коммутатора "1 из 8", с вторым, третьим, пятым информационными входами второго коммутатора "1 из 8" и с первым информационным входом третьего коммутатора "1 из 8", элемент ИЛИ. первый— третий и пятый информационные входы первого коммутатора "1 из 8" и первый вход второго коммутатора "1 из 8" .соединены с шиной нулевого логического потенциала, а восьмой информационный вход третьего коммутатора "1 из 8" — с шиной единичного логического потенциала, дополнитеЛьно введены двенадцатый и тринадцатый входы переменных, четвертый коммутатор "1 из

16", вход стробирования которого соединен с шиной нулевого логического потенциала, первый — четвертый адресный входы — с одноименными входами переменных, а шестнадцатый информационный вход — с ши ной единичного логического потенциала, коммутатор "1 из 8", вход стробирования которого соедйнен с шиной нулевого логического потенциала, первый — третий адресные входы — соответственно с пятым— седьмым входами переменных, а выход — С выходом мажоритарного элемента, элементы И, ИЛИ и многопороговый элемент содержат по два дополнительных входа, соединенных соответственно с двенадцатым и тринадцатым входами переменных, многопороговый элемент содержит четвертым выход, причем первый информационный вход коммутатора "1 из 8" мажоритарного элемента соединен с выходом первого коммутатора "1 из 16", второй, третий и пятый информационные входы — с выходом второго коммутатора "1 из 16", четвертый, шестой и седьмой информационные входы — с выходом третьего коммутатора "1 из 16", восьмой информационный вход — с выходом четвертого коммутатора "1 из 16", первый информационный вход четвертого коммутатора "1 из 16" сое. динен с вторым выходом многопорогового элемента, второй, третйй, пятый и девятый информационные входы — с третьим выходом многопорогового элемента, четвертый, шестой, седьмой, десятый, одиннадцатый, трйнадцатый информационные входы — с четвертым выходом многопорогового элемента, восьмой, двенадцатый, четырнадцатый и пятнадцатый информационные входы — с шестнадцатым информационным входом третьего коммутатора "1 из l6" и с выходом элемента ИЛИ, многопороговый элемент дополнительно содержит четвер10

40 тый коммутатор "1 из 8", мажоритарный элемент "2 или более из 3", а элементы И, ИЛИ содержат по одному дополнительному входу, причем первый — третий входы многопорогового элемента соединены соответственно с первым — третьим адресными входами всех его коммутаторов "2 из 8", четвертый, пятый и шестой входы — соответственно с первыми, вторыми и третьими входами его элементов И, ИЛИ и мажоритарного элемента "2 или более из 3", выход мажоритарного элемента "2 или более из 3" соединен с восьмым информационным входом первого коммутатора "1 из 8", с четвертым, шестым и седьмь|м информационными входами второго коммутатора "1 из 8". с вТорым, третьим и пятым информационными входами третьего коммутатора "1 из 8", с первым информационным входом четвертого коммутатора "1 из 8", выход элемента

ИЛИ соединен с восьмым информационным входом второго коммутатора "1 из 8", с четвертым, шестым и седьмым информационными входами третьего коммутатора "1 из

8"., с вторым, третьим и пятым информационными входами четвертого коммутатора "1 из 8", четвертый, шестой, седьмой и восьмой информационные входы четвертого коммутатора "1 из 8" соединены с шиной единичного логического потенциала, а его выход— с четвертым выходом многопорогового элемента.

Wa фиг, 1 представлена функциональная схема предлагаемого мажоритарного элемента; на фиг. 2 — функциональная схема многопорогового элемента, Мажоритарный элемент (фиг, 1) содер>кит с первого по четвертый 1 — 4 коммутаторы со структурой "1 из 16", коммутатор 5 со структурой "1 из 8", элемент 6И 6, многопороговый элемент 7 шести аргументов, элемент бИЛИ 8, с первого по тринадцатый

9-21 входов переменных, вйход 22 ма>коритарного элемента, шины нулевого 23 и единичного 24 логических потенциалов

Многопороговый элемент 7 шести аргументов в своа очередь содержит четыре коммутатора 25 — 28, элемент ЗИ 29, мажоритарный элемент 30 со структурой "2 или более из 3", 50 элемент ЗИЛИ 31 и четыре выхода 32-35, Причем с первого йо четвертый входов переменных 9-12 устройства соединены соответственно с адресными входами коммутаторов 1 — 4, с пятого по седьмой вхо55 ды 13-15 переменных - с адресными входами коммутатора 5, с восьмого по тринадцатый входы 16-21 переменных — с входами элемента GN 6, многопорогового элемента 7 и элемента 6ИЛИ 8. Первый информационный вход коммутатора 5 соеди1750052 ных 16-18, а входы элементов 29-31 — с входами переменных 19-21, Выходы коммутаторов 25-28 соединены соответственно с выходами 32-35 многопорогового элемента

7. Выход элемента 29 соединен с четвертым, шестым, седьмым информационными входами коммутатора 25, с вторым, третьим, пятым информационными входами коммутатора 26 и с первым информационным входом коммутатора 27. выход элемента 30 соединен с восьмым информационным входом коммутатора 25, с четвертым. шестым, седьмым информационными входами коммутатора 26, с вторым, третьим, пятым информационными входами коммутатора 27 и с первым информационным входом коммутатора 28, выход элемента 31 соединен с восьмым информационным входом коммутатора 26, с четвертым, шестым; седьмым информационными входами коммутатора

27 и с вторым, третьим, пятым информационными входами коммутатора 28, Первый, второй, третий, пятый информационные входы коммутатора 25 и первый информационный вход коммутатора 26 соединены с шиной нулевого логического потенциала 23, восьмой информационный вход коммутатора 27 и четвертый, шестой. седьмой информационные входы коммутатора 28 соединены с шиной единичного логического потенциала 24.

Мажоритарный элемент (фиг, 1) работает следующим образом.

Для реализации мажоритарной функций "7 или более из 13" к входам 9-21 подаются соответственно переменные X> — Х ге.

При этом если во входных кодовых комбинациях Х1-Х1з содержатся 7 или более логичеcêèõ единиц ("1"), то на выходе 22 мажоритарного элемента возникает единичный логический потенциал ("1"). При других входных кодовых комбинаций переменных X< — Х1з на выходе 22 мажоритарного элемента имеется нулевой логический сигнал ("0").

Мажоритарная функция "6 или более из

11" реализуется при приложении нулевых логических потенциалов к "двум из входов

9 — 21 и произвольных переменных X — к остальньiM входам, Аналогично этому мажоритарная функция "5 или более из 9" реализуется при подаче нулевых потенциалов к четырем из входов переменных 9-21, мажоритарная функция "4 или более из 7"—

5 при подаче нулевых потенциалов к шести входам переменных, мажоритарная функция "3 или более из 5" — при подаче нулевых потенциалов к восьми входам переменных. а мажоритарная функция "2 или более из 3" нен с выходом коммутатора 1, второй,.третий и пятый информационные входы — с выходом второго коммутатора 2, четвертый, шестой и седьмой информационные входы — с выходом третьего коммутатора 3, вось- 5 мой информационный вход — с выходом четвертого коммутатора 4, а его выход соединен с выходом 22 устройства. Выход элемента 6N6 соединен с вторым, третьим, пятым, девятым информационными входа- 10 ми коммутатора 1 и с первым информацион- . ным входами коммутатора 2, первый выход многопорогового элемента 7 соединен с четвертым, шестым. седьмым, десятым, одиннадцатым, тринадцатым информаци- 15 онными входами коммутатора 1, с вторым, третьим, пятым, девятым информационными входами коммутатора 2 и с первым информационным входом коммутатора 3, второй выход многопорогового элемента 7 20 соединен с восьмым, двенадцатым, четырнадцатым, пятнадцатым информационными входами коммутатора 1, с четвертым, шестью, седьмым, десятым, одиннадцатым, тринадцатым информационными входами 25 коммутатора, с вторым третьим, пятым, девятым информационными входами коммутатора 3 и с первым информационным входом коммутатора 4, третий выход многопорогового элемента 7 соединен с шестнад- 30 цатым информационным входом коммутатора 1, с восьмым, двенадцатым, четырнадцатым, пятнадцатым информационными входами коммутатора 2, с четвертым, шестым, седьмым, десятым, одинадцатым, три- 35 надцатым информационными входами коммутатора 3 и с вторь м, третьим, пятым, девятым информационными входами коммутатора 4, четвертый выход многопорогооого элемента 7 соединен с шестнадцатым 40 информационным входом коммутатора 2, с восьмым, двенадцатым, четырнадцатым, пятнадцатым информационными входами коммутатора 3 и с четвертым, шестым, седьмым, десятым, одинадцатым, тринадцатым 45 информационными входами коммутатора 4, выход элемента 6ИЛИ 8 соединен с шестнадцатым йнформационным входом комму- . татора 3 и с восьмым, двенадцатым, четырнадцатым, пятнадцатым информаци- 50 онными входами коммутатора 4. Первый информационный вход коммутато ра 1 и входы стробирования коммутаторов 1 — 5 соединены с шиной 23 нулевого логического потенциала, а шестнадцатый информацион- 5 ный вход коммутатора 4 соединен с шиной

24 единичного логического потенциала.

В многопороговом элементе 7 (фиг, 2) адресные входы коммутаторов 25-28 соединены соответственно с входами перемен1750052

20

50

55 — при подаче нулевых потенциалов к десяти входам переменных, Многопороговый элемент 7 (фиг. 2) работает следующим образом.

При наличии пяти или более логических единиц из шести переменных Хв-Х1з, приложенных к его соответствующим входам

16 — 21, на первом его выходе 32 возникает единичный потенциал, а при остальных кодах — нулевой сигнал, Аналогично этому при наличии четырех или более единиц из шести единичный потенциал возникает на его втором выходе 33, при наличии трех или более единиц из шести единичный потенциал возникает Hà его третьем выходе 34. а при наличии двух или более единиц из шести — на четвертом выходе 35.

Полная таблица истинности представлена для многопорогового элемента 7 шести переменных, Таким образом, предлагаемый мажоритарный элемент реализует все возможные мажоритарные функции "7 или более из 13", "6 или более из 11", "5 или более из 9", "4 или более из 7", "3 или более из 5" и "2 или более из 3", что свидетельствует о его широких функциональных вазможностях и области применения.

Формула изобретения

Мажоритарный элемент, содержащий первый — третий коммутаторы "1 из 16",,первые — четвертые адресные входы которых соединены соответственно с одноименными входами переменных мажоритарного элемента, пятый — седьмой входы переменных, элемент И, первый — четвертый входы которого соединены соответственно с восьмым — одиннадцатым входами переменных. а выход — с вторым, третьим, пятым и девятым информационными входами первого коммутатора "1 из 16" и с первым информационным входом второго коммутатора "1 из

16", шину нулевого логического потенциала, соединенную с первым информационным входом первого коммутатора "1 из 16" и с входами стробирования первого — третьего коммутаторов "1 из 16", шину единичного логического потенциала, многопороговый элемент, первый — четвертый входы аргументов которого соединены соответственно с восьмым — одиннадцатым входами переменнь х, а пятый и шестой входы — соответственно с шинами нулевого и единичного логических потенциалов, первый выход — с четвертым, шестым. седьмым, десятым, одиннадцатым и тринадцатым информационными входами первого коммутатора "1 из

16", с вторым, третьим, пятым и девятым информационными входами второго коммутатора "1 из 16" и с первым информационным входом третьего коммутатора "1 из 16", второй выход — с восьмым, двенадцатым, четырнадцатым и пятнадцатым информационными входами первого коммутатора "1 иэ

16", с четвертым. шестым. седьмым, десятым, одиннадцатым и тринадцатым информационными входами второго коммутатора

"1 из 16" и с вторым, третьим, пятым и девятым информационными входами третьего коммутатора "1 иэ 16", третий выход — с шестнадцатым информационным входом первого коммутатора "1 из 16", с восьмым, двенадцатым, четырнадцатым и пятнадцатым йнформационными входами второго коммутатора "1 из 16" и с четвертым. шестым, седьмым, десятым, одиннадцатым и тринадцатым информационными входами третьего коммутатора "1 иэ 16", элемент

ИЛИ, первый — четвертый входы которого соединены соответственно с восьмым— одиннадцатым входами переменных, шестнадцатый информационный вход второго коммутатора "1 иэ 16" соединен с восьмым, двенадцатым, четырнадцатым и пятнадцатым информационными входами третьего коммутатора "1 иэ 16", многопороговый элемент содержит первый — третий коммутаторы "1 из 8", выходы которых соединены соответственно с первым — третьим выходами многопорогового элемента, элемент И, выход которого соединен с четвертым. шестым и седьмым информационными входами первого коммутатора "1 из 8", с вторым, третьим и пятым информационными входами второго коммутатора "1 из 8" и с первым информационным входом третьего коммутатора "1 из 8", элемент ИЛИ, первый— третий и пятый информационные входы первого коммутатора "1 из 8" и первый вход второго коммутатора "1 из 8" соединены с шиной нулевого логического потенциала, а восьмой информационный вход третьего коммутатора "1 из 8" — с шиной единичного логического потенциала, о т л и ч а ю щ и йс я тем, что, с целью расширения функциональных воэможностей и области применения за счет реализации мажоритарной функции "7 или более из 13", в него дополнительно введены двенадцатый и тринадцатый входы переменных, четвертый коммутатор "1 из 16", вход стробирования которого соединен с шиной нулевого логического потенциала, первый.— четвертый адресный входы — с одноименными входами переменных, а шестнадцатый информационный вход — с шиной единичного логического потенциала, коммутатор "1 из 8", вход стробирования которого соединен с шиной нулевого логического потенциала, первый— третий адресные входы — соответственно с

1750052 пятым — седьмым входами переменных, а выход — c выходом мажоритарного элемента; элементы И, ИЛИ и многапороговый элемент содержит по два дополнительных входа; соединенных соответственно с две- 5 надцатым и тринадцаты л входами переменных, многопороговый элемент содержит четвертый выход, причем первый информационный вход коммутатора "1 иэ 8" ма>коритарного элемента соединен с выходом 10 первого коммутатора "1 из 16", второй; тре. тий и пятый информационные входы — с выходом второго коммутатора "1 из 16", четвертый, шестой и седьмой информационные входы — с выходом третьего 15 коммутатора "1 из 16", восьмой йнформационный вход — с выходом четвертого коммутатора "1 из 16", первый информационный вход четвертого ксммутатора "1 из 16" соединен с вторым выходом многопорогового 20 элемента, второй, третий, пятый и девятый информационные входы — с третьим выходом многопброгового элемента, четвертый, шестой, седьмой, десятый, одиннадцатый >л тринадцатый информационные входы — с 25 четвертым выходом многопорогового элемента, восьмой, двенадцатый, четырнадцатый и пятнадцатый информационные входы

= с шестнадцатым инфбрмационным входом третьего коммутатора "1 иэ 16" и с вы- 30 ходом элемента ИЛИ, многопороговый элемент дополнительно сбдержит четвертый коммутатор "1 из 8", мажоритарный элемент "2 или более из 3", а его элементы И, ИЛИ содержат по одному дополнительному входу, причем первый — третий входы многопорогового элемента соединены соответственно с первым — третьим адресными входами всех его коммутаторов "1 из 8", четвертый, пятый и шестой входы — соответственно с первыми, вторыми и третьими входами его элементов И; ИЛИ и ма>коритарного элемента "2 или более из 3", выход мажоритарного элемента "2 или более из 3" соединен с восьмым информационным входом первого коммутатора "1 из 8", с четвертым, шестым и седьмым информационными входами второго коммутатора "1 из 8", с вторым, третьим и пятым информационными входами третьего коммутатора "1 из 8", с первым информационным входом че гвертого коммутатора "1 из 8", выход элемента

ИЛИ соединен с восьмым информационным входом второго коммутатора "1 из 8", с четвертым, шестым и седьмым информационными входами третьего коммутатора."1 из

8", с вторым, третьим,и пятым информационными входами четвертого коммутатора "1 из 8", четвертый, шестой, седьмой и восьмой информационные входы четвертого коммутатора "1 из 8" соединены с шиной единичного логического потенциала. а его выход— с четвертым выходом многопорогового элемента, 1750052

1750052

В(Хр

70у

М(Хур)

N(it) го()

Р/(Хур) л(а)

4РуГГ

Составитель О.Петросян

Редактор С.Патрушева Техред М,Моргентал Корректор Э.Лончакова

Заказ 2604 Тир аж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035. Москва, Ж-35, Раушскэя наб,. 4/5

Производственно-издательский комбинат "Патент", r, Ужгород, ул.Гагарина. 101

Мажоритарный элемент Мажоритарный элемент Мажоритарный элемент Мажоритарный элемент Мажоритарный элемент Мажоритарный элемент Мажоритарный элемент Мажоритарный элемент 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано для построения систем передачи и переработки дискретной информации

Изобретение относится к автоматике и вычислительной технике и может найти применение при построении цифровых устройств

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении управляющих систем

Изобретение относится к импульсной технике

Изобретение относится к импульсной технике и может быть использовано в высоконадежных системах передачи и обработки информации

Изобретение относится к автоматике и может быть использовано в автономных устройствах одноразового действия

Изобретение относится к импульсной технике

Изобретение относится к автоматике и вычислительной технике и может быть использовано в резервированных цифровых системах

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления

Изобретение относится к импульсной технике для использования в бесконтактных коммутационных устройствах

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления

Изобретение относится к железнодорожной автоматике и телемеханике, а именно к устройствам управления железнодорожной автоматики, и может быть использовано в различных системах электрической централизации, в том числе, в управляющем вычислительном комплексе системы микропроцессорной централизации стрелок и сигналов, предназначенных для малых, средних и крупных железнодорожных станций

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др

Изобретение относится к области вычислительной техники и может использоваться для повышения надежности вычислительных и управляющих систем

Изобретение относится к автоматике и вычислительной технике и может быть использовано для построения различных устройств переработки дискретной информации

Изобретение относится к области вычислительной техники и может быть использовано в системах цифровой вычислительной техники как средство предварительной обработки информации для реализации мажоритарной функции либо дизъюнкции, либо конъюнкции входных двоичных сигналов
Наверх