Цифровой синтезатор частот

 

Использование: радиотехника, радиолокация, измерительная техника. Сущность изобретения: цифровой синтезатор частот содержит (n + 2)-разрядный накопитель фазы 1, первый и второй блоки элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 2, 4, преобразователи кодов 3, 5, 6 и сумматор кодов 7. Это позволяет упростить устройство. 1 ил.

Изобретение относится к радиотехнике и может быть использовано в радиолокации, измерительной технике, для формирования сигналов с заданным законом изменения фазы.

Целью изобретения является упрощение устройства.

На чертеже представлена структурная электрическая схема цифрового синтезатора частот.

Цифровой синтезатор частот содержит (n+2)-разрядный накопитель фазы 1, первый блок элементов Исключающее ИЛИ (n-разрядная схема равнозначности) 2, первый преобразователь кодов 3, второй блок элементов Исключающее ИЛИ (вторая n-разрядная схема равнозначности) 4, второй и третий преобразователи кодов 5, 6 и сумматор 7.

Работа устройства заключается в следующем.

На вход (n+2)-разрядного накопителя фазы 1 подается код частоты. С каждым тактом тактовой последовательности этот код в (n+2)-разрядном накопителе фазы 1 суммируется с предыдущим значением и на его выходе (выход суммы) получается ряд последовательностей с весом суммы, т.е. коды, пропорциональные текущей фазе. Этот сигнал подается на первую n-разрядную схему равнозначности 2, вторые входы которой подключены к разряду (n+2)-разрядного накопителя фазы 1, определяющему квадрант (первый после старшего). За счет этого на выходе n-разрядной схемы равнозначности 1 появляется свернутая тактовая последовательность, т.е. при монотонном нарастании входных кодов от нуля до /2 она линейно возрастает, а при дальнейшем нарастании их от /2 до она линейно уменьшается. Затем этот процесс повторяется. Таким образом на выходе n-разрядной схемы равнозначности 2 появляются коды адресов для преобразователей кодов 3, 5, 6, которые определяют четвертую часть синусоиды.

Для упрощения исполнения преобразователя кодов используется тригонометрическое соотношение sin(x+y+z) = sin x cos y cos z + +cos x sin y cos z + cos x cos y x x sin z - sin x sin y sin z, где x, y, z - углы, в сумме составляющие текущий угол фазы. При выборе условия x >> y >> z некоторыми членами соотношения можно пренебречь без ухудшения точности sin(x + y + z) = sinx + cos x sin y + + cos x sin z.

Если использовать линейную функцию фазы, которая вырабатывается на выходе n-разрядной схемы равнозначности 2 для синтезирования квадранта, найдем виды функции, которые необходимо реализовать преобразователями sin(x+y+z) = x- x+sinx+cosxsiny+cosxsinz Таким образом, получено четыре слагаемых, которые необходимо просуммировать. Это линейная функция ( /2) х, которая уже реализована и присутствует на выходе n-разрядной схемы равнозначности 2, второй член этого соотношения _ x+sinx, это выражение определяет грубое изменение большими шагами синусоидальной функции за вычетом линейной функции. Третье слагаемое cos x sin y определяет средний шаг изменения синусоидальной функции, и последний член cos x sin z точно корректирует текущее изменение угла в небольших пределах. Эти функции производят преобразователи кодов 3, 5 и 6 соответственно. Затем сигналы в виде двоичных кодов суммируются в сумматоре 7 и подаются на второй блок элементов Исключающее ИЛИ (вторую n-разрядную схему равнозначности) 4, вторые ее входы объединены и на них подается сигнал с выхода старшего разряда (n+2)-разрядного накопителя фазы 1 (знаковый разряд). За счет этого сигнал на выходе преобразователя кодов в течение половины периода проходит без инверсии, в течение другой половины периода - с инверсией. Это равнозначно изменению знака синусоидальной функции. Итак, на выходе получается ряд двоичных последовательностей, двоичный код которых со своим весом определяет значение синусоиды в текущий момент времени. В результате большой преобразователь кодов с n разрядами в предлагаемом устройстве заменяется на три преобразователя кодов с количеством разрядов не более (n/3) + K, где К = 1...3 в зависимости от точности преобразования. Таким образом происходит упрощение устройства при сохранении точности преобразования.

Формула изобретения

ЦИФРОВОЙ СИНТЕЗАТОР ЧАСТОТ, содержащий (n + 2)-разрядный накопитель фазы, сумматор кодов, первый и второй преобразователи кодов, при этом кодовый выход первого преобразователя кодов соединен с первым кодовым входом сумматора кодов, а тактовый и n-разрядный кодовый входы (n + 2)-разрядного накопителя фазы являются соответственно входом сигнала опорной частоты и входом кода частоты цифрового синтезатора частот, отличающийся тем, что, с целью упрощения, в него введены первый и второй блоки элементов ИСКЛЮЧАЮЩЕЕ ИЛИ и третий преобразователь кодов, при этом кодовые входы первого, второго и третьего преобразователей кодов и второй кодовый вход сумматора кодов объединены и подключены к n-разрядному кодовому выходу первого блока элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, управляющий вход которого подсоединен к выходу сигнала (n + 1)-го разряда (n + 2)-разрядного накопителя фазы, выход сигнала (n + 2-го старшего разряда которого соединен с управляющим входом второго блока элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, n-разрядный кодовый вход которого соединен с кодовым выходом сумматора кодов, третий и четвертый кодовые входы сумматора кодов соединены с кодовыми выходами соответственно второго и третьего преобразователей кодов, выход каждого из элементов ИСКЛЮЧАЮЩЕЕ ИЛИ первого и второго блоков элементов ИСКЛЮЧАЮЩЕЕ ИЛИ является выходом одного из разрядов n-разрядного кодового выхода соответствующего блока элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, первый вход каждого из элементов ИСКЛЮЧАЮЩЕЕ ИЛИ первого и второго блоков элементов ИСКЛЮЧАЮЩЕЕ ИЛИ является входом одного из разрядов n-разрядного кодового входа соответствующего блока элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, вторые входы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ первого блока элементов ИСКЛЮЧАЮЩЕЕ ИЛИ объединены и являются управляющим входом первого блока элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, вторые входы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ второго блока элементов ИСКЛЮЧАЮЩЕЕ ИЛИ объединены и являются управляющим входом второго блока элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, а n-разрядный выход (n + 2)-разрядного накопителя фазы соединен с n-разрядным кодовым входом первого блока элементов ИСКЛЮЧАЮЩЕЕ ИЛИ.

РИСУНКИ

Рисунок 1



 

Похожие патенты:

Изобретение относится к радиотехнике и может быть использовано в радиопередающих и других радиотехнических устройствах

Изобретение относится к радиотехнике, электронике и может использоваться в устройствах измерения временных интервалов
Изобретение относится к радиотехнике и может использоваться для формирования электрических сигналов синусоидальной формы с произвольно меняющейся или качающейся частотой

Изобретение относится к радиотехнике и может использоваться в радиоприемных, радиопередающих устройствах, измерительной технике

Изобретение относится к удвоителям частоты на полупроводниковых диодах, параметры которых зависят от величины приложенного к ним напряжения

Изобретение относится к радиоэлектронным устройствам на полупроводниковых приборах, служащим для получения малой мощности в СВЧ-диапазоне

Изобретение относится к измерительной и вычислительной технике и может быть использовано в системах цифровой обработки сигналов

Изобретение относится к технике сверхвысоких частот

Изобретение относится к радиоэлектронике и может найти применение в устройствах генерирования напряжения синусоидальной формы, например, в качестве гетеродинов для преобразователей частоты или в составе синтезаторов частот килогерцевого и низкочастотного диапазонов

Изобретение относится к радиотехнике и может использоваться в радиопередающих и радиоприемных устройствах

Изобретение относится к области радиоэлектроники и может использоваться в устройствах различного назначения, например, в качестве управляемых гетеродинов или датчиков дискретного множества частот

Изобретение относится к радиотехнике и может использоваться в радиопередающих и радиоприемных устройствах

Изобретение относится к электронно-вычислительной технике, предназначено для синтеза сигналов с частотной модуляцией (ЧМ) и может быть использовано в радиолокации, адаптивных широкополосных системах связи

Изобретение относится к измерительной технике и может быть использовано совместно с электромагнитными структуроскопами для дефектоскопии и структуроскопии изделий, в частности, методом вихревых токов
Наверх