Устройство для преобразования v-кода в двоичнб1й код

 

ОПИСАНИЕ 2I7062

Союз Советских

Социалистических

Республик

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Зависимое от авт. свидетельства №

Заявлено 26 1Ч.1967 (№ 1153051/26-24) с присоединением заявки №

Приоритет

Опубликовано 26ЛЧ.1968. Бюллетень № 15

Дата опубликования описания 31.VI 1.19á8

Кл. 42тпз, 5102

МПК G 061

УДК 681.325.53(088.8) Комитет по делам изобретений и открытий при Совете Министров

СССР

Авторы изобретения

Л. М. Лукьянов и Э. Г. Баранова

Заявитель

УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ V-КОДА

В ДВОИЧНЫЙ КОД

Известны устройства для преобразования

Ч-кода в двоичный код, содержащие коммутатор сигналов от датчиков, логические преобразователи каждого разряда и схему управления элементами «И», «ИЛИ», инвертором, одновибраторами и триггером.

Предложенное устройство отличается тем, что входы коммутато1ра сигналов от датчиков соединены через элемент «ИЛИ» со входом первого одновибратора, выход которого соединен со входом второго одновибратора и со входом двух элементов «И», другие входы которых соединены с выходом элемента «ИЛИ» младших разрядов датчика непосредственно и через инвертор, а выходы элементов «ИЛИ» соединены со входами триггера.

Это позволяет повысить надежность устройства.

Схема устройства изображена на чертеже.

Устройство состоит из схемы коммутации

I, переключающей сигналы от датчиков II, собирательных схем !11 для каждого подразряда преобразователя V-кода в двоичный, преобразователя IV V-кода в двоичный и устройства управления V. В схему преобразователя входят логические элементы «ИЛИ» 1, «И» 2, элементы «НЕ» 8, одновибраторы 4 и

5 и триггер б с раздельными входами.

Схема работает следующим образом.

Сигнал запроса 7, одновременно являющийся сигналом адреса одного из датчиков, подается на устройства коммутации 1 выбранного датчика II и через схему «ИЛИ»

1 — на вход первого одновибратора 4 устройства управления V. Сигнал от схемы

«ИЛИ» 1 младших разрядов датчиков поступает непосредственно и через инвертор 3 на схемы «И» на входе триггера б. На другие входы схем «И» поступает сигнал от первого одновибратора 4 устройства управления, по заднему фронту которого триггер б устанавливается в состояние, соответствующее состоянию младшего разряда выбранного датчика, фиксируя тем самым его состояние на время считывания кода с преобразователя. Таким образом, смена информации в младшем разряде датчика не влияет на состояние триггера б, поэтому переходного процесса в преобразователе не возникает, и с выхода преобразователя в машину после переходного процесса в,преобразователе, вызываемого сменой информации в триггере, может быть считан достоверный код. Длительность импульса первого одновибратора выби.рают равной времени переходного процесса в коммутаторе. По этому же сигналу от первого одновибратора 4 запускается на время переходного процесса в преобразователе вто30 рой одновибратор б устройства управления.

217062

Вых01 преЯазоба пеля

Составитель Б. С. Шкрабов

Техред Л. К. Малова Корректоры: С, А, Башлыкова и В. В. Крылова

Редактор Б. Федотов

Заказ 19бб/2 Тираж 530 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, Центр, нр. Серова, д. 4

Типография, пр. Сапунова, 2

Окончание импульса одновибратора 5 является сигналом ответа 8, указывающим, что информация на выходах, преобразователя

V-кода в двоичный I V достоверна и может быть считана в вычислительную машину.

Предмет изобретения

Устройство для преобразования V-кода в двоичный код, содержащее коммутатор сигнаЛов от датчиков, логические преобразователи каждого разряда и схему управления, содержащую элементы «И», «ИЛИ», инвертор, одновибраторы и триггер, отличающееся тем, что, с целью повышения надежности устройства, входы коммутатора сигналов от датчиков соединены через элемент «ИЛИ» со входом первого одновибратора, выход которого соединен со входом второго одновибратора и со входом двух элементов «И», другие входы которых соединены с выходом элемента «ИЛИ» младших разрядов датчика непосредственно и через инвертор, а выходы элементов «ИЛИ» соединены со входами триггера.

Устройство для преобразования v-кода в двоичнб1й код Устройство для преобразования v-кода в двоичнб1й код 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано для обработки сигналов, представленных в кодовой и широтно-импульсной формах

Изобретение относится к аналоговым вычислительным устройствам и может быть использовано для возведения значения сигнала в степень

Изобретение относится к автоматике и вычислительной технике и может быть использовано в аппаратуре передачи данных по каналу с помехами

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнении арифметических операций суммирования и вычитания в позиционно-знаковых кодах

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнении арифметических операций суммирования и вычитания

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств для выполнения арифметических процедур суммирования позиционных аргументов [ni]f(2n) и [mi]f(2n )

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических процедур суммирования позиционных аргументов «-»[ni]f(2 ) и «+»[mi]f(2 ) с разными знаками

Изобретение относится к вычислительной технике и может быть использовано в системах контроля и управления в совокупности с арифметическими устройствами, которые реализуют различные арифметические процедуры над аргументами, имеющие позиционно-знаковую структуру аргументов аналоговых сигналов «±»[n i]f(-1\+1,0, +1) «дополнительный код», которая должна быть преобразована посредством функциональной структуры ЦАП в аналоговый сигнал управления «±»Ukf([mi ])
Наверх