Высокоэффективный преобразователь мощности для модуляторов и передатчиков

Преобразователь мощности предназначен для присоединения к источнику электрического сигнала, в частности к источнику напряжения (Vcc) для приема на входе управляющего сигнала (A(t)) для преобразования, и содержит схему первого регулятора (L1, C1, M1, D1) широтно-импульсной модуляции пошагово-понижающего типа и схему восстановления энергии для управления двунаправленным потоком энергии от источника на нагрузку и от нагрузки к источнику. Такая схема восстановления энергии может быть успешно осуществлена с использованием схемы второго регулятора (L2, М2, D2) широтно-импульсной модуляции пошагово-повышающего типа. 3 н. и 12 з.п. ф-лы, 7 ил., 1 табл.

 

Область техники

Настоящее изобретение относится к преобразователю мощности в соответствии с преамбулой Формулы 1.

Такой преобразователь обычно используется в амплитудных модуляторах для радиопередатчиков, и настоящее изобретение относится также и к амплитудному модулятору и радиопередатчику.

Такой преобразователь может быть применен, например, если необходимо эффективно согласовать или преобразовать мощность и управлять ею аналоговым или цифровым сигналом.

Предшествующий уровень техники

При разработке радиопередатчика, способного осуществить любой тип модуляции (аналоговой и/или цифровой), обычный подход заключается в том, чтобы использовать модулятор с низким уровнем I-Q (в Декартовых координатах), соответствующий классу А радиочастотных усилителей; при этом высокая эффективность не достигается; а реальная эффективность составляет менее 50%.

Эта задача может быть решена с использованием полярного модулятора (Envelope Elimination and Restoration), показанного схематично на Фиг.1, который принимает на своем входе сигнал модуляции SM, разделяет его на амплитудную A(t) и фазовую Ф(t) составляющие сигнала модуляции посредством, например, DSP процессора и выдает на выходе амплитудно-модулированный радиочастотный сигнал RF, то есть X(t)=A(t)·cos(ω0t+Ф(t)); полярный модулятор (Фиг.1) имеет:

- модуляцию фазы, выполняемую синтезатором SYNT,

- усиление сигнала, произведенного синтезатором SYNT с использованием цепочки радиочастотных усилителей мощности AMP в режиме насыщения (класс AB, В, C, D, E или F) для достижения высокой эффективности на радиочастоте,

- огибающую, то есть амплитуду модулированного сигнала, введенную через преобразователь мощности CP в оконечном каскаде радиочастотного усилителя изменением его напряжение питания.

Модулятор огибающей управляет почти всей мощностью, поглощаемой передатчиком; поэтому важно, чтобы его эффективность была очень высокой. Кроме того, модулятор огибающей должен подавать на оконечный каскад усилителя изменяемое напряжение с динамическим диапазоном, устанавливаемым модулирующим сигналом A(t).

Достижение амплитудной модуляции изменением напряжения питания оконечного каскада усилителя известно в течение, по меньшей мере, 70-ти лет, часто называется "анодной модуляцией" и достигается применением модуляционного трансформатора (см., например, "Radio Engineers Handbook", McGraw Hill, 1943).

Возможность осуществления амплитудного модулятора посредством шагового понижающего регулятора широтно-импульсной модуляции, то есть "регулятора PWM", тем самым исключая модуляционный трансформатор, была предложена приблизительно в конце 1960-х. Сегодня в научной литературе хорошо известны оба способа (см., например, "Polar Modulation-Based RF Power Amplifiers with Enhanced Envelope Processing Technique" J.K.Jau, F.Y.Han, M.C.Du, Т.C. Horng, T.C.Lin at the 34th European Microwave Conference, Amsterdam, 2004), и в патентной документации (см., например, патенты US 3413570, US 3506920, US 3588744, US 4896372).

Вообще говоря, подход, предложенный в этой литературе, состоит всегда в применении регулятора с пошаговым понижением, управляющего радиочастотным усилителем мощности класса AB, B, C, D, E или F, или других классов с "насыщением", изменением его напряжения питания.

Дальнейшее развитие было предложено в 1999 г. в патенте US 6636112, в котором предлагается добавленный каскад с PWM регулятором пошагового понижения, причем линейный регулятор имеет двойные функциональные возможности:

a) для следования за более быстрой динамикой сигнала, компенсируя трудности, присущие PWM регулятору, описанные ниже в настоящем документе,

b) для снижения шума, привносимого переключением в PWM регуляторе, который обычно приводит к паразитным компонентам в передаваемом сигнале (см. патент US 6636112 столбец 8, строки 34-39).

Такой линейный регулятор снижает общую эффективность системы, поскольку в силу своих свойств она рассеивает часть энергии, поставляемой PWM регулятором (см. патент US 6636112, столбец 9, строки 7-13).

В патенте US 6636112 (см. столбец 8, строки 1-14) предполагается, что сопротивление оконечного каскада на его вводе питания постоянно.

Краткое изложение существа изобретения

Задачей настоящего изобретения является устранение или сокращение недостатков предшествующего уровня техники.

Поставленная задача решена путем создания преобразователя мощности, имеющего характеристики, указанные в формуле изобретения, которую следует рассматривать совместно с настоящим описанием.

Настоящее изобретение основано на идее восстановления избыточной энергии, накопленной на выходе, с использованием подходящей схемы и, в частности, передачи ее на вход.

Дополнительный инновационный аспект настоящего изобретения можно понять при изучении патента US 6636112, столбец 8, строки 1-14, где предполагается, что сопротивление оконечного каскада на его вводе питания постоянно. Это справедливо только при наличии идеально согласованных нагрузок и важно в вышеупомянутом патенте для успешного, и независимого от всего, расчета напряжения, подаваемого на оконечный каскад для получения желательной мощности.

В решении, предложенном настоящим изобретением, такое ограничение отсутствует; способ управления позволяет рассчитывать (периодически) рабочий цикл, реализуемый (для получения напряжения, подаваемого на оконечный каскад) даже при наличии усилителя мощности, сопротивление которого на вводе питания изменяется. Истинное сопротивление усилителя мощности поэтому может быть измерено (периодически), и это значение (или среднее от этого значения) может быть использовано в следующем цикле.

Поэтому с настоящим изобретением (в силу также оригинального способа управления) могут использоваться существенно несогласованные или изменяющиеся нагрузки.

Краткое описание чертежей

Ниже изобретение поясняется подробнее с помощью соответствующих чертежей, предназначенных только для пояснения, но не в качестве ограничивающих примеров, на которых:

Фиг.1 изображает блок-схему передатчика с амплитудной модуляцией согласно изобретению;

Фиг.2 - упрощенную схему первого варианта реализации преобразователя согласно изобретению;

Фиг.3А - диаграмму фазора на I-Q плоскости согласно изобретению;

Фиг.3B - диаграмму изменения амплитуды фазора на Фиг.3А со временем и соответствующего выходному напряжению преобразователя согласно изобретению;

Фиг.4 - диаграммы изменения тока I1 в соответствии с формулой (3) и изменения напряжения VOUT в соответствии со вторым предположением, на котором основывается аналитическая модель настоящего изобретения и с формулой (4) согласно изобретению;

Фиг.5 - возможный вариант изменения тока I2 и соответствующий интеграл Qs, вычисленный в соответствии с формулой (19) согласно изобретению;

Фиг.6 - упрощенную схему второго варианта реализации преобразователя согласно изобретению;

Фиг.7 - упрощенную схему третьего варианта реализации преобразователя согласно изобретению.

Описание предпочтительных вариантов воплощения изобретения

Для достижения высокой эффективности преобразователь в соответствии с настоящим изобретением использует широтно-импульсную модуляцию или PWM, показанную на Фиг.2, Фиг.6 и Фиг.7.

Один из инновационных аспектов настоящего изобретения заключается в объединении двух различных регуляторов PWM: первого, состоящего из катушки индуктивности L1, конденсатора C1, транзистора M1 и диода D1, являющегося регулятором пошагового снижения и управляющего потоком мощности из главного источника питания, то есть источника положительного напряжения Vcc, на нагрузку RL, предположительно фактически резистивную; второго, состоящего из катушки индуктивности L2, транзистора М2 и диода D2, являющегося регулятором пошагового повышения и обеспечивающего быстрый разряд схемных элементов L1 и C1, то есть двух элементов первого регулятора, которые сохраняют энергию.

Другими словами, регулятор пошагового повышения пригоден для передачи, без рассеивания, энергии от элементов схемы L1 и C1 к главному источнику Vcc. Для достаточно быстрого выполнения предпочтительно используется вторичный источник электропитания, то есть источник отрицательного напряжения Vdd.

Естественно, два регулятора PWM и их элементы М1 и M2 схемы переключения управляются соответствующим блоком UC управления (Фиг.2, Фиг.6 и Фиг.7); элемент М1 управляется сигналом переключения с рабочим циклом Dc, и элемент M2 управляется сигналом переключения с рабочим циклом Ds.

Что касается элементов схемы переключения, то при соответственном выборе управляющей схемы транзисторы М1 и M2 могут быть N-канальными или P-канальными структурами MOSFET, независимо один от другого, или могут быть транзисторами других типов.

Что касается диодов D1 и D2, то они могут быть PN переходом или диодами Шоттки. Кроме того, эти диоды могут быть заменены или собраны вместе с транзисторами, например, соответствующим образом управляемыми MOSFET структурой, для получения очень ограниченного скачка напряжения на этих элементах схемы в течение режимов проводимости; это дополнительно увеличивает эффективность.

Главный генератор Vcc должен обеспечивать подачу всей необходимой мощности на оконечный каскад радиочастотного усилителя.

Пошаговый понижающий регулятор, управляемый сигналом с рабочим циклом Dc, передает мощность на выход, позволяя выходному напряжению VOUT изменяться, как это требуется в соответствии с модуляционным сигналом A(t).

Установившийся отклик регулятора пошагового снижения имеет вид

(1)

где Vcc - напряжение главного источника; VOUT ((0, Vcc) - выходное напряжение; Dc ((0,1) - рабочий цикл.

Динамический отклик различается; это вызвано двумя различными физическими явлениями, т.е. низкочастотным линейным откликом элементов L1, C1, RL и нелинейным откликом вследствие топологии элементов M1 и D1 схемы, которая позволяет току протекать от Vcc до VOUT, но не наоборот.

Линейное поведение регулятора пошагового снижения может быть скомпенсировано для действия на рабочий цикл Dc сигнала, управляющего транзистором M1.

Пошаговый понижающий регулятор обнаруживает нелинейное поведение, если для выходного напряжения VOUT требуется крутой отрицательный наклон; в этом случае ни транзистор М1, ни диод D1 не могут удалить энергию из катушки индуктивности L1 и конденсатора C1 и выходное напряжение падает в соответствии с законом RL-C1/L1.

Можно показать, что нелинейное искажение начинается тогда, когда наклон (отрицательный) желаемого выходного напряжения превышает время релаксации схемы с L1, C1, RL (Фиг.3В)

Прямое следствие формулы (2) заключается в том, что максимально допустимый наклон выходного напряжения V0 стремится к нулю. Если напряжение V0 близко к нулю, то выходное сопротивление RL не обеспечит быстрый разряд конденсатора C1 и в результате напряжение VOUT будет иметь (отрицательную) производную, близкую к нулю.

Этот результат показывает главную проблему, связанную с топологией пошагового снижения: схема не может воспроизвести формы сигналов с острыми перегибами вблизи нуля.

Типичный пример показан на Фиг.3, в частности на Фиг.3А показана траектория фазора с модулем A(t) и фазой Φ(t), который на I-Q плоскости проходит через начало координат; траектории этого типа обычны для многих схем модуляции, таких как QAM, SSB, DSB или других. На Фиг.3B показано соответствующее изменение амплитуды А(t) фазора и действующего выходного напряжения VOUT; выходное сопротивление RL близко к острому перегибу и не может разрядить конденсатор C1 достаточно быстро и в результате VOUT отклоняется от А(t).

Для решения этой специфической задачи используется регулятор пошагового повышения. Второй регулятор, управляемый сигналом с рабочим циклом Ds, существует для обращения направления потока энергии: от выхода или еще лучше от элементов L1 и C1 к главному источнику Vcc.

Регулятор пошагового повышения использует поддерживающий отрицательное напряжение источник Vdd для увеличения скорости разряда схемы выхода. Таким образом, этот модулятор может следовать и за быстрой динамикой сигнала модуляции, и за прохождением через ноль, и приближением к нулю с ненулевой производной сигнала модуляции.

Кроме того, регулятор пошагового повышения, допуская удаление избыточной энергии на выходе посредством ее передачи главному генератору Vcc, поддерживает и полную эффективность на высоком уровне.

Использование регуляторов PWM пошагового снижения и пошагового повышения для изменения напряжения VOUT приводит к высокой эффективности и высокой динамичности, но привносит шум на частоте переключения и на ее гармониках. Этот шум может быть замечен из-за присутствия паразитных компонент в амплитудной модуляции (на частоте переключения и на ее гармониках) с возможными проблемами "шума соседнего канала".

Частота переключения должна (в соответствии с теоремой Найквиста), по меньшей мере, вдвое превышать максимальную ширину спектра сигнала модуляции. Результат состоит в том, что проблема передачи паразитных компонент относится не к внутриполосному сигналу, а к смежным каналам.

Для решения этой проблемы рассматривается два различных подхода.

Первый подход заключается в удалении нежелательных частот (частоты переключения fsw и ее гармоник 2fsw, 3fsw...) путем использования составного режекторного фильтра.

Изменение фазы, вводимое этим фильтром на частотах огибающей модулятора, рассматривается как часть полного отставания по фазе между А(t) и VOUT.

Режекторный фильтр при этом имеет структуру, которая минимизирует эквивалентную емкость относительно земли, поскольку она добавляется к емкости конденсатора C1, и он является главным элементом, отвечающим за отмеченные выше нелинейные искажения.

На Фиг.2, Фиг.6 и Фиг.7 составной режекторный фильтр обозначен как F.

Второй подход заключается в растягивании нежелательных частот путем применения случайного и изменяющегося временного дрожания для переключения при соответствующем небольшом, непрерывном и случайном изменении продолжительности T периода переключения.

Это простое схемное решение увеличивает сложность управляющего блока UC (Фиг.2, Фиг.6 и Фиг.7) не только из-за введения генератора случайного сигнала, но также и потому, что в формулах алгоритма управления длительность периода переключения становится переменной.

Следует отметить, что эти два подхода могут успешно использоваться одновременно.

Относительно управления систему можно рассматривать как имеющую два входа, то есть рабочие циклы Dc и Ds, и один выход, то есть выходное напряжение VOUT. Поэтому была разработана аналитическая модель, предназначенная для цифрового электронного управления.

Эта модель рассчитывает значение выходного напряжения VOUT как функцию рабочего цикла Dc в конце каждого цикла переключения. Эта модель может легко быть инвертирована, предоставляя рабочий цикл Dc как функцию выходного напряжения VOUT. Приемлемый диапазон значений для Dc находится между 0 и 1; если рассчитанное значение Dc меньше нуля, то алгоритм рассчитывает рабочий цикл Ds, который гарантирует желаемое выходное напряжение.

Далее сделаны следующие шесть допущений.

В соответствии с первым допущением напряжение V0 на конденсаторе C1 равно выходному напряжению VOUT в диапазоне изменения А(t). Такое допущение оправдано режекторной структурой выходного фильтра, который поэтому существенно не ослабляет сигналы в спектре сигнала модуляции.

В соответствии со вторым допущением напряжение V0 на конденсаторе C1 постоянно в течение каждого цикла переключения.

В соответствии с третьим допущением усилитель мощности представляется как резистор со значением RL. Далее в описании допускается, что сопротивление RL постоянно в каждом цикле переключения. Если усилитель мощности представить как имеющий характеристику RL=RL(VOUT), то можно также учесть возможное нелинейное поведение усилителя в модели. В этом случае может использоваться следующее выражение: RL=RL(VOUT).

В соответствии с четвертым допущением пороговое напряжение диода D1 и диода

D2, предполагается равным нулю.

В соответствии с пятым допущением ток

I2, текущий через катушку индуктивности L2, равен нулю в конце каждого цикла переключения. Этот выбор был сделан, поскольку поток энергии главным образом направлен от источника Vcc на нагрузку

RL, и только в некоторых частных случаях - в обратном направлении.

Таким образом возникают два преимущества.

Первое преимущество связано с тем фактом, что имеются только две (вместо трех) переменные состояния для системы, поскольку две являются компонентами, сохраняющими энергию от одного цикла к другому, а именно катушка индуктивности L1 и конденсатор С1.

Второе преимущество связано с тем фактом, что конструкция позволяет избежать энергетических петель. Другими словами, никогда не возникает нежелательный режим, при котором энергия берется от источника Vcc, переносится на выход (регулятором пошагового снижения) и затем возвращается (регулятором пошагового повышения) к источнику Vcc.

В соответствии с шестым допущением изменение в рабочем цикле Dc от одного цикла переключения до следующего, оказывается малым по сравнению с рабочим циклом.

Модель использует два соотношения:

непрерывность тока I1, текущего через катушку индуктивности L1, отображается приведенной ниже формулой (3), и

сохранение заряда на конденсаторе C1 отображается приведенной ниже формулой (4)

На Фиг.4 показано, как изменяется ток I1 и как изменяется напряжение VOUT в соответствии со сделанными допущениями.

Подставляя в формулы (3) и (4) нижеследующие формулы (5), (6) и (7):

где , получаем следующие формулы, (8) и (9):

Формулы (8) и (9) отображают упрощенно, но очень эффективно, модель пошагового понижающего PWM регулятора и позволяют рассчитать напряжение V0 на конденсаторе C1 (которое соответствует выходному напряжению VOUT) и ток

I1, протекающий через катушку индуктивности L1 в цикле "n+1" на основе значений тока I1, напряжения VOUT, рабочего цикла Dc и длительности T периода переключения в цикле "n".

На основе этой аналитической модели могут быть осуществлены эффективные способы управления элементами переключения регуляторов PWM, включенных в преобразователь мощности в соответствии с настоящим изобретением.

Первый способ управления основан просто на аналитической модели с использованием формул (8) и (9). Упрощенная схема соответствующего преобразователя показана на Фиг.2.

Проблема, которая должна быть решена, заключается в расчете того, какой рабочий цикл Dc должен быть применен к циклу "n" (Dc(n) на Фиг.4), с VOUT(n+1) (новое целевое напряжение), VOUT(n) и I1(n) (настоящие значения двух переменных состояния системы), и при известном T(n).

Поэтому формула (9) должна быть обработана, выражая рабочий цикл Dc как функцию остальных параметров. Проблема заключается в нелинейности формулы (9) относительно рабочего цикла Dc.

Вместо того чтобы решать квадратное уравнение со сложной обработкой, которая потребовала бы сложную логическую схему, вводится предварительно упомянутое шестое допущение, совместно с тем фактом, что изменение в выражении (1-Dc(n)/2) определенно меньше, чем изменение в Dc (оба присутствуют во втором слагаемом формулы (9)).

Поэтому это приводит к

Формула (10) позволяет получать рабочий цикл Dc, реализуемый в цикле "n" для получения напряжения VOUT(n+1), с известными значениями VOUT(n), I1(n) и Dc(n-1).

Логический блок UC управления проводит расчет в каждом цикле по следующей паре формул, причем формула (11) вначале следует за формулой (12)

Полагая, что ток I1 не может изменить свое направление, формула (12) должна ограничиваться нулем, то есть если

Результат формулы (11), однако, может быть положительным или отрицательным, но отрицательный рабочий цикл не имеет никакого физического смыла. В этом случае, модель указывает на то, что для достижения требуемого напряжения VOUT(n+1) заряд немедленно следует отвести от C1, и это может быть достигнуто установкой Dc=0 и Ds>0.

Формулы (8) и (9) модели, в этом случае, будут оставаться справедливыми установкой Dc(n)=0 и с добавлением величины заряда Qs(n), который должен быть удален от С1, имеем

В рассматриваемом цикле заряд Qs(n), удаляемый от C1 для получения VOUT(n+1), может быть рассчитан как

Следует отметить, что формула (15), кроме масштабного множителя "-C1", соответствует числителю формулы (11) и поэтому не должна быть повторно пересчитана. Если поэтому в цикле "n" результатом является Dc<0, то должно быть положено Dc=0, и удаляемый от конденсатора C1 заряд должен быть рассчитан на основе формулы (15) (причем заряд является определенно положительным, поскольку знаменатель формулы (11) определенно положительный).

В этом смысле, используя также ранее упомянутое пятое допущение, рабочий цикл

Ds(n) может быть рассчитан по заряду Qs(n) (Фиг.5)

Приравнивая формулы (16) и (17), можно рассчитать момент, в который ток I2 обращается в ноль, соответственно для DOFF(n) T(n):

Ограничение, наложенное в соответствии с ранее упомянутым пятым допущением, отражено в максимальном значении DOFF(n), которое должно быть равно 1. Из этого следует, что Ds(n) не может превысить некоторое значение, которое обозначим как DsMAX(n):

Qs(n) может быть рассчитано как функция Ds(n):

Приравнивая формулы (15) и (19) и выражая Ds(n), получаем

В заключение алгоритм для расчета Dc(n) и Ds(n) следующий.

Этап 1 (первый способ):

Этап 2 (первый способ):

где Ds(n) должен быть ограничен до DsMAX(n) в соответствии с (18).

Этап 3 (первый способ):

Этап 4 (первый способ):

Формула (23) наиболее трудна для расчета посредством назначенной логической схемы из-за наличия выражения (Vcc-VOUT(n))/(Vdd+VOUT(n)) и из-за квадратного корня.

Учитывая, что разряд (и поэтому расчет по формуле (23)) имеет место обычно, когда VOUT(n) мало, может быть применено следующее приближение:

Второй способ управления основан на аналитической модели формул (8) и (9), но вместо получения I1(n) из модели и допуская, что требуемое VOUT(n) это действительно то, что получено, он измеряет эти две величины.

Упрощенная схема соответствующего преобразователя показана на Фиг.6; которая отличается от схемы на Фиг.2 добавлением двух элементов ADC - аналого-цифровых преобразователей для выполнения измерений.

Этот второй способ имеет следующие преимущества:

меньшая сложность алгоритма, поскольку расчетов, относящихся к этапам 3 и 4, указанным выше, можно избежать;

возможность включения защитных мер против избыточных токов или избыточных напряжений,

более точное управление в течение начального переходного процесса, когда ток I1 модели еще недостаточно стабилен.

Естественно, необходимо обеспечить измерение схемой вышеупомянутых величин.

Идея заключается в том, чтобы использовать измеренные величины не для управления замкнутым контуром в обычном смысле, но как начальные значения цикла "n" для расчета, посредством модели, рабочего цикла.

При и , используемых для указания измерений, алгоритм оказывается состоящим просто из следующих двух этапов:

Этап 1 (второй способ):

где VOUT(n+1) - следующее значение выходного напряжения как следствие входного А(t).

Этап 2 (второй способ):

где Ds(n) должно быть ограничено значением DsMAX(n) в соответствии с (18).

Третий способ управления основан на аналитической модели формул (8) и (9), но он требует измерения выходного напряжения VOUT и определения используемой на выходе нагрузки, в частности фактического значения резистивной нагрузки RL.

В примере на Фиг.7, нагрузка определяется измерением выходного тока I0; отношение измеренного значения напряжения VOUT и измеренного значения тока I0 соответствует значению сопротивления нагрузки.

Нагрузка может быть определена другими способами, например измерением мощности, передаваемой на нагрузку, или измерением входного тока преобразователя и оценкой выхода преобразователя.

Упрощенная схема преобразователя, основанного на этом способе, показана на Фиг.7; это отличается от схемы на Фиг.2 добавлением двух элементов ADC - аналого-цифровых преобразователей для выполнения измерений.

Истинное сопротивление усилителя мощности, в частности его выходного каскада, может поэтому быть задано (цикл за циклом, если это желательно), и упомянутое значение (или среднее его значение) может быть использовано в следующем цикле для точного расчета рабочего цикла, необходимого для получения желательной мощности.

При и , используемых для указания измерений, алгоритм оказывается состоящим из следующих этапов:

Этап 1 (третий способ):

где - следующее значение выходного напряжения как следствие входного сигнала А(t); I1(n) - значение тока через катушку индуктивности L1, рассчитанное с использованием модели; - резистивная нагрузка, которую усилитель мощности имеет на вводе питания.

Этап 2 (третий способ):

где Ds(n) должен быть ограничен значением DsMAX(n) в соответствии с (18).

Этап 3 (третий способ):

Этап 4 (третий способ):

Схемы на Фиг.2, Фиг.6 и Фиг.7 достаточно полные, но упрощенные, например, схемы управления транзистором MOSFET отсутствуют; также, например, только обозначена схема, формирующая сигналы напряжения которые подаются на элементы ADC схемы: в случае определения сигнала напряжения, она сводится к однопроводной, тогда как в случае определения сигнала тока она сводится к резистору, а именно к резистору Rs.

Практически, например, будет необходимо ввести схему для адаптации сигнала напряжения для возможности выборки к динамическому диапазону аналогового входного напряжения конкретных элементов ADC выбранной схемы; в случае детектирования токового сигнала необходимо выбрать подходящий преобразователь ток-напряжение.

Кроме того, детектированные сигналы должны быть соответственно отфильтрованы (сглаживающим фильтром), чтобы не допустить выборку гармоник и других частот, вне полосы элементов ADC схемы.

Наконец, на элементы ADC схемы должен подаваться синхронизирующий сигнал на требуемой частоте осуществления выборки.

Следует отметить, что на этих схемах оба преобразователя PWM соединены непосредственно друг с другом; однако нельзя исключать, что это соединение может быть выполнено не непосредственно, а через другие элементы схемы, не представленные на этих схемах.

В завершение ниже в таблице представлен список элементов, которые могут использоваться в этих схемах.

Элемент
схемы
Изготовитель Идентификация элемента
M1 INTERNATIONAL RECTIFIER IRLR9343
D1 INTERNATIONAL RECTIFIER 50WQ10FN
L1 PULSE ENGINEERING PE-54044S
C1 TERN MURATA MANUFACTURING 3 (330Nf
in parallel
M2 INTERNATIONAL RECTIFIER IRLR3105
L2 COILCRAFT 4.7uH
D2 INTERNATIONAL RECTIFIER 50WQ10FN
UC XILINX
UNITRRODE
XC2S150E
+
UC2715
ADC ANALOG DEVICES AD7894

Ясно, что возможны различные модификации изобретения и показано, что описанные средства или материалы могут быть заменены эквивалентными средствами или материалами без отступления от заявленных патентных притязаний.

1. Преобразователь мощности для соединения с источником электроэнергии и управления потоком мощности от источника к нагрузке, принимающий на своем входе управляющий сигнал (A(t)) для преобразования и содержащий схему первого регулятора (L1, C1, M1, D1) широтно-импульсной модуляции типа пошагового понижения, предназначенную для подключения к источнику положительного напряжения (Vсc), отличающийся тем, что дополнительно содержит схему восстановления энергии, содержащую схему второго регулятора (L2, М2, D2) широтно-импульсной модуляции типа пошагового повышения, соединенную со схемой первого регулятора (L1, C1, M1, D1) и предназначенную для разряда элементов (L1, C1) схемы сохранения энергии упомянутой схемы первого регулятора
(L1, C1, M1, D1); блок (UC) управления для переключения элементов (M1, M2) схемы упомянутых схем первого (L1, C1, M1, D1) и второго регуляторов (L2, М2, D2), предназначенных для управления переключением элементов (M1, М2) в зависимости от управляющего сигнала (A(t)) в соответствии со способом управления, основанным на аналитической модели упомянутой схемы первого регулятора (L1, C1, M1, D1).

2. Преобразователь мощности по п.1, отличающийся тем, что схема второго регулятора (L2, M2, D2) предназначена для соединения с источником отрицательного напряжения (Vdd), для быстрого разряда элементов (L1, C1) схемы первого регулятора (L1, C1, M1, D1).

3. Преобразователь мощности по п.2, отличающийся тем, что переключающий элемент (M1) схемы первого регулятора управляется сигналом переключения с первым рабочим циклом (Dc) и переключающий элемент (М2) схемы второго регулятора управляется сигналом переключения со вторым рабочим циклом (Ds), при этом блок (UC) управления предназначен для определения рабочих циклов (Dc, Ds) так, что они не перекрываются по времени.

4. Преобразователь мощности по п.3, отличающийся тем, что блок (UC) управления предназначен для периодической установки длительности (Dc, Ds) импульсов переключения в каждом цикле переключения.

5. Преобразователь мощности по п.4, отличающийся тем, что блок (UC) управления дополнительно предназначен для установки длительности (Dc, Ds) импульсов переключения в связи с предшествующим состоянием, по меньшей мере, схемы первого регулятора (L1, C1, M1, D1), в частности состоянием в предыдущем цикле переключения.

6. Преобразователь мощности по любому из пп.3-5, отличающийся тем, что блок (UC) управления предназначен для применения случайного и изменяемого временного дрожания к переключению элементов схемы переключения.

7. Преобразователь мощности по п.1, отличающийся тем, что вход схемы второго регулятора (L2, М2, D2) соединен с выходом схемы первого регулятора (L1, C1, M1, D1), при этом выход схемы второго регулятора (L2, М2, D2) соединен с входом схемы первого регулятора (L1, C1, M1, D1).

8. Преобразователь мощности по п.1, отличающийся тем, что он содержит фильтрующее средство (F), подключенное после схемы первого регулятора (L1, C1, M1, D1) и предназначенное для фильтрации шума переключения.

9. Преобразователь мощности по п.8, отличающийся тем, что фильтрующее средство (F) содержит составной режекторный фильтр.

10. Преобразователь мощности по п.1, отличающийся тем, что содержит средство (ADC) для определения, по меньшей мере, некоторых из переменных состояния (I1, V0) схемы первого регулятора (L1, C1, M1, D1), при этом блок (UC) управления соединен со средством определения (ADC) и предназначен для работы в соответствии со способом управления, основанным на аналитической модели схемы первого регулятора (L1, C1, M1, D1), который учитывает значения определенных переменных состояния (I1, V0).

11. Преобразователь мощности по п.1, отличающийся тем, что содержит средство определения (ADC), предназначенное для детектирования выходного напряжения
(VOUT) в преобразователе и на нагрузке (RL) на выходе преобразователя, при этом блок (UC) управления соединен со средством определения (ADC) и предназначен для работы в соответствии со способом управления, основанным на аналитической модели схемы первого регулятора (L1, C1, M1, D1), который учитывает определенное выходное напряжение (VOUT) и определенную нагрузку на выходе (RL).

12. Преобразователь мощности по п.11, отличающийся тем, что средство определения (ADC) предназначено для измерения выходного напряжения (VOUT) преобразователя и выходного тока (I0) преобразователя.

13. Преобразователь мощности по п.1, отличающийся тем, что предназначен для питания любого типа нагрузки или исполнительного механизма.

14. Амплитудный модулятор для приема на входе сигнала модуляции, содержащий усилитель и поставщик мощности, предназначенный для подачи мощности, отличающийся тем, что поставщик мощности содержит преобразователь мощности по любому из пп.1-13, управляющий сигнал (A(t)) которого для преобразования соответствует модуляционному сигналу.

15. Радиопередатчик, содержащий амплитудный модулятор по п.14.



 

Похожие патенты:

Изобретение относится к области преобразовательной техники и может использоваться в системах электропитания технологических нагрузок с глубоким регулированием выходного напряжения и активной коррекцией коэффициента мощности.

Изобретение относится, в основном, к зарядке аккумуляторных батарей источников бесперебойного питания. Технический результат заключается в обеспечении улучшенного распределения энергии в аккумуляторной батарее. Для этого заявленные системы и способы реализации источника бесперебойного питания, имеющего положительную шину постоянного тока, нейтральную шину постоянного тока и отрицательную шину постоянного тока, в одном варианте осуществления включают в себя как источник бесперебойного питания схему зарядного устройства аккумуляторной батареи, имеющую катушку индуктивности, первый выход зарядного устройства и второй выход зарядного устройства. Первый переключатель, соединенный с первым выводом катушки индуктивности, сконфигурирован с возможностью соединения положительной шины постоянного тока с первым выходом зарядного устройства. Второй переключатель, соединенный со вторым выводом катушки индуктивности, сконфигурирован с возможностью соединения отрицательной шины постоянного тока с катушкой индуктивности. Нейтральная шина постоянного тока может быть соединена со вторым выходом зарядного устройства. Схема зарядного устройства для аккумуляторной батареи может быть сконфигурирована с возможностью получения энергии, по меньшей мере, от одной из положительной шины постоянного тока и отрицательной шины постоянного тока для зарядки аккумуляторной батареи, соединенной с первым выходом зарядного устройства и вторым выходом зарядного устройства. 3 н. и 21 з.п. ф-лы, 7 ил.

Изобретение относится к области электротехники и может быть использовано в (1) источнике электропитания. Технический результат - увеличение напряжения питания. Схема источника электропитания содержит: входные контакты (17, 19), предназначенные для соединения схемы (1) источника электропитания с источником (7) постоянной энергии, два выходных контакта, предназначенные для соединения схемы (11) нагрузки со схемой (1) источника электропитания, мостовую схему (3), содержащую, по меньшей мере, два последовательно соединенных переключателя ( M 1 , M 2 ), соединенные между двумя выходными контактами, резонансную схему (5), соединенную на одном конце с одним или более входными контактами и соединенную на другом конце с межсоединением (15), по меньшей мере, двух переключателей ( M 1 , M 2 ) мостовой схемы (3), и, по меньшей мере, два диода ( D 1 , D 2 ), причем первый диод ( D 1 ) соединен между первым входным контактом, обеспеченным для соединения положительного контакта источника (7) энергии и первого концевого контакта последовательно соединенных переключателей. Первый концевой контакт соединен с первым выходным контактом, второй диод ( D 2 ) соединен между вторым входным контактом, обеспеченным для соединения отрицательного контакта источника (7) энергии и второго концевого контакта последовательно соединенных переключателей, причем второй концевой контакт соединен со вторым выходным контактом. 2 н. и 9 з.п. ф-лы, 13 ил.

Изобретение относится к области электротехники и может быть использовано в источниках вторичного электропитания в качестве преобразователя постоянного напряжения в постоянное. Техническим результатом является увеличение надежности и повышение коэффициента полезного действия. Двухтактный обратноходовой преобразователь постоянного напряжения в постоянное содержит первичную обмотку первого трансформатора, конец которой соединен со стоком первого МОП-транзистора с n-каналом и с встроенным диодом, исток которого соединен с отрицательным полюсом входного напряжения, а затвор которого является входом для управляющего сигнала Uупр1; начало первичной обмотки второго трансформатора соединено с истоком второго МОП-транзистора с n-каналом и с встроенным диодом, сток которого соединен с положительным полюсом входного напряжения, а затвор является входом для управляющего сигнала Uупр2. Один вывод накопительного конденсатора соединен между концом первичной обмотки первого трансформатора и стоком первого МОП-транзистора с n-каналом и с встроенным диодом, второй вывод которого соединен между началом первичной обмотки второго трансформатора и истоком второго МОП-транзистора с n-каналом и с встроенным диодом. Начало вторичной обмотки первого трансформатора соединено с отрицательным выводом нагрузки, конец которой соединен с анодом первого выпрямительного диода, катод которого соединен с положительными выводами нагрузки, выходного конденсатора, отрицательный вывод которого соединен с отрицательным выводом нагрузки. Начало вторичной обмотки второго трансформатора соединено с отрицательным выводом нагрузки, конец которой соединен с анодом второго выпрямительного диода, катод которого соединен с положительным выводом нагрузки. 2 ил.

Изобретение относится к устройству (50a-50j) драйвера и соответствующему способу возбуждения для возбуждения нагрузки (22), в частности, блока LED. Техническим результатом является предоставление драйвера с высоким коэффициентом полезного действия, который может применяться для широких диапазонов напряжений питания и возбуждения нагрузки, в частности, блока СИД. Результат достигается тем, что устройство драйвера содержит клеммы (51, 52) ввода мощности для приема выпрямленного напряжения питания из внешнего источника питания, клеммы (53, 54) вывода мощности для выдачи напряжения и/или тока возбуждения для возбуждения нагрузки (22), полумостовой блок (70), содержащий первый (60) и второй (61) коммутационные элементы, присоединенный последовательно между узлом (57) высокого напряжения и узлом (58) низкого напряжения и имеющий узел (59) коммутации между упомянутым первым и вторым коммутационными элементами, блок (71) повышающего входного фильтра, содержащий первую катушку (L1) индуктивности, присоединенную между упомянутыми клеммами (51, 52) ввода мощности и упомянутым полумостовым блоком (70), блок (72) подпорного выходного фильтра, содержащий вторую катушку (L2) индуктивности, присоединенную между упомянутым полумостовым блоком (70) и клеммой (53, 54) вывода мощности, блок (73) накопления энергии и блок (64) управления для управления упомянутыми коммутационными элементами (60, 61). 2 н. и 12 з.п. ф-лы, 28 ил.

Изобретение относится к драйверному устройству (50a-50f) и соответствующему способу приведения в действие нагрузки (22), в частности блока LED, содержащего один или более LED (23). Техническим результатом является обеспечение драйверного устройства для приведения в действие нагрузки, в частности блока LED, содержащего один или более LED, и, в частности, для обеспечения высокого коэффициента мощности. Результат достигается тем, что предложенное драйверное устройство содержит входные выводы (51, 52) питания для приема выпрямленного напряжения (vr) питания из внешнего источника питания, выходные выводы (53, 54) питания для обеспечения напряжения и/или тока возбуждения для приведения в действие нагрузки (22), полумостовой блок (70), содержащий первый (60) и второй (61) переключающие элементы, соединенные последовательно между узлом (57) высокого напряжения и узлом (58) низкого напряжения и имеющие узел (59) переключения между упомянутыми первым и вторым переключающими элементами, блок (71) повышающе-понижающего входного фильтра, содержащий первую индуктивность (Lm) и последовательно соединенный диод (Dm), соединенный между входным выводом (51, 52) питания и упомянутым полумостовым блоком (70), блок (72) понижающего выходного фильтра, содержащий вторую индуктивность (Lo, Lc), соединенную между упомянутым полумостовым блоком (70) и выходным выводом (53, 54) питания, блок (73) накопления энергии и блок (64) управления для управления упомянутыми переключающими элементами (60, 61). 2 н. и 10 з.п. ф-лы, 18 ил.

Изобретение относится к области электротехники и может быть использовано в преобразователях понижающего и повышающего типа. Техническим результатом является повышение эффективности преобразователя в широком диапазоне входных и выходных напряжений в различных приложениях. Преобразователь (100) напряжения с отдельными схемами комбинированного преобразования включает схему (110) для понижения и повышения напряжения и блок управления (120, 200) для управления работой понижающего и повышающего преобразователя. Понижающий и повышающий преобразователь содержит схему понижения напряжения с первым набором переключателей (SW3, SW4) и схему повышения напряжения со вторым набором переключателей (SW5, SW6). Управление схемой понижения напряжения и схемой повышения напряжения можно выполнять независимо друг от друга. Блок управления выполнен с возможностью управления подачей напряжения от преобразователя напряжения на нагрузку (20) через схему понижения напряжения в режиме понижения напряжения путем управления операциями переключения первого набора переключателей и управления подачей питания от преобразователя напряжения на нагрузку через схему повышения напряжения в режиме повышения напряжения путем управления операциями переключения второго набора переключателей. 2 н. и 13 з.п. ф-лы, 6 ил.

Изобретение относится к устройству преобразования напряжения (10) для питания нагрузки (11) ШИМ сигналом через индуктивный выходной фильтр (105). Устройство преобразования напряжения (10) содержит модуль преобразования напряжения (101), питаемый входным напряжением постоянного тока (Vin), и выполнено для обеспечения множества выходных сигналов (ШИМ1, ... , ШИМn) с уровнем амплитуды, составляющим некоторую долю от уровня входного напряжения (Vin). Каждый выходной сигнал колеблется в пределах составляющей напряжения смещения, разделенной на множество уровней в диапазоне от установленной наименьшей доли уровня амплитуды до установленной наибольшей доли уровня амплитуды. Устройство преобразования напряжения (10) дополнительно содержит мультиплексор (103), принимающий в качестве множества входов указанное множество выходных сигналов (ШИМ1, ... , ШИМn). Мультиплексор выполнен для вывода одного выходного сигнала (ШИМx), выбранного из множества входов, при этом выходной сигнал (ШИМx) мультиплексора (103) подключается к выходному фильтру (105). 4 н. и 7 з.п. ф-лы, 7 ил.

Изобретение относится к области электротехники и может быть использовано в многофазных импульсных преобразователях питания. Техническим результатом является снижение потерь энергии и улучшение качества напряжения. В способе управления N-фазным импульсным преобразователем постоянного напряжения, состоящем в формировании и подаче на параллельно включенные N силовых блоков импульсов управления, изменяемых по скважности в зависимости от требуемой величины выходного напряжения и сдвинутых друг от друга на время равное 1/Nf, где f - частота этих импульсов (Гц), и в контроле состояния силовых фазных блоков при обнаружении отказов m силовых блоков взаимный сдвиг импульсов устанавливают равным 1/(N-m)f. 3 ил.

Изобретение относится к средствам обеспечения связи между электронными устройствами. Технический результат - обеспечение схемы ввода/вывода с полным колебанием выходного напряжения для возбуждения выходного сигнала. Схема интерфейса линии передачи включает в себя регулятор напряжения для управления колебанием напряжения схемы интерфейса линии передачи для передачи сигналов. Схема интерфейса линии передачи включает в себя элементы комплементарного инициатора, включающие в себя элемент инициатора р-типа, для подъема напряжения в линии передачи в ответ на высокий логический уровень и элемент инициатора n-типа для понижения напряжения в линии передачи в ответ на логически низкий уровень. Регулятор напряжения соединен между одним из элементов инициирования и соответствующим опорным напряжением для уменьшения колебания напряжения в схеме интерфейса линии передачи. 3 н. и 15 з.п. ф-лы, 14 ил.
Наверх