Глобально линеаризованная система синхронизации

Изобретение относится к технике связи. Технический результат заключается в комплексном улучшении основных параметров системы синхронизации, а именно: в повышении помехоустойчивости, в улучшении фильтрующих свойств системы, в расширении полос захвата и удержании синхронного режима работы, в уменьшении времени вхождения в синхронный режим работы, в обеспечении нулевой статической ошибки по фазе и в обеспечении корректной работы устройства в условиях наличия изменений и флуктуаций амплитуды входного сигнала или изменений коэффициента передачи фазовых детекторов. Устройство содержит подстраиваемый генератор 1, фазовращатель 2 на π/2, первый и второй фазовые детекторы 3 и 4, первый и второй компараторы напряжений 5 и 6, коммутатор 7 полярности сигнала, реверсивный счетчик 8, цифроаналоговый преобразователь 9, первый сумматор 10, линию 11 временной задержки, интегратор 12, логическую схему «ИСКЛЮЧАЮЩЕЕ ИЛИ» 13, формирователь импульсов 14, перемножитель сигналов 15, первый и второй блоки возведения текущего значения напряжения во вторую степень 16 и 17, второй сумматор 18, блок возведения текущего значения напряжения в 1/2 степень 19, первый делитель напряжений 20 и второй масштабирующий делитель напряжения 21. 3 ил.

 

Изобретение относится к радиотехнике и может быть использовано в системах связи и радиолокации для построения систем синхронизации в составе радиотехнических комплексов.

Наиболее близким по технической сущности и достигаемому результату (прототипом) является устройство фазовой автоподстройки частоты (авторское свидетельство СССР SU 1663768 А1 «Устройство фазовой автоподстройки частоты», В.Е. Мартиросов, А.П. Гуськов). Достоинства указанной схемы заключаются в повышенной помехоустойчивости (в улучшенных фильтрующих свойствах) и в расширенных полосах захвата и удержания синхронного режима работы, что достигается использованием специальной дополнительной цифровой ветви управления частотой подстраиваемого генератора. Ширина полос захвата и удержания синхронного режима работы устройства при этом ограничивается только разрядностью реверсивного счетчика и частотой дискретизации, на которой работает цифровая часть схемы.

Существенной особенностью данного устройства является необходимость предварительного выравнивания удвоенного значения коэффициента петлевого усиления (определяемого для аналоговой ветви управления частотой подстраиваемого генератора) с дискретом напряжения, соответствующего значению младшего разряда на выходе ЦАП (для цифровой ветви управления частотой подстраиваемого генератора).

Недостаток прототипа заключается в некорректной работе при возникновении изменений и флуктуации амплитуды входного сигнала устройства или изменении коэффициента передачи второго фазового детектора, от которых зависит значение коэффициента петлевого усиления системы. При возникновении изменений или флуктуаций амплитуды входного сигнала устройства или изменении коэффициента передачи второго фазового детектора происходит нарушение описанного выше согласования коэффициента петлевого усиления и минимального дискрета напряжения с выхода ЦАП, что нарушает корректность работы устройства в целом.

Технический результат изобретения заключается в комплексном (одновременном) улучшении основных параметров системы синхронизации, а именно: в повышении помехоустойчивости (в улучшении фильтрующих свойств системы), в расширении полос захвата и удержания синхронного режима работы, в сокращении времени вхождения в синхронный режим работы, в обеспечении нулевой статической ошибки по фазе и в обеспечении корректной работы устройства в условиях наличия изменений и флуктуаций амплитуды входного сигнала устройства или изменений коэффициентов передачи фазовых детекторов. Указанный результат достигается введением в состав устройства блока установки и стабилизации петлевого усиления - БУСПУ. В БУСПУ в текущем масштабе времени осуществляется оценка уровня амплитуды входного сигнала с учетом его прохождения через фазовые детекторы и вычисляется корректирующий множитель коэффициента петлевого усиления, который далее подается на перемножитель сигналов, размещенный в аналоговой ветви управления после коммутатора полярности. За счет этого достигается: автоматическая установка и стабилизация требуемого значения коэффициента петлевого усиления; сопряжение коэффициентов передач по аналоговой и цифровой ветвям управления частотой подстраиваемого генератора в процессе работы, что и обеспечивает корректную работу устройства при наличии изменений и флуктуациях амплитуды входного сигнала или изменении коэффициентов передачи фазовых детекторов.

Вторым отличительным признаком системы (по отношению к прототипу) является замена низкочастотного петлевого фильтра интегратором. При этом система ГЛСС переходит в разряд астатических систем (систем второго идеального порядка), что обеспечивает нулевую фазовую ошибку синхронизации во всем диапазоне начальных частотных расстроек входного сигнала и подстраиваемого генератора.

На фиг. 1 представлена структурная схема глобально линеаризованной системы синхронизации с автоматической установкой и стабилизацией коэффициента петлевого усиления; на фиг. 2 и 3 - эпюры напряжений в различных точках системы, иллюстрирующие ее работу при положительном и отрицательном начальном частотном рассогласовании.

ГЛСС содержит подстраиваемый генератор (ПГ) 1, фазовращатель 2 на π/2, первый и второй фазовые детекторы 3 и 4, первый и второй компараторы напряжений 5 и 6, коммутатор 7 полярности сигнала, реверсивный счетчик 8, цифроаналоговый преобразователь (ЦАП) 9, первый сумматор 10, линию 11 временной задержки, интегратор 12, логическую схему «ИСКЛЮЧАЮЩЕЕ ИЛИ» 13, формирователь импульсов 14, перемножитель сигналов 15, первый и второй блоки возведения текущего значения напряжения во вторую степень 16 и 17, второй сумматор 18, блок возведения текущего значения напряжения в 1/2 степень 19, первый делитель напряжений 20 и второй масштабирующий делитель напряжения 21.

Устройство работает следующим образом. При появлении входного сигнала на выходах первого 3 и второго 4 фазовых детекторов возникают квадратурные составляющие биений с частотой, соответствующей начальной частотной расстройке Δω=ωс0, где ωс - частота входного сигнала, ω0 - частота колебаний подстраиваемого генератора 1 при исходном значении управляющего напряжения Up (p - регулирующее). Выход первого фазового детектора показан на фиг. 2а, фиг. 3а, а выход второго фазового детектора на фиг. 2б, фиг. 3б для случаев ωс больше ω0 и ωс меньше ω0 соответственно. Первый 5 и второй 6 компараторы напряжений из выходных сигналов первого 3 и второго 4 фазовых детекторов формируют логические сигналы, показанные на фиг. 2в, д и фиг. 3в, д (фиг. 2в соответствует выходному сигналу первого компаратора 5, фиг. 2д - выходному сигналу второго компаратора 6 при ωс больше ω0; аналогично на фиг. 3в и фиг. 3д для выходных сигналов первого 5 и второго 6 компараторов при ωс меньше ω0). Формирователь импульсов 14 формирует короткие импульсы в моменты времени, соответствующие заднему фронту выходного сигнала первого компаратора 5. На фиг. 2г и фиг. 3г показаны эти импульсы, прошедшие через линию 11 временной задержки. Выходной сигнал логической схемы «ИСКЛЮЧАЮЩЕЕ ИЛИ» 13 при ωс больше ω0 показан на фиг. 2е, а при ωс меньше ω0 - на фиг. 3е. Из эпюр фиг. 2г, е и фиг. 3г, е следует, что код, записанный в реверсивном счетчике 8, и, следовательно, выходное напряжение ЦАП 9 возрастают при ωс больше ω0 и уменьшаются при ωс меньше ω0. Эпюры выходного напряжения ЦАП 9 показаны на фиг. 2ж (при ωс больше ω0) и 3ж (при ωс меньше ω0).

Таким образом, при появлении сигнала на входе системы выходное напряжение ЦАП 9 ступенчато нарастает (при ωс больше ω0) или ступенчато уменьшается (при ωс меньше ω0), в результате чего частота подстраиваемого генератора 1 изменяется в сторону уменьшения текущего частотного рассогласования Δω).

При снижении текущего частотного рассогласования Δω до величины, соответствующей полосе захвата аналоговой ветви управления частотой ПГ, включающей в себя второй фазовый детектор 4, коммутатор полярности сигнала 7, перемножитель сигналов 15, интегратор 12, первый сумматор 10 и подстраиваемый генератор 1, происходит установление синхронного режима работы ГЛСС.

Выходной сигнал коммутатора 7 полярности сигнала для случая ωс больше ω0 показан на фиг. 2л, а для случая ωс меньше ω0 показан на фиг. 3л.

Выходной сигнал первого сумматора 10 для случая ωс больше ω0 показан на фиг. 2з, а для случая ωс меньше ω0 показан на фиг. 3з.

Наличие квадратурных каналов для формирования сигналов фазового рассогласования входного и опорного колебаний ГЛСС позволяет создать дополнительную цифровую ветвь управления частотой ПГ (включающую блоки 5, 6, 8, 9, 11, 13 и 14), что приводит комплексному (одновременному) улучшению основных параметров системы синхронизации, а именно: к повышению помехоустойчивости (улучшению фильтрующих свойств системы в синхронном режиме работы), к расширению полос захвата и удержания синхронного режима работы системы и к значительному сокращению времени вхождения в синхронный режим работы системы.

Для корректного функционирования устройства необходимо обеспечить согласование локальных дискриминационных характеристик цифровой и аналоговой ветвей управления частотой ПГ. Единичный дискрет амплитуды ΔUЦАП, формируемого на выходе ЦАП ступенчатого напряжения, должен соответствовать полному размаху амплитуды сигнала на выходе коммутатора полярности, равному 2А0. Для этой цели опорное напряжение Uоп цифро-аналогового преобразователя используется для формирования единичных аналоговых ступеней напряжения с выхода ЦАП (ΔUЦАП=Uоп/2q, где q - разрядность ЦАП) и для вычисления во втором масштабирующем делителе напряжения 21 нормализованного (требуемого) значения амплитуды сигнала фазового рассогласования с выхода фазового детектора (А0=Uоп/2q+1). Далее с помощью блока установки и стабилизации петлевого усиления реально возникающее значение амплитуды сигнала фазового рассогласования приводится к нормализованному (требуемому) значению (А0=Uоп/2q+1).

Установка и стабилизация требуемого коэффициента петлевого усиления аналоговой ветви управления происходит следующим образом. Квадратурные составляющие биений с частотой Δω с выходов первого и второго фазовых детекторов 3 и 4 подаются на входы первого и второго блоков возведения текущего значения напряжения во вторую степень 16 и 17 соответственно. На фиг. 2а, б и фиг. 3а, б соответственно для случаев ωс больше ω0 и ωс меньше ω0 показаны сигналы с выходов фазовых детекторов с непостоянным значением амплитуды входного сигнала устройства. Выходные сигналы блоков 16 и 17 подаются на первый и второй входы второго сумматора 18. Сигнал с выхода второго сумматора 18 поступает на вход блока возведения текущего значения напряжения в 1/2 степень 19, с выхода которого напряжение Ареал (реал - реальное) поступает на первый вход (вход знаменателя дроби деления) первого делителя напряжений 20. На второй вход (вход числителя дроби деления) первого делителя напряжений 20 поступает постоянное напряжение А0, уровень которого соответствует номинальному (требуемому) значению амплитуды входного сигнала. Сигнал на выходе первого делителя напряжений 20 (показанный на фиг. 2к и фиг. 3к соответственно для случаев ωс больше ω0 и ωс меньше ω0) соответствует мгновенному текущему отклонению значения амплитуды входного сигнала от номинального значения А0 и представляет собой корректирующий коэффициент, подаваемый на второй вход перемножителя 15. Выходной сигнал перемножителя 15 для случая ωс больше ω0 показан на фиг. 2л, а для случая ωс меньше ω0 показан на фиг. 3л.

Если ввести обозначения: Uкос, Uсин - напряжение на выходе первого и второго фазовых детекторов соответственно (кос - косинусное, син - синусное), Ареал - мгновенное текущее значение амплитуды входного сигнала с учетом его прохождения через фазовые детекторы, Uоп - опорное напряжение ЦАП, А0 - номинальное (требуемое) значение амплитуды входного сигнала с учетом его прохождения через фазовые детекторы, kст - коэффициент коррекции значения коэффициента петлевого усиления (ст - стабилизации), e(t) - напряжение на выходе компаратора напряжений 7, e*(t) - сигнал на выходе блока 15, то выполняемую в БУСПУ процедуру коррекции значения коэффициента петлевого усиления системы можно описать следующими соотношениями:

Таким образом, реализуется сопряжение коэффициентов передачи аналоговой ветви управления частотой ПГ (ее локальная дискриминационная характеристика приведена на фиг. 2л, фиг. 3л) и цифровой ветви управления (ее локальная дискриминационная характеристика приведена на фиг. 2ж, фиг. 3ж). Это обеспечивает «сшивание» и «линеаризацию» (см. эпюры фиг. 2з, фиг. 3з) глобальной дискриминационной характеристики заявляемого устройства и обеспечивает корректную работу ГЛСС в условиях наличия изменений и флуктуаций амплитуды входного сигнала или изменений коэффициента передачи фазовых детекторов.

Глобально линеаризованная система синхронизации, содержащая последовательно соединенные подстраиваемый генератор, фазовращатель на π/2, первый фазовый детектор, второй вход которого является входом устройства, первый компаратор напряжений, второй вход которого соединен с общей шиной, формирователь импульсов, линию временной задержки, реверсивный счетчик, счетный вход которой соединен с выходом линии временной задержки, цифроаналоговый преобразователь, первый сумматор, первый вход которого соединен с выходом цифроаналогового преобразователя, а выход соединен с управляющим входом подстраиваемого генератора, а также последовательно соединенные второй фазовый детектор, первый вход которого соединен с выходом подстраиваемого генератора, а второй вход соединен с входом устройства, второй компаратор напряжений, первый вход которого соединен с выходом второго фазового детектора, а второй вход подключен к общей шине, логическую схему «исключающее или», второй вход которой соединен с выходом первого компаратора напряжений, а выход подключен к управляющему входу реверсивного счетчика, а также коммутатор полярности сигнала, управляющий вход которого подключен к выходу первого компаратора напряжений, а информационный вход соединен с выходом второго фазового детектора, отличающаяся тем, что в устройство введены последовательно соединенные первый блок возведения текущего значения напряжения во вторую степень, вход которого соединен с выходом первого фазового детектора, второй сумматор, блок возведения текущего значения напряжения в 1/2 степень, соединенный по первому входу первый делитель напряжений и перемножитель сигналов, второй вход которого подключен к выходу коммутатора полярности, а выход подключен ко второму входу первого сумматора, а также введены второй блок возведения текущего значения напряжения во вторую степень, вход которого соединен с выходом второго фазового детектора, а выход подключен ко второму входу второго сумматора, а также введен второй масштабирующий делитель напряжения, выход которого подключен ко второму входу первого делителя напряжений и на вход которого подается опорное напряжение цифроаналогового преобразователя, а также введен интегратор, вход которого подключен к выходу перемножителя сигналов, а выход подключен к третьему входу первого сумматора.



 

Похожие патенты:

Изобретение относится к частотной селекции и фильтрации радиосигналов. Технический результат заключается в обеспечении адаптации устройств селекции радиосигналов к помеховой обстановке, а также возможности управления их энергопотреблением.

Изобретение относится к электронно-вычислительной технике и радиотехнике, предназначено для синтеза пачек прямоугольных импульсов и может быть использовано в системах радиолокации и навигации.

Синтезатор частот с коммутируемыми трактами приведения частоты относится к радиотехнике и может быть использован для формирования сетки стабильных частот с равномерным шагом в приемных устройствах с повышенной помехозащищенностью, а также в приемопередающих устройствах с быстрой перестройкой рабочих частот.

Изобретение относится к области радиотехники и может быть использовано в устройствах передачи непрерывного информационного потока по каналу (сети) пакетной связи.

Предлагаемые устройства относятся к радиолокационным и гидролокационным системам с импульсным сжатием многофазных кодов и могут использоваться в радиолокации при использовании фазо-кодированных импульсов.

Предлагаемый способ относится к технике связи и к режимам работы блоков синхронизации (БС), содержащим управляемые генераторы (УГ), точнее, к способам формирования высокостабильного выходного сигнала УГ БС в режиме удержания.

Изобретение относится к электронной технике, а именно к синтезаторам сетки частот (ССЧ) на базе контура импульсной фазовой автоподстройки частоты (ФАПЧ) с компенсацией помех дробности, и может применяться при использовании схем, основанных на амплитудно- или широтно-импульсной модуляции тока компенсации.

Изобретение относится к области радиотехники и автоматики, к системам автоматической подстройки частоты излучения газовых лазеров непрерывного действия с улучшенными стабилизационными характеристиками и может быть использовано в космической технологии, в частности, для измерения «фиолетового смещения» частоты лазерного излучения в гравитационном поле Земли.

Изобретение относится к области связи, в частности к способу и устройству временной синхронизации. .

Изобретение относится к технике измерения сигналов точного времени в каналах связи и может использоваться в сетях электросвязи, системах передачи. .

Изобретение относится к устройствам стабилизации параметров автогенераторов и может быть использовано в технике связи и управления, радиоавтоматике, системах авторегулирования. Достигаемый технический результат - повышение устойчивости, определяющей полосу захвата частоты, при сохранении высокой точности фазовой синхронизации. Устройство фазовой автоподстройки частоты содержит знакомодульный логический фазовый дискриминатор (ЗМЛФД), управляемый генератор, три сумматора напряжений, интегратор, пропорциональное звено, два формирователя напряжения, два обнуляемых интегратора и делитель частоты. 2 ил.

Изобретение относится к радиотехнике и может быть использовано в приемопередающих устройствах СВЧ диапазона частот. Техническим результатом является повышение устойчивой работы при перестройке частоты входного СВЧ сигнала. СВЧ синтезатор частот содержит СВЧ генератор, управляемый напряжением (ГУН), направленный ответвитель, СВЧ смеситель, источник входного СВЧ сигнала, первый делитель частоты с переменным коэффициентом деления, частотно-фазовый детектор, второй делитель частоты с переменным коэффициентом деления, источник опорного сигнала, фильтр нижних частот, фазовый компаратор, ждущий мультивибратор, два диода и операционный усилитель. 4 ил.

Изобретение относится к электронно-вычислительной технике и радиотехнике. Технический результат заключается в повышении быстродействия и возможности формирования многочастотных частотно-модулированных сигналов. Цифровой вычислительный синтезатор частотно-модулированных сигналов содержит: эталонный генератор, блок формирования и задержки, три регистра памяти, четыре цифровых накопителя, делитель с переменным коэффициентом деления, два функциональных преобразователя код x - sin x, два инверсных фильтра sin х/х, коммутатор, два цифроаналоговых преобразователя. Цифровыми входами ЦВС ЧM сигналов являются входы первого, второго и третьего регистров памяти, а его аналоговыми выходами являются выходы первого и второго ЦАП. 2 ил.

Изобретение относится к области радиотехники. Tехнический результат - расширение полосы захвата путем изменения симметричной формы дискриминационной характеристики знакового логического фазового дискриминатора в асимметричную, а при увеличении зоны положительного или отрицательного знака дискриминационной характеристики увеличивается соответствующая односторонняя полоса захвата для начальных частотных расстроек соответствующего знака. Способ увеличения полосы захвата системы фазовой автоподстройки частоты с упомянутым дискриминатором характеризуется тем, что определяют знак разности входного и вырабатываемого управляемым генератором выходного колебаний, формируют управляющие напряжения, имеющие знак, соответствующий знаку разности фаз, которые объединяют в единый сигнал, которым управляют частотой управляемого генератора. 2 н.п. ф-лы, 7 ил.

Способ фазовой автоподстройки позволяет осуществлять синхронизацию от однофазного исходного сигнала с помехами. Технический результат заключается в улучшении практического быстродействия синхронизации до одного-двух периодов сигнала синхронизируемой частоты, фильтрации помех в формируемых сигналах синхронизированной фазы и частоты. В состав системы входят блоки фазовой фильтрации первого порядка, полосно-заграждающего фильтра второго порядка, фильтрации низкой частоты первого порядка, блока интегрирования, блока умножения, блока вычисления коэффициентов цифровых фильтров, четырехквадрантного арктангенса. Применение дискретных методов для физической реализации способа с привлечением микропроцессорных средств позволяет осуществить операции сравнения и вычисления нелинейных функций с приемлемыми точностью и вычислительными ресурсами. Фильтры реализуются с переменными коэффициентами, имеют первый и второй порядок. Благодаря относительно небольшой чувствительности фазового фильтра к изменению частоты возможно быстрое выделение опорной фазы из исходного сигнала. Применение дискретного интегратора с обратной связью по коэффициенту интегрирования позволяет осуществлять быстрый выход сигнала синхронизированной частоты на установившийся режим. Применение дискретного фильтра с изменяемыми коэффициентами и учета перехода фазы через граничные значения позволяет эффективно осуществлять фильтрацию синхронизированной фазы без ее смещения относительно фазы основной гармоники исходного сигнала. Данный способ позволяет строить на его основе системы управления по гармоническим составляющим в одно- и многофазных системах и симметричным составляющим в многофазных системах. Основное применение данного способа в управлении преобразовательной техникой, также возможно его использование для быстрой синхронизации в средствах связи и иных приложениях с требованиями высокого быстродействия по настройке на основную частоту и выделения опорной фазы. 1 ил.

Изобретение относится к области радиотехники и может быть использовано при организации систем связи с увеличенным количеством каналов, а также в измерительной технике, где требуется перестройка частоты с малым шагом. В основу изобретения поставлена задача получения микроволновых колебаний с малым шагом сетки частот, низким уровнем фазовых шумов и малым временем перестройки частоты. Для этого частоту опорного генератора, задающую частоту сравнения в фазовом детекторе синтезатора косвенного типа, выбирают в полосе ультракоротких волн. При этом частоту высокостабильного опорного генератора предварительно сдвигают на некоторую небольшую величину, задающую малый шаг сетки частот. Для чего сигнал опорного генератора подают на радиочастотный вход квадратурного модулятора, модулируемого низкочастотными квадратурными сигналами одинаковой частоты и амплитуды, но со сдвигом фаз 90°. Тогда частота сравнения отлична от частоты опорного генератора на значение частоты этих низкочастотных сигналов. Трансформированный по частоте сигнал с выхода квадратурного модулятора подают на первый вход частотно-фазового детектора. Частоту микроволнового генератора управляемого напряжением делят делителем с переменным коэффициентом, и подают на второй вход частотно-фазового детектора. С помощью фильтра нижних частот подавляют продукты сравнения переменного тока, а сигнал постоянного тока подают на вход микроволнового генератора управляемого напряжением. Такой способ позволяет формировать микроволновые колебания с шагом в единицы килогерц, при этом не повышая времени перестройки синтезатора, не повышая уровня фазовых шумов и сохраняя стабильность частоты синтезатора, определяемую стабильностью частоты опорного генератора, которая, например, достигает 10-7-10-8.

Изобретение относится к радиоэлектронике, в частности к синтезаторам частот на основе петли фазовой автоподстройки частоты (ФАПЧ). Технический результат заключается в снижении уровня фазовых шумов и побочных дискретных составляющих в спектре выходного сигнала, что в свою очередь повышает качество выходного сигнала, при сохранении высокого разрешения по частоте и широкой полосы перестройки. Синтезатор частот содержит соединенные последовательно умножитель частоты входного сигнала, делитель с фиксированным коэффициентом деления, первую микросхему прямого цифрового синтеза, фазочастотный детектор, первый фильтр низких частот, генератор, управляемый напряжением, контур отрицательной обратной связи, включающий в себя соединенные последовательно смеситель, один из входов которого соединен с выходом генератора, управляемого напряжением, а второй вход соединен с выходом умножителя частоты входного сигнала, второй фильтр низких частот и вторую микросхему прямого цифрового синтеза, выход которой соединен с входом фазочастотного детектора, и управляющее устройство, выходы которого соединены с входами первой и второй микросхем прямого цифрового синтеза. Изобретение обеспечивает снижение уровня фазовых шумов и дискретных составляющих в спектре выходного сигнала, что, в свою очередь, повышает качество выходного сигнала, при сохранении высокого разрешения по частоте и широкой полосы перестройки. 1 ил.

Изобретение относится к радиотехнике. Технический результат изобретения заключается в повышении быстродействия и возможности работы с опорным сигналом любой скважности, период которого кратен периоду тактов, а также возможность подстройки частоты тактов по фронтам принимаемых данных. Способ подстройки частоты, в котором на время действия импульсов на выходах фазового детектора (ФД) формируют сигналы положительной и отрицательной полярности соответственно, которые затем суммируют, фильтруют и полученным сигналом управляют частотой генератора, фронт импульса на первом выходе по фронту опорного сигнала, а его срез - по любому переключению тактов. Если фронт опорного сигнала появится позже фронта тактов, то также формируют сигнал на втором выходе ФД с длительностью паузы тактов. ФД содержит три элемента 2-И, три D-триггера и логическую схему конъюнкции 3-х сигналов. 2 н. и 7 з.п. ф-лы, 11 ил.

Изобретение относится к радиолокации и гидролокации. Технический результат – обеспечение подавления боковых лепестков для кода P3 нечетной длины. Для этого устройство подавления боковых лепестков при импульсном сжатии многофазных кодов Р3 содержит соединенные по входу модифицированный фильтр Woo для кода Р3 нечетной длины N и формирователь цифрового корректирующего сигнала из последовательно соединенных преобразователя кода в комплексно сопряженный код и цифрового фильтра с конечной импульсной характеристикой КИХ-фильтра порядка N+1 с (N+2) коэффициентами -1,1, 0,…0, -1,1, выходом соединенного с первым входом сумматора, линию задержки на длительность одного кодового элемента и двухвходовый вычитатель, где выход фильтра Woo подключен к входу линии задержки и к первому входу вычитателя, выходом соединенного со вторым входом сумматора, а второй вход вычитателя подключен к выходу линии задержки, первый коэффициент импульсной характеристики модифицированного фильтра Woo равен 1 - exp(iπ/N), где , а (N+2)-мерный вектор коэффициентов фильтра формирователя цифрового корректирующего сигнала соответственно равен -1,1, 0,0,…0, -1,1. 2 ил.

Предлагаемые устройства относятся к радиолокационным и гидролокационным системам с импульсным сжатием многофазных кодов. Технический результат заключается в повышении качества сжатия сигналов, производится подавление боковых лепестков, возникающих в процессе сжатия, при котором обеспечивается увеличение числа многофазных кодов длины N, для всех значений временных сдвигов (отсчетов), исключая двух ±N, в которых относительный уровень боковых лепестков находится в диапазоне от -20 lgN -6 до -20 lgN -8 dB за счет использования симметрично усеченных кодов, образованных последовательным удалением равного числа первых и последних символов кодов большей длины. При этом ширина главного лепестка на уровне -6 dB равна 2τ, на уровне PSL лежит в диапазоне 3÷4τ, а потери сигнал/шум на выходе устройства составляют -1.7 dB. Устройство подавления боковых лепестков при импульсном сжатии симметрично усеченных многофазных кодов длины N содержит соединенные по входу первый цифровой фильтр с КИХ порядка N-1 и формирователь цифрового корректирующего сигнала, состоящий из последовательно соединенных преобразователя кода в комплексно сопряженный код и второго цифрового фильтра с конечной импульсной характеристикой порядка N+1, выход которого соединен с первым входом сумматора, а выход первого цифрового фильтра подключен к линии задержки на длительность одного кодового элемента и к первому входу вычитателя, второй вход которого соединен с выходом линии задержки, а выход подключен ко второму входу сумматора. 3 н.п. ф-лы, 4 ил.
Наверх