Мдп-интегральная микросхема! пс-^^'союзная! ... .,..-. -, v"'""" ^'<й5 :^j..n.ui- 4^.ru.... .^.л^1ч.б''1ьл;':о.'! ':на

 

ЗО9459

Союз Советских

Социалистических

Республик

Зависимое от авт. свидетельства ¹

МПК Н 03k 17 00

Заявлено 01.V1.1970 (№ 1446102/18-24) с присоединением заявки ¹

Приоритет

Опубликовано 09.VI1.1971. Бюллетень ¹ 22

Дата опубликования описания 07.Х.1971

Комитет по делам изобретений и открытий при Совете Министров

СССР

УДК 654.924.5(088.8) Авторы изобретения

С. И. Баранов, Б. В. Морозов и Б. И. Рувинский

Заявитель

МДП-ИНТЕГРАЛЬНАЯ МИКРОСХЕМА

Изобретение относится к области вычислительной техники и может найти применение при построении различных МДП-интегральных микросхем, предназначенных для синтеза синхронных логических схем.

Известны МДП-интегральные микросхемы.

Недостатком этих микросхем является низкая логическая мощность, в особенности нерегулярных схем. Увеличение логической мощности микросхем при неизменном числе внешних выводов является важной задачей, так как это позволяет уменьшить количество микросхем, необходимых для реализации логических устройств.

Цель предлагаемого изобретения состоит в устранении указанного недостатка, т. е. в повышении логической мощности МДП-интегральной микросхемы.

Для достижения этой цели в МДП-интегральную микросхему вводят дополнительный каскад на двух полевых МДП-транзисторах, в котором исток и затвор одного из транзисторов соединены с выходом входного элемента, затвор другого транзистора через инвертор соединен со входом входного элемента, па который поступает тактирующий сигнал, его исток заземлен, причем стоки обоих транзисторов соединены с выходом входного элемента.

На чертеже изображена МДП-интегральная микросхема.

МДП-интегральная микросхема содержит логический элемент 1, т. е. схему, реализующую некоторую логическую функцию, на выходе которой установлен дополнительный каскад на полевых МДП-транзисторах 2, 8. В качестве примера на чертеже приведена микросхема, реализующая логическую функцию трехвходового «ИЛИ вЂ” НЕ». Однако описанный каскад может быть использован для

10 МДП-интегральных микросхем, реализующих любую логическую функцию. Затвор транзистора 2, служащего для установки логического нуля «ЛОГ.О» на выходе 4 микросхемы, через инвертор 5 соединен со входом б микро15 схемы, на который подают общий тактирующий сигнал. Исток и затвор транзистора 8, передающего логическую единицу «ЛОГ. 1» на выход 4 микросхемы, соединены с выходом 7 логической схемы 1, а стоки обоих тран20 зисторов 2, 8 подключены к выходу 4 микросхемы; 8 — 10 — логические входы схемы 1;

11 — вход для подключения источника питания схемы.

При поступлении тактирующего сигнала на

25 вход б на выходе 7 логической схемы 1 появляется «ЛОГ. О» илп «ЛОГ. 1». Единичное значение информации через МДП-транзистора 8 передается на выход 4, так как его затвор соединен с истоком. После исчезновения

З0 -игнала на тактирующем входе б на выходе 7

Мдп-интегральная микросхема! пс-^^союзная! ... .,..-. -, v ^<й5 :^j..n.ui- 4^.ru.... .^.л^1ч.б1ьл;:о.! :на 

 

Похожие патенты:

Изобретение относится к схеме возбуждения емкостной нагрузки, которая возбуждает емкостную нагрузку на основании входного напряжения, и к устройству отображения, включающему в себя схему возбуждения емкостной нагрузки

Изобретение относится к импульсной технике и может быть использовано для коммутации высоких напряжений, например, во вторичных источниках электропитания

Изобретение относится к электронной технике, в частности к импульсной технике, и может быть использовано в модуляторах импульсных передатчиков РЛС

 // 356788
Наверх