Согласующее устройство

 

О П И С А Н И Е 3276IO

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советсииз

Социалистические

Реслублик

Зависимое от авт. свидетельства №

М. Кл. H 03k 19/00

Заявлено 29Х1.1970 (1т1 1452849/26-9) с присоединением заявки №

Приоритет

Комитет ло делам изобретений и открытий при Совете Министров

СССР

УДК 681.325.65 (088.8) Опубликовано 26.1.1972. Бюллетень № 5

Дата опубликования описания 4.IV.1972

Авторы изобретения П. В. Сивобород, Г. П. Липовецкий, В. В. Проценко и Ю. И. Лещенко

Заявитель

СОГЛАСУЮЩЕЕ УСТРОЙСТВО

Предлагаемое изобретение относится к области радиотехники.

Известны согласующие устройства выхода схем на МОП-транзисторах с элементами диодно-транзисторной (ДТЛ) и транзисторнотранзисторной логики (ТТЛ), выполненные при совместном применении МОП-транзисторов и биполярных транзисторов пли на бипо лярных транзисторах, обладающих низким выходным сопротивлением и позволяющих согласовать как уровни напряжений, так и высокое выходное сопротивление схем на МОПструктурах с низким входным сопротивлением схем ДТЛ и ТТЛ.

При выполнении известных устройств согласования в виде полупроводниковых интегральных микросхем требуется совместная

МДП и биполярная технология или только биполярная технология.

Учитывая преимущества МДП-технологии, целесообразно создание устройств согласования только на МОП-транзисторах.

Однако высокое выходное сопротивление

МОП-транзисторов и отрицательное выходное напряжение препятствуют разработке подобных устройств согласования.

С целью расширения функциональных возможностей в предлагаемом устройстве промежуточный и выходной каскады содержат два последовательно включенные МОП-транзистора, общая точка транзисторов инвертора соединена с затвором первого транзистора промежуточного каскада, сток которого подключен к источнику напряжения питания эле5 ментов на МОП-транзисторах, вход устройства соединен с затвором второго транзистора промежуточного каскада и с затвором первого транзистора выходного каскада, истоки которых обьедиисны и подкл1о lcIIII и источнику

10 питания, а общая точка транзисторов промеаl уточного 1 аскада соединена с за ГBopoì Второго транзистора выходного каскада.

На чертеже показано предлагаемое устройство согласования схем иа .ЧОП-транзисто15 рах со схемами ДТЛ, ТТЛ.

Устройство состоит из выходаиого инвертора на двух МОП-транзисторах 1, 2 промежуточного каскада на транзисторах д, 4 и выходного каскада на транзисторах 5, 6 и питается

20 от двух источников питания, напряжения одного из которых равно напряжению питан1я схем на МОП-структурах — Е„, а другого— схем ДТЛ или ТТЛ + Е„.

При отсутствии напряжения Ul па входе

25 гранзистор 2 закрыт, и напряжение . з равно — (12 = 1Е11 — К, 1, где U„пороговое напряжение транзистора

"т, 1. Отрицательное напряжение U открывает

30 транзистор 8. Транзистор 1 закрыт иапряже327610

Уз = +Е„

Составитель Л. Руоинчик

Текред 3, Тараненко

1(орректср T. Китаева

Редактор Т, Морозова

Заказ 645/14 Изд. ¹ 124 Тираж 448 Подписное

ЦНИИПИ 1(омитета по делам изобретений и открытий при Совете Министров CCCI

Москва, Я-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2 нием U>, Такое состояние транзисторов 8, 4 обеспечивает напряжение U3 на затворе транзистора б, равное /3 — U2 1 вт„(1 где U, — пороговое напряжение транзистовт3 ра 8. Отрицательное напряжение U< открывает транзистор 6. Так как транзистор 5 закрыт напряжением U>, а транзистор б открыт напряжением U3, то выходное напряжение U„ равно нулю, т. е. открытый транзистор б обеспечивает протекание эмиттерного тока при подключении на выход схемы ТТЛ, При подаче на вход схемы отрицательного напряжения U напряжение U равно нулю, так как транзистор 2 открыт. Транзистор 8 закрыт напряжением U, а транзистор 4 открыт напряжением U>, в результате чего напряжение U становится положительным и равняется

Напряжение Уз надежно закрывает транзистор б (необходимость в Уз = +Е„объясняется наличием положительного напряжения на истоке транзистора б, которое может приоткрывать его) .

Так как транзистор 5 открыт, а транзистор

6 закрыт, то на выходе устанавливается положительное напряжение, обеспечивающее прекращение эмиттерного тока, в случае подключения на выход схем ТТЛ.

Таким образом, предлагаемое согласующее устройство обладает высокоомным входом, поскольку входной сигнал подается на затворы транзисторов, низкоомным выходом, так как выходной сигнал снимается с истока транзистора выходного каскада, преобразовывает отрицательный входной сигнал в положительный выходной, что и позволяет согласовывать выход схем на МОП-структурах со входом схем ДТЛ и ТТЛ.

Одиотипность транзисторов предлагаемого устройства позволяет выполнить его в виде полупроводниковой интегральной микросхемы

10 на основе МДП-технолопш.

Предмет изобретения

Согласующее устройство для связи элементов на МОП-транзисторах с элементами диод15 но-транзисторной и транзисторно-транзисторной логики, содержащее инвертор на двух последовательно включенных МОП-транзисторах, промежуточный и выходной каскады, от1ича ощееся тем, что, с целью расширения

20 функциональных возможностей, в нем промежуточный и выходной каскады содержат два последовательно включенных МОП-транзистора, общая точка транзисторов инвертора соединена с затвором первого транзистора про25 межуточного каскада, сток которого подключен к источнику напряжения питания элементов на МОП-транзисторах, вход устройства соединен с затвором второго транзистора промежуточного каскада и с затвором первого

30 транзистора выходного каскада, истоки которых объединены и подключены к источнику питания элементов диодно-транзисторной и транзисторно-транзисторной логики а общая точка транзисторов промежуточного каскада

35 соединена с затвором второго транзистора выходпого каскада,

Согласующее устройство Согласующее устройство 

 

Похожие патенты:

Изобретение относится к цифровой и вычислительной технике и может использоваться при обработке цифровых потоков

Изобретение относится к области цифровой и вычислительной техники и может быть использовано при приеме, демодуляции и обработке сигналов с различной структурой по модели сигнала и возможностью быстрой, автоматической настройки на сигнал при повторном выходе на него

Изобретение относится к пересылке данных от микросхемы к микросхеме, которая использует метод токового режима вместо общепринятых методов дифференциальной передачи сигналов режима напряжения

Изобретение относится к электротехнике и предназначено для использования в логических устройствах на биполярных и комплементарных МДП-транзисторах, его целью является повышение быстродействия преобразователя уровня ЭСЛ-КМОП, которое достигается введением в устройство первого и второго элементов смещения 19, 20 и изменением связей компонентов, позволившим реализовать в устройстве метод форсированного управления активными p- и n-канальными МДП-транзисторами 13 - 116, при котором воздействие на транзисторы осуществляется одновременно по выходам истока и затвора

Изобретение относится к электротехнике, а именно к электрическим схемам логических элементов , и может быть использовано при разработке элементов ЭСЛ с защитой от воздействия дестабилизирующих фактов (ДФ)

Изобретение относится к интегральным микросхемам , построенным на базе комплементарных МОП-транзисторов (КМОП), а более конкретно к КМОП-преобразователям уровня напряжения Сущность изобретения преобразователь уровня напряжения содержит р-канальный МОП-транзистор 1 и n-канальный МОП-транзистор 2

Изобретение относится к технике связи и может быть использовано в схемах синхронизации для коррекции фазы процесса за счет добавления в корректируемую последовательность, имеющую высокие требования к положению переднего фронта и длительности импульсов, дополнительных (корректирующих) импульсов

Изобретение относится к интегральным схемам и может быть использовано для высокоскоростных входных приемных устройств
Наверх