Кольцевое пересчетное устройство

 

О П И С А Н И Е" 374748

ИЗОБРЕТЕН Ия

ЕСЕССК) З1-! Р-, Союз Советских

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Зависимое от авт. свидетельства ¹â€”

Заявлено 31.Ч.1971 (Л" 1661158/26-9) М. Кл. Н 03k 23/08 с присоединением заявки №вЂ”

Комитет по делам изобретений и открытий при Совете Министров

СССР

Приоритет—

Опубликовано 20Л11.1973. Бюллетень ¹ 15

Дата опубликования описания 1.Ч1.1973

УДК 621.382.333.34 (088.8) Авторы изобретения

Л. Я. Мулыгин, С. Л. Кухаренко и В. К. Голдин

Заявитель

КОЛЬЦЕВОЕ ПЕРЕСЧЕТНОЕ УСТРОЙСТВО

Изобретение может быть использовано в устройствах автоматики и вычислительной техники в качестве разомкнутого или кольцевого счетчика, последовательного коммутатора импульсов и импульсного делителя частоты.

Известны пересчетные у1стройст ва, содержащие транзистор, включенный, между отрицательной шиной питания и шиной, объединяющей катоды тиристоров. Минимальный период следования входных импульсов в подобных устройствах равен сумме времени выключения и времени включения тири стора.

Целью изобретения является повышение быстродействия устройства.

Это достигается тем, что в каждый раз ряд устройства введен транзистор и схема «ИЛИ», причем эмиттер тра нзистора соединен с анодом тиристора, коллектор — с резистором нагрузки, а база транзистора подсоединена к средней точке делителя напряжений, один из резисторов которого соединен с оощей шиной, а другой — с выходом схемы «ИЛИ». Входы схемы «ИЛИ» подключены IK соответствующим выходным, шинам.

На чертеже приведена схема кольцевого пересчетного устройства, Ячейки 1 — 5 содержат основную цепь, состоящую из последовательно включенных нагрузки б, транзистора 7 и тиристора 8. Через резисторы 9 и 10 замыкаются цепи смещения тиристора 8 и транзистора 7 соответственно.

Конденсатор 11 в цепи включения тиристора подключен через последовательно соединен5 ные резисторы 12 и 18 к шине источника питания, а через диод 14 — к источнику входных импульсов. Общая точка резисторов 12 и

18 через диод 15 соединена с выходной шиной предыдущей ячейки (по на правлению счета).

10 Цепи без транзисторов через резисторы 16 всех ячеек соединены с выходами диодных схем «ИЛИ» 17 — 21.

Схема «ИЛИ» состоит из .резистора 22 и диодов 28 — 25. Входы схем «ИЛИ» подклю15 чены ко всем,выходам последующих ячеек за исключением предыдущей и ячейки, с вязанной с выходом каждой схемы «ИЛИ».

Будем считать исходным состояние схемы после подачи импульса «установки нуля» на

2о тиристор первой ячейки. Диоды 28 — 25 схемы

«ИЛИ» 17 заперты. База транзистора 7 первой ячейки лолучает положительное,смещение. Включается ток через нагрузку 6 в первой ячейке. Первый входной импульс распре25 деляется на вход тиристора второй ячейки.

Диоды схемы «ИЛИ» 18 за перты. Включается ток через напрузку б во второй ячейке.

После включения транзистора и тиристора второй ячейки диод 28 схемы «ИЛИ» 17 от.ЗО крывается и переключает ток базы транзисто374748

Составитель А. Шевьев

Техред Л. Грачева

Корректор Е. Сапунов»

Редактор Е. Кравцова

Заказ 50/900 Изд. ¹ 351 Тираж 780 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий прн Совете Министров СССР

Москва, jK-35, Раушская наб., д. 4/5

Тип. Харьк. фил. пред. <Патент» ра ячейки 1 во вторую ячейку. Этот транзистор закрывается и выключает ток нагрузки в первой ячейке. Второй входной импульс аналогично включает ток через нагрузку в третьей ячейке. Отпирается диод 28 схемы

«ИЛИ» 18, и транзистор ячейки 2 выключает ток, протекающий через нагрузку этой яечейки. При выключении второй ячейки запирается диод 28 схемы «ИЛИ» 17, но одновремен чо открывается диод 24 этой схемы, транзисторр 7 первой ячейки остается выключенным.

Третий входной импульс включает ток в чегвертой ячейке, выключает ток Б третьей ячейке. Диод 24 схемы «ИЛИ» 17 и диод 28 схемы «ИЛИ» 18 запираются, не отпираются диод 25 в схеме «ИЛИ» 17 и диод 24 в схеме

«ИЛИ» 18. Поэтому транзисторы 7 в первой и второй ячейках остаются запертыми.

После включения тока в пятой ячейке четвертым входным импульсом все диоды схемы «ИЛИ» 17 запираются и пятым импульсом снова может быть включен ток в первой ячейке.

Таким об разом, если открыты вторая, третья или четвертая ячейки, транзистор 7 пер вой ячейки остается закрытым.

Время, в течение которого транзистор закрыт, должно быть больше в ремени вы ключения тиристора. Период следования входных, импульсов может быть уменьшен при увеличении числа ячеек и числа входов схем «ИЛИ», связанных с .выходами последующих ячеек, т. е. частота следования входных импульсов может быть увеличена при у величении коэффициента пересчета.

Если не учитывать быстродействия цепи,распределения импульсов со счетного входа, минимальный период следования входных ияпульсов Т, „„„для конкретного коэффициента пересчета и выбранных тиристоров с

5 времнем выключения t представляется по форму lе Тв„„ мин и, 2 PH Т „„„определяется двумя фронтаl0 ми. Передний фронт определяешься временем включения тиристора, а задний — временем выключения транзистора.

Так как транзистор в каждой ячейке упра вляется выходным импульсом последую15 щей ячейки, время его выключения зависит от времени включения тиристора .и параметров базовой цепи. Предельный минимальный период следовали я входных импульсов равен приблизительно 2t „., 20

П р е д м е т и з о .б ip е т е н и я

Кольцевое пересчетное уст|ройство, содержащее в каждом разряде тиристор, в анодную цепь которого включан резистор нагруз25 ки, и цепи запуска, состоящие из диодов и конденса горов, отличающееся тем, что, с целью павышения его быстрадействия, э каждый разряд устройства введен транзистор и схема «ИЛИ», п ри чем эмиттер транзистора

30 соединен с анодом тиристора, коллектор — с резистором нагрузки, а ба за транзистора подсоединена к средней точечке делителя на пряжений, один из резисторов которого соединен с общей шиной, другой — с выходом схемы

35 «ИЛИ», а входы схемы «ИЛИ» подключены к соответствующим выходным шинам.

Кольцевое пересчетное устройство Кольцевое пересчетное устройство 

 

Наверх