Патент ссср 411648

 

4II648

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик

Зависимое от авт. свидетельства №

М. Кл. Н 0,3k 23j02

Заявлено 13.VIII.1971 (№ 1694495/26-9) с присоединением заявки №

Приоритет

Опубликовано 15.1.1974. Бюллетень № 2

Дата опубликования описания 27.V.1974

Гасударственный комитет

Саввта Министров СССР аа делам изааретений и открытий

УДК 621.374.32(088.8) Автор изобретения

А, М. Маркелов

Заявитель

РАСПРЕДЕЛИТЕЛЬ-СЧ ЕТЧИ К

Изобретение относится к области автоматики и вычислительной техники.

Известны распределители-счетчика на потенциальных триггерах.

Недостатком известных устройств является повышенная сложность, так как в них на один разряд приходится по два триггера и четыре схемы совпадения.

Известны такжс распределители-счетчики с накоплением единиц, содержащие по одному триггеру и по две схемы совпадения на разр яд.

Однако и они имеют ограниченные функциональные возможности (не работают в кольцевом режиме) и наличие импульсов помех на выходах устройства, которые возникают при параллельной установке устройства в исходное состояние за счет разного времени задержки в установлении напряжения на выходах двух смежных триггеров, подключенных к выходным схемам совпадения.

С целью повышения устойчивости при работе устройства в кольцевом режиме в него введены инвертор и дополнительная схема совпадения, причем первый вход дополнительной схемы совпадения подключен к единичному выходу последного триггера, второй вход — к шине тактовых импульсов четных триггеров, выход — к нулевому входу первого триггера, единичный выход каждого предыдущего триггера соединен с нулевым входом последующего триггера, кроме последнего, нулевой вход которого соединен через инвертор с шиной тактовых импульсов нечетных тригге5 ров.

На фиг. 1 представлена функциональная схема предлагаемого устройства; на фиг. 2— временная диаграмма его работы.

Предлагаемый распределитель-счетчик со10 держит шину 1 тактовых импульсов нечетных триггеров, шину 2 тактовых импульсов четных триггеров, вход 3 устройства, соответственно нечетные и четные триггеры 4 и 5, выходные схемы совпадения 6, соответственно

15 нулевые и единичные выходы 7 и 8 триггеров, входные схемы совпадения 9, дополнительную схему совпадения 10, инвертор 11, выходы 1, II, ..., n — 1, и устройства.

Работа устройства происходит следующим

20 о бр аз ом.

В исходном состоянии триггеры 4 и 5 находятся в нулевом положении, которому соответствует низкий потенциал ца нулевом выходе 7 триггеров, высокий потенциал на единич25. ном выходе 8 триггеров (фиг. 2).

Устройство начинает работать после подачи в момент времени to разрешающего потенциала (низкого потенциала) на вход 3 устройства. С приходом импульса по тактовой шине 1

30 нечетных триггеров работает входная схема

411648 совпадения 9 первого триггера 4, устанавливая его в единицу. При этом происходит совпадение разрешающих потенциалов на входах выходной схемы совпадения 6, подключенной к единичному выходу первого триггера и нулевому выходу второго триггера. Появляется сигнал на первом выходе 1 устройства. С приходом импульса по тактовой шине 2 четных триггеров 5 единица записывается во второй триггер. Появляется сигнал на втором выходе

I1 устройства.

Таким образом происходит накопление единиц и появление сигналов на остальных выходах устройства.

В исходное состояние устройство устанавливается следующим образом.

С записью единицы в последний триггер на входах дополнительной схемы совпадения 10 происходит совпадение разрешающего потенциала, поступающего с единичного выхода последнего триггера, и импульса, поступающего по тактовой шине 2 четных триггеров. ВыходHbIM сигналом дополнительной схемы совпадения 10 устанавливается в нулевое состояние первый триггер, с переключением которого потенциалом, поступающим с его единичного выхода, устанавливается в нулевое состояние второй триггер и т. д., вплоть до предпоследнего триггера. Установка в нуль последнего триггера производится импульсом тактовой шины нечетных триггеров, поступающим на нулевой вход триггера через инвертор 11.

Вследствие этого, при установке в нуль устройства у каждых двух триггеров, подключенных к выходным схемам совпадения, на выходе предыдущего триггера сначала изменяется потенциал с разрешающего на запрещающий, а только затем потенциал изменяется с запрещающего на разрешающий на выходе последующего триггера. При этом разрешающие потенциалы на входах схем совпадения 6 не перекрываются, а на выходах устройства отсутствуют импульсы помех.

10 Предмет изобретения

Распределитель-счетчик на потенциальных триггерах, выполненный по схеме с накоплением «единиц», содержащий на каждый раз1S ряд триггер, выходную схему совпадения, подключенную к единичному и нулевому выходам каждых двух триггеров, и входную схему совпадения, подключенную к единичному входу триггера, первый вход которой соединен

20 с единичным выходом предыдущего триггера, второй вход — с тактовой шиной соответственно нечетных и четных триггеров, о т л и ч а ющий ся тем, что, с целью повышения устойчивости при работе устройства в кольцевом

25 режиме, в него введены инвертор и дополнительная схема совпадения, причем первый вход дополнительной схемы совпадения подключен к единичному выходу последнего триггера, второй вход — к шине тактовых импульЗ0 сов четных триггеров, выход — к нулевому входу первого триггера, единичный выход каждого предыдущего триггера соединен с нулевым входом каждого последующего триггера, кроме последнего, нулевой вход которого

35 соединен через инвертор с шиной тактовых импульсов нечетных триггеров.

411648 иг 1

7

В фиг 2

Редактор Т. Морозова

Заказ 1164, 15 Изд. № 1181 Тираж 811 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, Ж-35, Раушская нгб., д, 4/5

Типография, Jlp. Сапунова 2

2

Х

Х и-7

Составитель А, Маркелов

Техред T. Ускова Корректор Н Стельмах

Патент ссср 411648 Патент ссср 411648 Патент ссср 411648 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

 // 416884

Регистр // 424321

Изобретение относится к автоматике и вычислительной технике
Наверх