Устройство контроля тактовой синхронизации

 

39I75I

О П И СА Н И Е

ИЗОБРЕТЕНИЯ

Союз Советских

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Зависимое от авт. свидетельства №

Заявлено 26.V.1971 (№ 1662478/26-9) с присоединением заявки ¹

Приоритет

Опубликовано 25.VII.1973. Бюллетень № 31

Дата опубликования описания 6.XII.1973

М. Кл. Н 041 7, 08

Гасударственный квинтет

Саввта Министрвв СССР пе делам изоеретений и пткрытий

УДК 621.394.662.2 (088.8) Авторы изобретения

Л. Д. Кислюк и Б. В. Тахтаров

3 ая витель

УСТРОЙСТВО КОНТРОЛЯ ТАКТОВОЙ

СИ HXPOH ИЗАЦИ И

Изобретение относится к электросвязи.

Известны устройства контроля тактовой синхронизации, содержащие измеритель числа строоов и фиксатор нулевого рассогласования, первые входы коloðûõ соединены с датчиком опорных сигналов непосредственно.

Вторые их входы подключены к указанному датчику опорных сигналов через последовательно соединенные тактовый синхронизатор и имитатор приемника. Кроме тото, устройство содержит индикатор циклового сбоя.

Цель изобретения — повышение точности определения числа цикловых сбоев.

Достигается это тем, что выходы «пропуGKoIB» и «добавлений» измерителя числа стробов соединяют соответственно с уп равляющим и счетным .входами реверсивного счетчика, выход которого, в ciBolo очередь, подключают через последовательно соеди ненные дешифратор, линию задержки и схему «И» ко входу индикатора циклового сбоя. Выход фиксатора нулевого рассогласования соединяют со входом упомянутого рвверсивного счетчика и со вторым входом схемы «И».

На чертеже п ри ведена блок-схема предлагаемого устройства.

Оно состоит из тактового си нхронизатора 1, измерителя 2 числа стробов, реверсивного счетчика 8, имитатора 4 прием ни ка, датчика 5 опорных сигналов и фиксатора б нулевого рассогласования. Кроме того, устpoHtcTBo содержит дешифратор 7, линию задержки 8, схему «И» 9 и индикатор 10 циклового сбоя.

Устройство работает следующим образом.

Стробирующие импульсы синхронизатора 1 поступают на счетный вход измерителя 2.

Если за время элементарной посылки фиксируется число стробов О или 2, то на выходе измерителя 2 сформировываются сигналы

«пропусков» и «добавлений» в виде потенциала постоя нного тока, .которые поступают на управляющий и счетный входы счетчика 8.

Импульсы установки с периодом т, соответствующие границам элементарных посылок на выходе имитатора 4 B отсутствии шумов, поступают с датчика 5 на измеритель 2, устанавливая его в исходное состояние и осуществляя тем самым подготовку для выполнения измерения числа стробов в следующем временном интервале т.

Считывание записанной в счетчик 3 информации о наличии циклового сбоя и одновремен ная запись в него числа «1» осуществля2S ется в момент устойчивого равновесия синхронизатора l. Для определения этого момента используется фп ксатор б, выполненный в виде схемы совпадения, на один вход которой поступают стробируюшне импульсы

30 синхронизатора 1, а на другой — импульсы с

3917Я

Составитель В. Евдокимова

Редактор Г. Мозжечкова Тсхрсд T. Миронова Корректоры: М. Лейзерман и Е. Михеева

Заказ 3120/14 Изд. № 833 Тираж 678 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, Ж-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2

3 датчика 5 с периодом т. Середина импульсов соответствует середине элементарной посылки, а длительность, равна двойному шагу коррекции синхронизатора 1.

Благодаря этому на выходе фиксатора б вырабатывается импульс только в том отрезке времени, когда си|нхронизатор 1 находится в устойчивом состоянии.

Е сли счетчик 8 находится,в исходном состоянии «1», то дешифратор 7 формирует запрещающий потенциал, который через линию задержки 8 поступает на вход схемы «И» 9, второй вход которой связан с выходом фиксатора б.

Если в следующем временном интервале синхронизатор 1 остается в устойчивом состоянии, то импульс с выхода фиксатора б подтверждает исходное состояние счетчика 8 и одновременно сгробирует схему «И» 9.

Однако присутствующий на одном из входов схемы «И» 9 запрещающий потенциал блокирует появление стробирующего импульса на ее выходе.

Если в тот отрезок времени, когда синхронизатор 1 выходит из синхронизма, происходит один переход фазы на угол +2л или — 2л, то счетчик 8 фиксирует соответственно число 2 или О. В результате этого на выходе дешифратора 7 появляется разрешающий потенциал для схемы «И» 9.

После вхождения синхронизатора 1 в устойчивое состояние фиксатор б вырабатывает стробирующий импульс,,который благодаря разрешающему потенциалу с дешифратора 7 проходит на выход схемы «И» 9. При этом индикатор 10 фиксирует наличие цнклового сбоя в течение того времени, когда тактовый си нхронизато р находится в неустойчивом состоянии.

Рассмотренным методом осуществляется определение наличия циклового сбоя, когда фиксируется несколько переходов фазы за время одного неустойчивого состояния синхронизатора I. Однако, если за это время происходит одинаковое число (П+ — — П ) переходов фазы стробирующего импульса чере значение 180, то в реверсHIBHOM счетчике записывается число (П+ — П ) . .К моменту щ перехода синхронизатора 1 в устойчивое положение в счетчике 8 сохраняется число «1», а потому индикатор 10 не фиксирует наличие цн клового сбоя. В результате этого индикатор 10 фиксирует только случаи, когда действительно наблюдается цикловой сбой.

Предмет изобретения

Устройство контроля тактовой синхронизации, содержащее измеритель числа стробов и фиксатор нулевого рассогласования, первые входы которых соединены с датчиком опорных сигналов непосредственно, а вторые входы подключены к указанному датчику опорных сигналов через последователыно соеди23 пенные та ктовый синхронизатор и имитатор приемника, а так ке индикатор циклового сбоя, отличающееся тем, что, с целью повышения точности определения числа цикловых сбоев, выходы «про1пусков» и «добавлений»

30 измерителя числа стробов соединены соответст|венно с управляющим и счетным входами реверсивного счетчика, выход которого, в свою очередь, подключен через последовательно соединенные дешифратор, линию за35 держки и схему «И» ко входу индикатора циклового сбоя, выход фиксатора нулевого рассогласования соединен со входом установки упомянутого реверсивного счетчика и со вторым входом схемы «И».

Устройство контроля тактовой синхронизации Устройство контроля тактовой синхронизации 

 

Похожие патенты:

Изобретение относится к технике цифровой связи, а именно к устройствам для цикловой синхронизации цифровой систем передач с временным уплотнением

Изобретение относится к технике цифровой связи, а именно к устройствам цикловой синхронизации цифровых систем передачи с временным уплотнением

Изобретение относится к технике цифровой связи, а именно к устройствам для цикловой синхронизации цифровых систем передачи информации с временным уплотнением

Изобретение относится к технике цифровой связи, а именно к устройствам для цикловой синхронизации цифровых систем передачи информации с временным уплотнением

Изобретение относится к технике цифровой связи, а именно к устройствам для цикловой синхронизации цифровых систем передачи информации с временным уплотнением

Изобретение относится к технике связи и может быть использовано для приема данных с забойной телеметрической системы, использующей циклически повторяющиеся пакеты цифровых данных

Изобретение относится к системам передачи дискретной информации и может быть использовано для цикловой синхронизации в системах помехоустойчивой защиты информации, в которых применяются корректирующие, в частности каскадные коды

Изобретение относится к передаче дискретной информации и может быть использовано для цикловой синхронизации в системах помехоустойчивой защиты, в которых используются корректирующие, в частности каскадные коды
Наверх