Запоминающее устройство

 

(и) 469I42

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик (61) Дополнительное к авт. свид-ву (22) Заявлено 03.04.74 (21) 2011788/18-24 с присоединением заявки № (23) Приоритет

Опубликовано 30.04.75. Бюллетень № 16

Дата опубликования описания 13.08.75 (51) М. Кл. G 11с 19/00

Государственный комитет

Совета Министров СССР по делам изобретений и открытий (53) УДК 681.327.6 (088.8) (72) Автор изобретения

В. А. Скрипко (71) Заявитель (54) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО

Изобретение относится к запоминающим устройствам.

Известно запоминающее устройство, содержащее входной регистр, группы основных регистров и выходной регистр, каждый из которых состоит из маркерного и информациончых разрядов и ячейки управления записью.

Цель изобретения — повышение быстродействия устройства.

Это достигается тем, что запоминающее устройство содержит группы элементов «И», схемы управления и переключатели по количеству групп основных регистров. Информационные входы элементов «И» подключены к выходам входного регистра, управляющие входы — к выходам соответствующих схем управления, соединенным с маркерными разрядами основных регистров, а выходы — к входам соответствующих первых основных регистров. Входы переключателей соединены со схемами управления и с выходом маркерного разряда выходного регистра, а выходы — с ячейками управления записью последних основных регистров.

Иа чертеже показана блок-схема предлагаемого запоминающего устройства (с двумя группами основных регистров) .

Устройство включает в себя входной регистр

1, состоящий из информационных 2 и маркерного 3 разрядов и ячейки 4 управления записью, группы элементов «И» 5 и 6, информационные входы которых подключены к выходам входного регистра 1, управляющие входы — к выходам схем 7 и 8 управления, а выходы — к входам соответствующих первых основных регистров 9 и 10 (левые на чертеже), Устройство содержит также переключатели 11 н 12, входы которых соединены со схемами управления и маркерным разрядом 3 выходного регистра 13, а выходы — с ячейками 4 управления записью последних основных регистров

9 и 10 (нравые на чертеже). Схезты управления имеют триггеры 14, 15 и элементы «И»

16 — 19.

Устройство работает следующим образом.

При включении устройства формируется сигнал сброса, который перебрасывает триггеры 14 и 15 так, что на выходе 20 триггера 14

20 и на выходе 21 триггера 15 появляются сигналы. При этом элементы «И» 5 открываются, а элементы «И» 6 запираются. Поэтому с выхода 22 маркерного разряда 3 регистров 9 сигнал через элементы «И» 5 попадает на вход

25 ячейки 4 регистра 1. Прн поступлении в этот регистр информации на Bblêoäå 23 маркерного разряда 3 этого регистра появляется сигнал, и ячейка 4 формирует сигнал считывания, который переписывает эту информацию. Инфор30 мация проходит через элементы «И» 5 на вход

469142 первого регистра 9, а затем автоматически продвигается к последнему регистру 9.

Выход 22 регистра 13 через переключатели

11 и 12 подключен к ячейкам 4 последних регистров 9 и LO. Но в регистрах 10 информации нет, а с выхода последнего регистра 9 она поступает в регистр 13 и на выход устройства.

При увеличении скорости поступления информации на входе устройства, происходит заполнение регистров 9. Когда все регистры 9 заполнятся, на выходе элемента «И» 16 появляется сигнал, который проходит на вход 24 переключателя 12 и отключает вход ячейки 4 от выхода 22 регистра 13. Кроме того, этот сигнал поступает на вход триггера 14 и перебрасывает его так, что элементы «И» 5 закрываются, а также — на вход триггера 15 и перебрасывает его, при этом на его выходе появляется сигнал, открывающий элементы

«И» 6.

Таким образом, к выходу регистра 1 подключаются регистры 10 и информация заполняет эти регистры.

Однако выборка информации продолжается из регистров 10, так как переключатель 12 разъединил ячейку 4 управления регистров 10.

Но как только освободятся все регистры 9, то на выходе элемента «И» 17 появляется сигнал, который поступает на вход 25 переключателя 12. Он подключает к входу ячейки 4 выход 22 маркерного разряда 3 регистра 13, после этого информация из регистров 10 автоматически переписывается в регистр 13.

Если заполнены информацией все регистры

10, то на выходе элемента «И» 18 образуется сигнал, который подается на вход 26 переключателя 11 и отключает вход ячейки 4 от выхода 22 регистра 13. Этот сигнал перебрасывает триггеры 14 и 15 так, что элементы «И» 6 запираются, а элементы «И» 5 открываются, и информация снова идет в регистры 9.

Предмет изобретения

Запоминающее устройство, содержащее входной регистр, группы основных регистров и выходной регистр, каждый из которых состоит из маркерного и информационных разрядов и ячейки управления записью, отл ич а ю щ е е с я тем, что, с целью повышения быстродействия и надежности работы устройства, оно содержит группы элементов «И», схемы управления и переключатели по количеству групп основных регистров, информационные входы элементов «И» подключены к выходам входного регистра, управляющие вхо2 ды — к выходам соответствующих схем управления, соединенным с маркерными разрядами основных регистров, а выходы — к входам соответствующих первых основных регистров, входы переключателей соединены со схемами

30 управления и с выходом маркерного разряда выходного регистра, а выходы — с ячейками управления записью последних основных регистров.

469142 г -,,4

1

1

1 !

1 (.

10 +

Составитель В. Рудаков

Техред Е. Подурушина

Корректоры: Л. Корогод и В. Дод

Редактор И. Грузова

Типография, пр. Сапунова, 2

Заказ !980(13 Изд. ¹ 1465 Тираж 648 Поди: "..:)îñ

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, Ж-35, Раушская наб., д. 4)5

Запоминающее устройство Запоминающее устройство Запоминающее устройство 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в различных цифровых устройствах, работающих в условиях воздействия помех

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления, работающих в условиях воздействия помех

Изобретение относится к сдвиговым регистрам, включающим в себя множество каскадированных ступеней, каждая из которых имеет входной вывод и выходной вывод

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств и устройств диагностирования

Изобретение относится к устройству обращения циклического сдвига и/или обращенного перемежения данных

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных автоматических управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики
Наверх