Устройство для деления чисел,представленных в число- импульсной форме

 

О П 1 . "А-Й---И Е

ИЗОБРЕТЕН ИЯ

«iI 474О05

Союз Советских

Социалистических

Республик

К ВтОРСКОМЮ СВИДатаЛЬСТВЮ (61) Зависимое от авт. свидетельства— (22) Заявлено 21.02.73 (21) 1885228i18-24 с присоединением заявки М вЂ”вЂ” (32) Приоритет—

Опубликовано 14.06.75. Бюллетень No 22

Дата опубликования описания 09.01.76 (511 М.Кл. С 06f 7/52

Гасударственный комитет

Совета Министров СССР

flo делам изобретений и открытии (53) УДК 681.3(088.8) (72) Авторы изобретения

H. И. Грибок и P.-А. В. Обуханич (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ДЕЛЕНИЯ ЧИСЕЛ, ПРЕДСТАВЛЕННЫХ В ЧИСЛО-ИМПУЛЬСНОЙ ФОРМЕ

Изобретение относится к области вычислительной техники и может быть использовано в устройствах обработки информации автоматических систем контроля и управления.

Известно устройство для деления чисел, представленных в число-импульсной форме, содержащее генератор тактовых импульсных, выход которого через входной ключ, первый вход которого подключен к шине «старт», сое. динен со счетным входом схемы пересчета, другой вход которой подключен к шине источника делителя, и входам пересчетной декады, выход которой через схему «ИЛИ», второй вход которой соединен с шиной ввода делимого, подключен ко входу реверсивного счетчика, выход нуля которого соединен со вторым входом входного ключа, а выход переполнения пересчетной схемы соединен со входом устройства приема результата, распределитель, триггер и две схемы совпадения.

Недостатком известной схемы является невысокое ее быстродействие, обусловленное необходимостью умножения делимого Л1 на множитель К с целью получения необходимой точности результата деления.

Целью изобретения является повышение быстродействия устройства.

Сущность изобретения заключается в том, что выход входного ключа соединен с первым входом обеих схем совпадения, вторые входы которых соединены с прямым и инверсным выходами триггера, единичный вход которого подключен к выходу нуля реверсивного счетчика, управляющему входу схемы перезаписи, тактовому входу распределителя и входу установки в исходнос состояние перссчетной схемы, числовые выходы которой через схему перезаписи соединены с числовыми входами реверсивного счетчика, а ее выход переполнс1о ния через распределитель, выход «конец обработки» которого соединен с третьим входом входного ключа, подключен ко входам блока хранения результата. Выход первой схемы совпадения соединен со входом пересчетпой

15 декады, а второй — с третьим входом схемы

«ИЛИ» .

На чертеже приведена блок-схема устройства.

Устройство состоит из схемы пересчета 1, 20 распределителя 2, блока 3 храпения результэта, схемы перезаписи 1, генератора тактовых импульсов 5, входного ключа 6, двух схем совпадения 7 и 8, схемы «11ЛИ» 9, реверсивного счс с шка 10, пересчетной декады 11, триг25 гера 12, единичный вход 13 которого соедпlicII с выходом 14 уля реверсивного счетчика 10 и со входом 15 входного ключа 6, управляющим входом 16 схемы перезаписи, входом 17 установки исходного состояния схе30 мы 1 и тактовым входом 18 распределителя, 474005

3 шины 19 ввода дели геля, шины 20 ввода делимого и шины 21 сигнала «старт». Выход 22

«конец» обработки распределителя 2 сосдшгсп с0 входом 23 входного ключа.

Работает устройство следующим образом.

В исходном состоянии реверсивным счетчик 10 устанавливается в нуль и находится Ir режиме суммирования. Входной ключ 6 закрыт по входу 15 наличием запрсщающсго потенциала па выходе 14 нуля реверсивного счетчика 10 и по управляющему входу, подключенному к шипе 2! «старт». Г!о управляющему входу 23 ключ 6 подготовлен к срабатыванию разрешающим потенциалом с выхода 22

«конец обработки» распределителя 2. Схема совпадения 7 закрыта. Схема совпадения 8 подготовлена к открыванию потенциалом с инверсного выхода триггера 12. До прихода сигнала «старт» в пересчетную схему по шине 19 вводится число-импульсный код делителя (знаменателя) А, а в реверсивный счетчик 10 по шине 20 вводится число-импульсный код делимого (числителя) М. После записи числителя М реверсивный счетчик 10 переходит в режим вычитания. Поступление по шине 21 сигнала «старт» подготавливает к открытию входной ключ 6. При М = О ключ 6 остается закрытым, деление не производится и результат равен нулю. При М ф 0 запрещающий потенциал с выхода 14 нуля реверсивного счетчика 10 снимается, входной к.поч 6 открывается и пропускает импульсы с генератора тактовых импульсов 5, которые поступают на вход схемы пересчета 1 и через открытую схему совпадения 8 и схему «ИЛИ»

9 — на вход реверсивного счетчика 10, С приходом ца вход реверсивного счетчика 10, работающего в режиме вычизапия, Л импульсов, »а сго выходе 14 нуля вырабатывается запрещгнощий потенциал, которьш запирасг входной ключ 6, До этого момента на вход схемы пересчета 1 поступает М импульсов, и с выхода переполнения через распределитель 2 на блок 3 поступает /o = М/У импульсов, соответствующие целой части частного от деления делимого ца делитель (числителя а знаменатель) .

Перепад потенциала на выходе 14 нуля реверсивного счетчика 10 приводит также к опрокидываниию триггера 12, что приводит к закрытшо схемы совпадения 7. Этот жс перепад поступает па вход 16 схемы перезаписи 4, перезаписывая остаток от деления /o — — М//V со схемы пересчета 1 в ревсрсивный счетчик 10, и па вход 17 установки в псходпос состояние схемы пересчета 1, по приводит к сбросу в пуль (c некоторой задержкой) этой схемы (прп сбросе в нуль схемы пересчета 1 значение делителя нс сбрасывается), Г1ри этом через тактовый вход 18 распрсдс,1IIT<- ля 2 в пего зшосится единица, гго приводlIT к подготовке распредслитсля и занесению рс зультата от последующего деления в декаду десятых долей блока 3.

При отсутствии остатка Л> от первого де4 ления Уо = М/Л на выходе 14 нуля реверсивного счетчика 10 и после перезаписи нуля из схемы пересчета 1 остается потенциал, закрывающий входной ключ 6, и деление прекра5 щастся. Прп наличии остатка Л от первог деления /о =- М/Л па выходе 14 нуля ревер сивного счетчика 10, после псрезаписи его и схемы пересчета 1, появляется потенциал, 01 крывающий входнои ключ 6, с выхода котороI0 го импульсы через схему совпадения 7, декаду 11 и схему «ИЛИ» 9 поступают а вход реверсивного счетчика 10, Процесс деления продолжается, но при этом на вход схемы пересчета 1 поступают 10 Л импульсов, так как

15 па реверсивный счетчик 10 импульсы поступают через декаду 11.

Схема пересчета 1 осуществляет деление

/o = 10. Л /У, а результат с его выхода через распределитель 2 поступает на вход декады

20 десятых долей блока 3 хранения результата.

Появление перепада о наличии нуля в реверсивном счетчике 10 приводит к перезаписи остатка Л2 от деления У, = 10 Л /Х из схемы пересчета 1 в реверсивный счетчик, и Irpu25 цесс деления повторяется.

При Л =-,:- - О, Лгф О, ..., Л„--тз О на выходе 22 «конец обработки» распределителя 2 после прихода на его тактовый вход а импульсов вырабатывается потенциал, закрыва30 ющий входной ключ 6, и процесс деления прекращается.

Предмет изобретения

З5

Устройство для деления чисел, представленных в число-импульсной форме, содержащее генератор тактовых импульсов, выход которого через входной ключ, первый вход ко40 торого подключен к шине сигнала «старт», соединен со счетным входом схемы пересчета, другой вход которой подключен к шине делителя, пересчетную декаду, вы од которой чсрсз схему «ИЛИ», к другому входу которой подк,почена шина делимого, соединен со вхо;ioì реверсивного счетчика, выход нуля которого соединен с вторым входом входного ключа, распределитель, блок хранения резу II.TBTH, схему перезаписи, триггер и две схе50 мы совпадения, отличающееся тем, что, с цс лью повышения быстродействия, выход входного ключа соединен с первыми входами схем совпадения, вторые входы которых сое;IIIIlLIlbI соответственно с прямым и инверсным

55 выходамп триггера, единичный вход которого подключен к выходу уля реверсивного счетчика, управляющему. входу схемы перезаписи, актовому входу распределителя и входу усгаповкп в исходное состояние схемы пересчс00 та, числовые выходы которой через схему перез rllrrcrr соединены с числовыми входами реьсрспвпого счетчика, и ее выход перепо,чнения

:срез распределитель, выход «конец обработки» которого соединен с третьим входом вход55 I!oro ключа, подключен ко входам блока хра474005 пения результата, выход первой схемы совпадения соединен со входом пересчетной декаСоставитель А. Войников

Техред М. Семенов

Редактор E. Семанова

Корректор Е. Рожкова

Заказ 5998 Изд. № 1511 Тираж 679 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, Я-35, Раушская наб., д. 4/5

МОТ, Загорский филиал

Я— ды, а второй — — с третьим входом схемы

«ИЛИ».

Устройство для деления чисел,представленных в число- импульсной форме Устройство для деления чисел,представленных в число- импульсной форме Устройство для деления чисел,представленных в число- импульсной форме 

 

Похожие патенты:

Изобретение относится к радиоэлектронике и может быть использовано в вычислительных устройствах для реализации перемножения страниц операндов с любым сочетанием знаков

Изобретение относится к автоматике и вычислительной технике и может быть использовано в вычислительных машинах и устройствах, функционирующих в системе остаточных классов

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда

Изобретение относится к цифровым умножителям и предназначено для умножения цифрового сигнала (ЦС) на сигнал в форме периодической волны, преимущественно синусоидальной

Изобретение относится к области вычислительной техники и может быть использовано для построения систем передачи и переработки дискретной информации

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано для синтеза арифметико-логических устройств, для создания быстродействующих и высокопроизводительных цифровых устройств умножения в прямых кодах

Изобретение относится к вычислительной технике и может быть использовано для синтеза арифметико-логических устройств, для создания быстродействующих и высокопроизводительных цифровых систем, выполняющих операцию деления чисел в прямых кодах

Изобретение относится к вычислительной технике и может быть использовано для построения вычислительных систем с повышенной достоверностью выдаваемых данных

Изобретение относится к области устройств обработки, соответствующего программного обеспечения и программных последовательностей, которые выполняют математические операции
Наверх