Устройство для контроля буферного накопителя в системе передачи данных по каналам связи с безадресным переспросом

 

A * >-- 0- - ь ыЧИ, КдЯ

) библиотека МБД

О П И С А Н И Е,,бо7896

ИЗОБРЕТЕН ИЯ

Союз Советских

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (6!) Дополнительное к авт. свид-ву(22) Заявлено 26 .12.73(2!) 1987229/26-9 (5ц М Кл2

6 11.Ц 13/00

НО4; L 1/16 с присоединением заявки №вЂ” (23) Приоритет —.

/ (43) Опубликовано 25.03,76,Бюллетень № 11

Гооударотаенни1й нокитет

Совета Министров СССР но делам изобретений н открытий (53) УДК 621.327..6(088.8} (45} Дата опубликования описания 29 04.76

А. A. Беляков, Л. Я. Микельсон, Л. А. Вишняков и Э. Н. Чехов (72). Авторы изобр -тення о (7!) Заявитель (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ БУФЕРНОГО НАКОПИТЕЛЯ В СИСТЕМЕ

ПЕРЕДАЧИ ДАННЫХ ПО КАНАЛАМ СВЯЗИ

С БЕЗАДРЕСНЫМ ПЕРЕСПРОСОМ к

Изобретение относится к системам передачи дойных по каналам связи.

Известно устройство для контроля буфер ного накопителя в системе передечи данных по качалам связи с безадресным переспросом, содержашее блок управления с формирователями начало слова", "конец слова и переспрос", выход последнего через блок кодирования и непосредственно соединен с блоком вывода,.два других входа которого под- !О ключены соответственно к выходам входного и буферного накопи елей.

Однако извесиное устройство не обеспечивает достаточно аффективный контроль.

Бель изобретения - повышение аффектив- !5 ности контроля.

Для этого в предлагаемое устройство введены триггер и схемы И, ИЛИ и И-НЕ, при этом вход буферного накопителя соединен с выходом блока вывода, а выход — с 20 единичным входом триггера непосредственно и через последовательно соединенные схему ИЛИ, блок кодирова1 ия п схему И-НЕ» с одним из входов =хемы И, два других входа которой подключены соответственно к формирователям "конец слова" и "переспрос», кроме того, выход триггера соединен со схемой И-НЕ, à era "нулевой" вход— с формирователем "начало слова .

На чертеже изображена структурная схема предлагаемого устройства.

Устроиство содержит блок. управления 1 с формирователями "начало слова 2, "конец слова" Э,и "переспрос 4. Выход последнего непосредственно и через блок кодирования 5 соединен с блоком вывода 6, два других входа которого подключены соответственно к выходам входного 7 и буферного 8 накопителей. Вход накопителя. 8 соединен с выходом блока вывода 6, а выход — с единичным входом триггера 9 непосредственно н через последовательно соединенные схему ИЛИ 10, блок кодирования 5 и схему И-HF 11 - с одним из Dxoдов схемы И 12, два других входа которой подключены соответственно к формирователю конец слова 3 и форл1ироватс..ао

"переспрос" 4, кроме того, выход триггсра 9 соед шен со схемой И-HE 11, а его нулевой вход — с формирователем 2 "ца507895 чало слова", а к блоку управления I под-. ключен приемник 13.

Устройство работает следующим образом.

В ответ на сигнал ."запрос очередной комбинации" из блока управления f от або нента во входной накопитель 7 на высокой скорости поступают R разрядов инфорк зции абонента, которые затем со скоростью передачи информации по каналу передачи данных через схему ИЛИ 10 поступают на Jo информационный вход блока кодирования 5 и ерез блок вывода 6 поступают в канал передачи данных и записываются в буферный накопитель 8. Г!ри отсутствии сигнала

"переспрос после обработки (информаци- и онных разрядов в триггерах блока кодирования 5 образуются проверочные разряды (количество их зависит,от выбранного ко- да). В этот момент в блоке кодирования 5 запрещаются обратные связи через сумма- ж( торы по модулю 2 и регистр блока кодирования 5 дальше работает как обычный сдвигающий регистр. Проверочные разряды из блока кодирования 5 через другой информащшнный вход блока вывода 6 вслед за ?е 25 разрядами информации также поступают в канал передачи данных и записываются в буферный накопитель 8. Таким образом, в буферный накопитель записывается информация вместе с проверочными разрядами. Информация, считанная с буферного накопителя

8, при отсутствии сигнала пересщ?)с" из формирователя 4 не воспринимается в блоке кодирования 5 и блоке вывода 6, при этом запрещается также формирование сигнала Зб

"авария буферного накопителя на выходе. схемы И 12.

С началом выдачи проверочных разрядов в канал передачи данных в блоке управ.:ения 40

1 снова формируется сигнал "3arpoc очере-, дной комбинации" ((ЗОК), и во входной накопитель 7 поступает новая информация от абонента, После окончания выдачи последнего проверочного разряда из блока кодиро- Фб вания 5 процесс кодирования информации, поступающей с выхода входного накопителя

7, повторяется. При поступлении из приемника 13 в блок управления I сигнала "ошибка", означающего, что .на противоположном 50 приемном кочпе в информации обнаружена ошибка, в блоке управления I прекращается формирование сигнала 30 К, а следовательно, прекращается поступление информации от абонента во входной накопитель 7, . 55 формируется сигнал, по которому на выходе формирователя 4 ферм((рустся сигнал

"переспрос", нри наличии которого и?Г. )J)? Ià ция с выход<1 ОУ(()Г Г)(!ОГО (?аl(ОИ((т<-. (?(;((< J ñ з б

После декодирования К информационных разрядов и проверочных разрядов в случае отсутствия в них ошибок в регистре декодирующего устройства должен образоваться нулевой остаток, т.е, все триггеры должны находитьг.я в нулевом состоянии. Это означает, что к концу кодовой комбинации, счи: танной с буферного накопителя 8, триггеры регистра блока кодирования 5 при исправной работе буферного накопителя должны установиться в нулевое состояние, а в слу:, чае неисправной работы буферного накопителя хотя бы один из триггеров установится в единичное состояние. Блок кодирования 5 может. обнаружить неисправность в работе буферного накопителя 8 в случае, если на него поступала информация с выхода буферного накопителя,и не обнаруживает такого отказа при отсутствии информации с выхода буферного накопителя, Поэтому в предлагаемом устройстг<е в течение каждого цикла обработки информации с выхода буферного накопителя 8 с помощью триггера 9 осуществляется контроль за наличием информации с выхода буферного накойителя. ПО сигналу "начало слова" с выхода формирователя 2, который формирует« ся по соответствую?дему сигналу с выхода блока управления I,,триггер 9 ус -анавливается в нулевое состояние, а при поступлении хотя 6»(одной "единицы" с выхода буферного накопителя 8 триггер 9 устанавлиЭ вается в единичное состояние, и сигнал с единичного выхода триггера 9 поступает на схему И-НЕ 11, Таким образом, е,.иничное состояние триггера 9 и нулевое состояние триггеров блока кодирования 5 после Око»чания обработки кодовой комбинации указывают H((отсутствие аварии B работе буферного вако(!!(геля 8, При этом с выхода схеме J 1-((е 1 нл Йх<:)< .(с хе(<.(((J J 1 2 к )Г>м<1 <

СИ ?1?)1(Он II< j)<<Ã. I(()О<Г Ь E

507895 Мнрориаи аАмЕН

Составитель E. I lor »I>лов

Редактор Т, Иванова Техред О. Луговая Корректор I I. Зиизиков;

Заказ 17 05 Тираж 7 23 Подиисис

Ш!!!!!(!>! Государственного ко .1итета Совет«Мииис !1о«! (< .!

Il9 дела.и изобретений и открипий

1.1 3(135, Москва,,!:-35, Гнуili(ка» иаб., д. I/ который формируется по соответс...,уюшему сигналу с выхода блока управления 1, поступает сигнал, запрещающий формирование сигнала "Авария буферного накопителя на выходе схемы И 12. Отсутствие едийичного состояния триггера 9 или нулевого состояния хотя бы одного из триггеров блока кодирования 5 указывают на аварию в буферном накопителе 8. При этом на выходе схемы И-HE 11 формируется сигнал разре- р шения„ при наличии которого по сигналу

"конец слова с выхода формирователя 3 на выход схемы И 12 формируется сигнал

Авария буферного накопителя". °

Формула изобретения

Устройство для контроля буферного накопителя в системе передачи данных по ка6 налам связи с безадресным переспросом, содержашее блок управления с формирова- З>

I телями, начало слова", "конец слова и

"переспрос", выход последнего через блок

; кодирования и непосредственно соединен с

, блоком вывода, два других входа которого

I подключены соответственно к выходам вход, ного и буферного накопителей, о т л и ч аю ш е е с я тем, что, с целью повышения эффективности контроля, введены триггер и схемы И, ИЛИ и И-НЕ, при этом вход буферного накопителя соединен с выходом блока вывода, а выход — с "единичным вхо дом триггера непосредственно и через последовательно соединенные схему HIM, блок . кодирования и схе:лу И-HE - с одним из входов схемы И, два других входа которой, :подключены соответственно, к формировате лям "конец слова, и "переспрос",, кроме

1 того, выход триггера соединен .со схемой

; И-HE„a его "нулевой вход - с формиро-:.,,, вателем начало слова .

Устройство для контроля буферного накопителя в системе передачи данных по каналам связи с безадресным переспросом Устройство для контроля буферного накопителя в системе передачи данных по каналам связи с безадресным переспросом Устройство для контроля буферного накопителя в системе передачи данных по каналам связи с безадресным переспросом 

 

Похожие патенты:
Наверх