Устройство для умножения и деления напряжений

 

ОПИСАНИЕ

ИЗОТ Ет ЕН И Я

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ пц590762

Союз Советских.Социалистических

Республик (61) Дополнительное к авт. свид-ву (22) Заявлено 01.04.76 (21) 2342303/24 с присоединением заявки № (51) М. Кл. -

G 06С 7, 161 (23) Приоритет

Государственный камите

Совета Министров СССР ло делам изобретений и открытий (43) Опубликовано 30,01.78. Бюллетень ¹ 4 (45) Дата опубликования описания 02.08.78 (53) УДК 681.335 (088.8) (72) Авторы изобретения

А. А. Бразайтис и С. Ю. Кудараускас (71) Заявитель Каунасский политехнический институт им. Антанаса Снечкуса (54) УСТРОЙСТВО ДЛЯ УМНОЖЕНИЯ И ДЕЛЕНИЯ

НАПРЯЖЕНИЙ

Изобретение относится к области аналоговой вычислительной техники и может быть использовано в моделирующих установках и вычислительных машинах, а также в измерительных устройствах. 5

Известны устройства для перемножения и деления электрических напряжений с использованием логарифмической зависимости между временем и напряжением конденсатора при его заряде или разряде в ре- 1р зистивно-емкостной цепи (1), Из известных устройств наиболее близким по технической сущности является устройство (2), содержащее две управляемые резистивно-емкостные цепи, входы которых 15 соединены с первым и вторым входом устройства, выход первой из которых соединен с первым входом блока сравнения, второй вход которого соединен с третьим входом устройства, блок управления, выходы которого соединены с управляемыми входами управляемых резистивно-емкостных цепей, блок памяти, блок выделения минимального сигнала, В известном устройстве в качестве сигналов, выражающих логарифмы первичных сигналов, используются интервалы времени. Прямое и обратное логарифмические преобразования выполняются одновременно, что повышает быстродействие устрой- 3р ства. Напряжение на конденсаторе второй резистивно-емкостной цепи в строго определенный момент времени является результатом расчета. Это значение напряжения запоминается блоком памяти и сохраняется в течение цикла. Поэтому блок памяти должен мгновенно и точно записать и хранить аналоговую информацию. В действительности для записи напряжения в аналоговую память требуется время, поэтому возникает погрешность. Кроме этого, в момент записи срабатывает электронный ключ, подключая к второй резистивно-емкостной цепи вход блока памяти. В результате этого изменяются параметры схемы, подключенной к второй резистивно-емкостной цепи, поэтому изменяется напряжение на конденсаторе резистивно-емкостной цепи, что является источником дополнительной погрешности. Погрешность работы блока памяти прямо влияет на точность всего устройства. Поэтому необходимо уменьшать указанные погрешности, однако это достигается путем усложнения блока памяти.

Целью предложенного изобретения являются упрощение устройства и повышение точности работы.

Эта цель достигается тем, что устройство дополнительно содержит блок выделения максимального сигнала, управляемую резис590762 пепи 1

f,(t) = хЕ

Хе

< при t (t(t I+t„. цепи 2

f.()(2) 25 цепи 3

Ех(Š— »

Хе

f,(t) = (3) nPn tx(i 1) Ех(— Е,,<Е» Š— Е е е

tel «(t(t» (при 1+/

3 тивно-емкостную цепь, вход которой соединен с входом второй управляемой резистивно-емкостной цепи, а выход соединен с первым входом блока. выделения максимального сигнала, второй вход блока выделения максимального сигнала соединен с выходом второй управляемой,резистивно-емкостной цепи, управляемый вход дополнительно введенной резистивно-емкостной цепи соединен с выходом блока управления, вход которого соединен с выходом блока сравнения.

На фиг. 1 изображена блок-схема устройства; на фиг. 2 — график изменения напряжения конденсатора первой резистивноемкостной цепи; на фиг. 3 — графики изменения напряжения на конденсаторах второй и третьей резистивно-емкостных цепей; на фиг. 4 — график изменения напряжения на выходе устройства.

Предлагаемое устройство состоит из трех управляемых резистивно-емкостных цепей

1, 2, 3, блока сравнения 4, блока управления 5 и блока 6 выделения максимального сигнала.

Устройство работает следующим образом.

К началу очередного (i-того) цикла блоком управления 5 конденсаторы управляемых резистивно-емкостных цепей 1, 2 разряжены до нуля, а конденсатор управляеМо). резистивно-емкостной цепи 3 заряжен до напряжения, которое равно результату предыдущего цикла и сохраняется в течение рассматриваемого цикла. Это значение напряжения блоком 6 передается на вход устройства. В начале цикла по сигналу блока управления одновременно начинается заряд конденсаторов цепей 1, 2 до напряжения сигналов Ui и U2 (см. фиг. 2, 3, 4), При равенстве напряжения конденсатора цепи 1 сигналу U3 блоком сравнения 4 подается сигнал блоку управления 5, который прекращает заряд конденсатора цепи 2 и переводит ее в режим хранения результата операций; подготавливает управляемые резистивно-емкостные цепи 1 и 3 к следующему циклу, разряжая конденсаторы цепей 1 и 3 до нуля. Следующий цикл по команде блока управления начинается зарядом конденсаторов цепей 1 и 3, а на конденсаторе цепи 2 хранится результат предыдущей операции в течение этого цикла. Сигнал на выходе блока выделения большего сигнала равен результату операции (см. фиг. 4).,Перечисленные операции 1-того цикла могут быть описаны следующими уравнениями (см. фиг. 2 и 3).

Уравнения напряжений конденсаторов управляемых резистивно-емкостных цепей:

Зо

U, (1 — е

11 P « « — » + / < t (t, «,(,, )х х (Š— » и

U, 1 — e

ПРИ tx

U, 1 — е X -Ех)

Xе при /„е < / (/„(е+», U 1 — 1е X

tx(i -i » txi t tx(i +- »

Хе .е

ПРИ /х<Е, » (t (/х<Е,» + /„. и (1 — е )

ПРИ tx.< 2)+tn

x(i — » Ех(Š— 2)

U, 1 — е т

Напряжение на выходе устройства

U — f (t) 1 6Ué + f 3 (t) (l d U ) (4)

> 1 при (, (У) — /, (/) ) 0

1 О при f (У) — f. (/)(О

Т вЂ” постоянная времени заряда управляемых резистивно-емкостных цепей 1, 2, 3;

Т вЂ” постоянная времени хранения результата операции управляемых резистивно-емкостных цепей 2, 3;

590762

Т" — постоянная времени разряда управляемых резистивно-емкостных цепей 1, 2, 3.

Параметры схемы и интервалы времени цикла вырабатываются, чтобы получить

«(Š— 1) xi и е - О, т

ixi «(Š— 1) т е - - 1, 10

Т" ((Т ((Т .

В момент срабатывания блока сравнения

4 (1=(.,-;) действительно равенство

f, (t.i) = >з (.,1) поэтому по (1)

t«(i — 1) tä In 1 )

U3(txi ) 1 (Е1 20

В интервале времени „1 (/ (/«(е+1) напряжение на конденсаторе управляемой резистивно-емкостной цепи 2 (Еа (л з (txi)

f1 («1 «(Е+1))

U1

Таким же образом по (3) в интервале времени (л(Š— 1) C (txi) напряжение на конденсаторе резпстивно30 емкостной цепи 3 (t t ) — » 3 («(е — 1)) (6)

У1

Выражения (5) и (6) подтверждают, что 35 предлагаемое устройство выполняет операции перемножения и деления напряжений.

В интервале времени (t,(i ц — t,) запоминание результата операции выполняет резистивно-емкостная цепь 3, а в интервале 40 времени (/,е — t,(е+1)) — цепь 2. Напряжение на выходе устройства определяется выражениемм (4) ., Работа устройства возможна только при

U>) з. 45

Возможная блок-схема блока управления, построенного на элементах дискретной техники, приведена на фиг. 5. Принцип действия этого блока управления поясняют графики, приведенные на фиг. 6. В состав 50 каждой управляемой резистивно-емкостной цепи входят два электронных ключа; один для заряда, второй для разряда. Сигналы для управления этими ключами раздельно поступают на управляющие входы каждого ключа: с выхода «а» на ключ разряда, а с выхода «б» вЂ” на ключ заряда, Когда сигнал на ключ не поступает — он закрыт, а при наличии сигнала — открывается.

Изменение режима работы управляемых резистивно-емкостных цепей введением режима хранения результата операции для цепей 2 и 3, исключение электронного ключа, блока аналоговой памяти, блока выделения минимального сигнала и изменение схемы устройства дало положительный технический эффект, которым является упрощение устройства, повышение его надежности и точности работы.

Формула изобретения

Устройство для умножения и деления напряжений, содержащее две управляемые резистивно-емкостные цепи, входы которых соединены с первым и вторым входом устройства, выход первой из которых соединен с первым входом блока сравнения, второй вход которого соединен с третьим входом устройства, блок управления, выходы которого соединены с управляемыми входами управляемых резистивно-емкостных цепей, отличающееся тем, что, с целью упрощения устройства и повышения точности работы, оно дополнительно содержит блок выделения максимального сигнала, управ-. ляемую резистивно-ем костную цепь, вход кото рой соединен с входом второй управляемой резистивно-емкостной цепи, а выход соединен с первым входом блока выделения максимального сигнала, второй вход блока выделения максимального сигнала соединен с выходом второй управляемой резистивно-емко стной цепи, управляемый вход дополнительно введенной резистивноемкостпой цепи соединен с выходом блока управления, вход которого соединен с выходом блока сравнения.

Источники информации, принятые во внимание при экспертизе

1, Патент CILIA № 3423580, кл. 235 †1, 1969.

2. Патент США № 3492471, кл. 235 — 194, 1967.

590762 о о Ь э с>

Составитель Л. Снимщикова

Техред А. Камышникова Корректор 3. Тарасова

Редактор P. Киселева

Заказ 1700/6 Изд. № 587 Тираж 818

НПО Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, K-35, Раушская наб., д. 4/5

Подписное

Типография, пр, Сапунова, 2

Устройство для умножения и деления напряжений Устройство для умножения и деления напряжений Устройство для умножения и деления напряжений Устройство для умножения и деления напряжений 

 

Похожие патенты:

Изобретение относится к электрическим вычислительным устройствам и может быть использовано в измерительной технике

Изобретение относится к области вычислительной техники и может найти применение в аналоговых, цифро-аналоговых, специализированных устройствах и вычислительных машинах
Наверх