Арифметическое устройство

 

ОП ИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОУСКОМУ СВИ ОИЛЬСТВУ

Союз Советских

Социалистических

Республик

o))798822 (63) Дополнительное к авт. саид-ву (22) Заявлено 070379 (21) 2735830/18-24 (Я)М. Кл, с присоединением заявки М (23)Приоритет

G 06 F 7/38

Госуддрствеииый комитет

СССР ио демам изобретеыий и открытий

Опубликовано 230181. Бюллетень Н9 3

Дата опубликования описания 230131 (53) УДК 681.325 (088.8) (72) Авторы изобретения

З.Я. Лейтан, Т.В. Рогинская и A Ã. Астров

Государственное союзное конструкторско-технологическое бюро по проектированию счетных машин (71) Заявитель (54) АРИФМЕТИЧЕСКОЕ УСТРОЙСТВО!

Изобретение относится к вычислительной технике, в частности, к электронным клавишнйм вычислительным ма уннам (ЭКВМ) с двоично-десятичной арифметикой., 5

Известно арифметическое устройство (Ау) электронной клавиШной вычислительной машины Искра-112, содержащее многоразрядный регистр сдвига, сумма- 1„ тор, схему коррекции, регистр коррекции, схемы И, ИЛИ, схему управления импульсами сдвига регистра. Выход старшей тетрады многоразрядного ре« гистра через схемы И, ИЛИ соединен с входом младшей тетрады регистра и с 15 входом сумматора. При отсутствии операции информация в регистре циркулирует с выхода старшей тетрады на вход младшей, циркуляция информации через сумматор запрещена. При выполнении 20 операции запрещается циркуляция информации с выхода регистра на вход и выход старшей тетрады подключается ко входу сумкатора. Информация проходит через сумматор, регистр коррекции (длиной в тетраду), схему коррекции и поступает íà вход младшей тетрады регистра. При этом происходит как бы удлинение регистра на тетраду (нз-за регистра коррекции), следовательно, 30 увеличивается количество сдвигов в регистре (1) .

Однако число сдвигов информации; нри отсутствии операций и при опера- ции различно. Поэтому АУ требует дополнительной схемы управления импульсами сдвига, анализирующей наличие операции, что увеличивает объем оборудования и усложняет структуру АУ.

Наиболее близким к предлагаемому является АУ, содержащее, сумматор, регистр коррекции, схему коррекции, многозарядный регистр, триггер управления,. схемы И, ИЛИ и управляющие цепи. Для выравнивания количества сдви,гов информации при отсутствии опера,ции с количеством сдвигов при выполнении арифметических операций, при которых информация в регистре должна пройти через сумматор, старшая тетрада регистра соединена с остальными тетрадами через,дополнительный эле- мент ИЛИ. Прн отсутствии операции информация в регистре циркулирует с выхода на вход через дополнительный элемент И, а эапис. с выхода сумматора на вход регистра запрещается тригrepoM управления. Прн выполнении операции циркуляция информации с выхода на вход регистра запрещается, а так798822 же запрещается триггером управления связь старшей тетрады с остальными тетрадами, ко входу которых через дополнительный элемент ИЛИ подключается выход схемы коррекции 23.

Поскольку между сумматором и блоком коррекции включен тетрадный регистр коррекции, количество сдвигов информации остается таким же, как и при отсутствии операции.

Недостаток АУ вЂ” наличие дополнительных элементов И, ИЛИ, триггера управления, дополнительного тетрадного регистра коррекции и дополнительных связей.

Цель изобретения — упрощение структуры Ау и уменьшение оборудования. 35

Поставленная цель достигается тем, что в арифметическом устройстве, содержащем тетрады регистра результата, сумматор, первый вход которого подключен к первому входу устройства, Зъ блок коррекции и элемент.И, первый вход которого соединен с выходом последней тетрады регистра результата, а второй вход подключен ко второму входу устройства, выход элемента И подключен ко второму входу сумматора, выход которого соединен со входом первой тетрады регистра результата, выход которой соединен со входом блока коррекции, выход которого подключен ко входу второй тет- 30 рады регистра результата °

На чертеже представлена блок-схема устройства.

Устройство содержит регисТр результата, состоящий из п-тетрад регист- 35 ра 1 и первой тетрады регистра 2,: ,сумматора 3 блока 4 коррекции, элемента И 5.

Арифметическое устройство работает следующим образом.

Хранение информации в старшей тетраде 2 и остальных тетрадах регистра

1 в режиме отсутствия арифметической операции происходит путем циркуляции информации с выхода регистра 1 через 45 элемент И 5 на вход сумматора 3 при наличии признака на входе б. На второй вход сумматора по входу 7 в этом случае второй операнд не подается.

Тогда информация с выхода элемента $g

И 5 поступает в сумматор 3, складывается с нулем и неизменная записыва тся в первую тетраду 2. С выхода йервой тетрады 2 информация поступает на вход блока 4 коррекции. Так как коррекция не нужна, то информация не изменяется и с выхода блока

4 коррекции поступает на вход второй тетрады регистра 1 и т.д.

В момент начала цикла арифметической операции информация в тетра- 40 дах регистра расположена всегда таким образом, что в первой тетраде 2 располагается старший разряд, а на выходе регистра 1 находится младший разряд. 65

Через элемент И 5 на сумматор 3 в течение первой тетрады поступает младший разряд регистра 1.

По входу 7 на сумматор 3 в это же время поступает младший разряд второго операнда.

В это же время с выхода первой тетрады 2 старший разряд через блок коррекции записывается в соседнюю, вторую тетраду регистра 1. На сумматоре

3 выполняется по-битно сложение младшего разряда регистра 1 с младшим разрядом второго операнда и сумма по-битно записывается в первую тетраду 2.

К началу второй тетрады в первой тетраде 2 регистра результата записана сумма младших разрядов. На сумматоре 3 начинается сложение вторых разрядов, а сумма младших разрядов, проходя через блок 4 коррекции, на котором при необходимости корректируется,записывается во вторую тетраду регистра (1j.

К началу старшей тетрады старший разряд, находившийся в начале цикла операции в первой тетраде 2, расположен в младшем разряде .регистра 1.

В течение старшей тетрады старший разряд с выхода регистра 1 поступает на сумматор 3, складывается со старшим разрядом второго операнда и сумма записывается в первую тетраду 2.

Цикл выполнения арифметической операции закончен.

В новом цикле (режим отсутствия арифметической операции) по входу 7 второй операнд на сумматор 3 не по- . дается и информация циркулирует с выхода регистра 1 на вход сумматора 3 и дальше на .вход первой тетрады 2.

Длина цикла АУ в режиме хранения информации и в режиме арифметической операции одинакова и постоянна и равна емкости тетрад регистра 1 плюс тетрада 2.

Исключение из структуры АУ дополнительных .элементов И, ИЛИ, триггера управления, регистра коррекции и использование старшего разряда регистра в качестве регистра коррекции позволяет упростить структуру устройства и уменьшить оборудование. формула изобретения

Арифметическое устройство, содержащее тетрады регистра результата, сумматор, первый вход которого подключен к первому входу устройства, блок коррекции и элемент И, первый вход которого соединен с выходом последней тетрады регистра результата, а второй вход подключен ко второму входу устройства, о т л и ч а ющ е е с я тем, что, с целью .уменьшения количества оборудования, выход

798822

Составитель Н. Измайлова

Редактор В. Еремеева Техред М. Коштура Корректор О. Ковннская

Заказ 10048/66 Тираж 756 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д.4/5

Филиал ППП Патент, г.Ужгород, ул.Проектная, 4 элемента И подключен ко второму входу сумматора, выход которого соеди нен со входом первой тетради регистра результата, выход которой соединен со входом блока коррекции, выход. которого подключен ко входу второй тетрады регистра результата.

Источники информации, принятые во внимание при экспертизе

1. Техническое описание щбэ.050.

031. Завод УВМ r.oðåë.

2. Авторское свидетельство СССР

Р 454549, кл. G 06 F 7/38, 1973 (прототип).

Арифметическое устройство Арифметическое устройство Арифметическое устройство 

 

Похожие патенты:

Квадратор // 788106

Изобретение относится к системам связи между главной и подчиненными станциями

Изобретение относится к вычислительной технике и предназначено для использования в цифровых вычислительных машинах

Изобретение относится к вычислительной технике и может применяться в системах управления в качестве спецвычислителя с целью принятия решений в условиях неопределенности, а также при оперативном управлении технологическими процессами по нечетким алгоритмам

Изобретение относится к вычислительной технике и может быть использовано в спецвычислителях для вычисления производных

Изобретение относится к области вычислительной техники и предназначено, в частности, для цифровой обработки массивов данных в реальном масштабе времени

Изобретение относится к электронно-вычислительной технике

Изобретение относится к области цифровой вычислительной техники и предназначено для моделирования комбинаторных задач при проектировании радиоэлектронной аппаратуры, автоматизированных систем управления и средств электронной вычислительной техники

Изобретение относится к системам обработки данных, которые осуществляют арифметические операции
Наверх