Динамическое запоминающее устройство

 

ОП ИСАНИЕ

ИЗОБРЕТЕНИЯ

Х АВТОРСКОМУ СВИ ИТЕЛЬСТВУ

Союз Советских

Социалистических

Республик ро881 858 (61) Дополнительное к авт. свид-ву (22) Заявлено 110 7 Э (21) 2815720/18-24 с присоединением зеявки Ио (23) Приоритет

Опубликовано 15.1181 Бюллетень Н942

Дата опубликования описания 15. 11. 81 (я)м. к.

G 11 С 11/4() Государственный комитет

СССР по делам изобретений и открытий (53) УДК 681. 327. 6 (088 8) С.A.Åðåìèí, A.È.Ñòîÿíoâ, В.А.Сухоруков и В.С.Хорошунов

I

1 ! (72) Авторы изобретения (71) Заявитель (54 ) ДИНАМИЧЕСКОЕ ЭАПОМИНИОЩЕЕ УСТРОЙСТВО

Изобретение относится к вычислительной технике и может быть использовано для записи информации в вычислительных устройствах интегрального исполнения.

Известны запоминающие устройства с произвольной выборкой информации, содержащие матричный накопитель. на .транзисторных ячейках памяти (11 и (211О

Недостатком этих устройств является малая надежность.

Наиболее близким к изобретению является динамическое запоминающее устройство, содержащее матричный накопитель, дешифраторы строк и столбцов, усилители считывания и блоки управления и .ввода-вывода информации (3).

Недостатком известного устройства является малая надежность, обусловленная низким уровнем напряжения в ячейках памяти матричного накопителя.

Цель изобретения — повышение надежности устройства.

Поставленная цель достигается тем, что в динамическое запоминающее устройство, содержащее матричный накопитель информации, выполненный, например, на транзисторных ячейках памяти, формирователи адресных сигналов, выходы которых соединены с соответствующими адресными шинами матричного накопителя информации, дешифратор строк, выходы которого соединены с входами соответствующих формирователей адресных сигналов, введены управляемый генератор импульсов, накопительные элементы и дополнительные формирователи адресных сигналов, причем входы управляемого генератора импульсов подключены к соответствующим выходам матричного накопителя информации, а выход - к первым входам дополнительных формирователей адресных сигналов, вторые входы которых подключены к входам соответствующих формирователей адресных сигналов, а выходы — через соответствующие накопительные элементы к выходам соответствующих формирователей адресных сигналов.

На чертеже показана функциональная схема предлагаемого динамического запоминающего устройства.

Устройство содержит матричный накопитель 1 информации, выполненный на транзисторных ячейках памяти, адресные шины 2, формирователи 3 ад881858 ресных сигналов, накопительные элементы 4, дополнительные формирователи 5 адресных сигналов, управляемый генератор б импульсов и дешифратор 7 строк.

В режиме записи с помощью дешифратора строк производится выбор строки, при этом на входе выбранного формирователя адресного сигнала формируется высокий уровень напряжения, на выходе также появляется высокий уровень напряжения и адресные транзисторы ячеек памяти открываются.

Как только напряжение на адресной шине достигает определенного уровня, на выходе управляемого генератора импульсов формируется напряжение, которое включает дополнительные формирователи. Выходные сигналы формирователей через накопительные элементы поступают на адресные шины, увеличивая напряжение на ячеиках памяти. Величина дополнительного напряжения, поступающего на адресную шину, определяется делителем, оораэованным емкостью накопительного элемента и параэитной емкостью адресной шины, что позволяет использовать при считывании менее чувствительные усилители и использовать более низкие напряжения источника питающего напряжения, повысив тем самым надежность запоминающего устройства.

Формула изобретения

Динамическое запоминающее устройство, содержащее матричный накопи" тель информации, выполненный, например, на транзисторных ячейках памяти, формирователи адресных сигналов, выходы которых соединены с соответст" вующими адресными шинами матричного накопителя информации, дешифратоР строк, выходы которого соединены с входами соответствующих формирователей адресных сигналов, о т л и ч а ю щ е е с я тем, что,с целью повышения надежности, в него введены управляемый генератор импульсов, накопительные элементы и дополнительные формирователи адресных сигналов, причем входы управляемого генератора импульсов подключены к соответст15 вующим выходам матричного накопителя информации, а выход — к первым входам дополнительных формирователей адресных сигналов, вторые входы которых подключены к входам соответст;ф вующих формирователей адресных сигналов, а выходы — через соответствующие накопительные элементы к выходам соответствующих формирователей адресных сигналов.

Источники информации, принятые во внимание при экспертизе

1. IEEE JournaL of So(id-State

Circuits, чо6 SC-8, Р 5, рр. 305310.

30 2. Электроника, 1976, Р 4, .с. 44-52 °

З.Hiñãîåiectгопics anti Retiab i

ty,1977,чо}, 16,рр.431-448(прототип) ВНИИПИ Заказ 9985/79

Мираж á48 Подписное

Филиал ППП "Патент", r.Ужгород,ул.Проектная,4

Динамическое запоминающее устройство Динамическое запоминающее устройство 

 

Похожие патенты:

Изобретение относится к микроэлектронике и может быть использовано для создания ЭРПЗУ с повышенной информационной плотностью на основе МОНОП-транзисторов, в частности, перепрограммируемых инжекцией горячих носителей заряда

Изобретение относится к вычислительной технике и может быть использовано для создания постоянных (ПЗУ) и репрограммируемых (РПЗУ) запоминающих устройств повышенной информационной емкости на основе МДП-структур

Изобретение относится к полупроводниковому запоминающему устройству и, в частности, к цепи усиления напряжения (употребляемый здесь термин "цепь усиления напряжения" имеет тот же смысл, что и "усилительная схема", "цепь выработки усиленного напряжения", "однокаскадная усилительная схема с компенсационной обратной связью" и т.д.) для усиления подаваемого от системы питающего напряжения до желательного уровня усиления напряжения

Изобретение относится к вычислительной цифровой технике, конкретно к конструкции ячейки памяти с вертикально расположенными друг над другом пересечениями

Изобретение относится к способу регенерации ячеек памяти в динамическом запоминающем устройстве с произвольным доступом и, в частности, к способу, который уменьшает помехи регенерации на напряжении стока динамического запоминающего устройства с произвольным доступом, имеющего КМОП-структуру

Изобретение относится к электронной технике

Изобретение относится к запоминающей ячейке статического ЗУПВ

Изобретение относится к схемному устройству с некоторым числом электронных схемных компонентов, состояние которых может переводится в исходное состояние
Наверх