Реверсивный счетчик

 

ОП ИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз . Соввтсинк

Соцналнстнчеснни

Республик (61) Донолннтельное к авт. свнд-ву— (22) Заявлено 1К0680 (21) 2941149/18-21 с присоединением заявки №(23) ПриоритетОпубликовано 3Q9182. Бюллетень № 4

Дата опубликования описания 300 1.82 (5t)M. Кл.

Н 03 К 23/00 фкударстюпвй коттитет

СССР ао делан изобретение н втерытвЯ (53) УДК 621. 374 (088.8) (72) Авторы изобретения

В.Э. Петров, А.В.Батов, E.Ô. Тоще и А.Э. Петров (71) Заявитель (54) РЕВЕРСИВНЫЙ СЧЕТЧИК

Изобретение относится к автоматике и вычислительной технике и может быть использовано при реализации технических средств в этих областях.

Известен реверсивный счетчик импульсов, содержащий входную шину, 1 шину управления и последовательно соединенные разряды (11.

Недостаток известного устройства †. то относительно низкая помехоустойчивость °

Известен реверсивный счетчик импульсов, содержащий и последовательно соединенных групп разрядов, счетный вход и вход управления которых соединены соответственно с входной шиной и шиной управления L21.

Недостатком известного устройства является низкая помехоустойчивость, связанная с тем, что в результаТе сбоя элементы памяти могут изменить свое состояние.

Цель изобретения - повышение устойчивости к сбоям.

Поставленная цель достигается тем, что в реверсивный счетчик, содержащий и последовательио соединенных групп разрядов, входную шину и ыину управления, введены три элемента НЕ, элемент И, а в каждую группу разрядов, кроме первой, дешифраторы единиц, нулей и триггер, в первую группу разрядов введены дешифраторы единиц и нулей, в каждой группе разрядов прямые и инверсные выходы разрядов группы соединены соответственно с входами дешифраторов единиц и нулей, вход установки в ноль соединен с прямым выходом триггера, вход установки в единицу которого соединен с выходом дешифратора нулей и с дополнительным входом дешифратора нулей предыдущей группы разрядов, выход дешифратора единиц которой соединен с дополнительным входом дешифрато902264

55 ра единиц и с входом установки в ноль ..триггера последующей группы разря. дов, шина управления соединена с дополнительным входом дешифратора единиц первой группы разрядов и с входом первого элемента НЕ, выход которого соединен с входом управления групп разрядов и с дополнительным входом дешифратора нулей последней группы разрядов, выход дешифратора единиц которой соединен через второй элемент НЕ с первым входом элемента И, выход дешифратора нулей первой группы разрядов соединен через третий элемент НЕ с вторым входом элемента И, третий вход и выход которого соединены соответственно с входной шиной и счетным входом групп разрядов.

На чертеже представлена блоксхема реверсивного счетчика.

Устройство включает дешифраторы

1-1 - t-3 нулей, дешифраторы 2-1

2-3 единиц, триггеры 3-1-3-2, элементы НЕ 4-6, элемент И 7, последовательно соединенные группы 8-1

8-3 разрядов, входную шину 9 и шину 10 управления.

На чертеже прямые выходы разрядов групп 8-t - 8-3 разрядов соединены соответственно с входами дешифраторов 2-1 — 2-3 единиц, инверсные выходы разрядов групп 8-1 - 8-3 разрядов соединены соответственно с входами дешифраторов 1-1 - 1-3 нулей входы сброса групп 8-2, 8-3 соединены соответственно с прямыми выхода- ми триггеров 3-1, 3-2, входы уста" новки е единицу которых соединены соответственно с выходами дешифраторов 1-2, 1-3 нулей и соединены соответственно с дополнительными входами дешифраторов 1-1, 1-2 нулей, выходы дешифраторов 2-1, 2-2 единиц соединены соответственно с входами установки в ноль триггеров 3 1р 3-2 и соединены соответственно с дополнительными входами дешифраторов 2-2, 2-3 единиц.

Шина 10 управления соединена с дополнительным входом дешифратора

2-1 единиц и соединена через элемент НЕ 4 с входом управления групп

8-1 - 8-3 разрядов и с дополнительным входом дешифратора 1-3 нулей, выходы дешифратора 2-3 единиц и дешифратора 1-1 нулей соединены соответственно через элементы 5 и 6

30, 35

НЕ с первым и вторым входами элемента И 7, третий вход и выход которого соединены соответственно с входной шиной 9 и счетньм входом групп 8-1 - 8-3 разрядов.

Устройство работает следующим образом.

При поступлении тактовых сигналов на входную шину 9 счетчика, счетчик переключается в режиме вычитания или сложения в зависимости от сигнала на шине 10 управления. В процессе работы на выходах триггеров 3-1, 3-2 периодически возникают сигналы, подтверждающие состояния соответствующей группы разрядов реверсивного счетчика.Дешифраторы 1-1 - 1-3 нулей, дешифраторы 2-1 - 2-3 единиц, а также элементы НЕ 5 и 6 формируют сигналы, закрывающие элемент И 7 и не допускающие переполнения счетчика как в режиме сложения, так и в режиме вычитания.

Эффективность изобретения заключается в том, что вероятность сбоя разрядов в предлагаемом счетчике меньше, так как в процессе функционирования счетчика большое количество групп разрядов фиксируется в соответствующем состоянии сигналами по установочным входам.

Следует также отметить, что дешифраторы нулей и единиц в ряде случаев уже содержатся в схеме исходного реверсивного счетчика (например устройства с одновременным переносом во все разряды}. В этом случае устройство существенно упрощается.

Формула изобретения

Реверсивный счетчик импульсов, содержащий и последовательно соединенных групп разрядов, входную шину и шину управления, о т л и ч а ю -. шийся тем, что, с целью повышения устойчивости к сбоям, в него введены три элемента НЕ, элемент И, а в каждую группу разрядов, кроме первой, дешифраторы единиц, нулей и триггер, в первую группу разрядов введены дешифраторы единиц и нулей, в каждой группе разрядов прямые и инверсные выходы разрядов группы соединены соответственно с входами дешифраторов единиц и нулей, вход установки в ноль соединен с прямым выходом триггера, вход установки в единицу которого соединен с выСоставитель Ранов

Редактор А. Иотыль Техред . И.Тепер Корректор О Билак

Заказ 12427/71 Тираж 953 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, йосква, Ж-35, Раушская наб., д. 4/5

Филиал ППП"Патент", г. Ужгород, ул. Проектная, 4

/ ходом дешифратора нулей и с дополнительным входом дешифратора нулей предыдущей группы разрядов, выход дешифратора единиц которой соединен с дополнительным входом дешифратора единиц и с входом установки в ноль триггера последующей группы разря. дов, шина управления соединена с дополнительным входом дешифратора единиц первой группы разрядов и с входом первого элемента НЕ, выход которого соединен с входом управления rpynn разрядов и с дополнительным входом дешифратора нулей последней группы разрядов, выход дешифратора единиц которой соединен через второй элемент HE с первым

902264 6 входом элемента И, выход дешифрагора1 нулей первой группы разрядов соединен через третий элемент НЕ с вторым вхо дом элемента И, третий вход и выход . которого соединены соответственно с входной шиной и счетным входом групп разрядов.

Источники информации, принятые во внимание при экспертизе

1. Букреев И.H. и др. Иикроэлектронные схемы цифровых устройств.

"Сов. радио", 1975, с. 175, рис.5 13

2. Балакай В.Г. и др. Интегральные схемы Allll и ЦАП. И., "Энергия", 1978,с. 50,рис.1-14 (прототип).

Реверсивный счетчик Реверсивный счетчик Реверсивный счетчик 

 

Похожие патенты:

Изобретение относится к импульсной технике и предназначено для использования в автоматических устройствах для деления изменяющегося во времени периода следования масштабных импульсов, угловых отметок и т.д., например, в аппаратуре диагностики карбюраторных двигателей, дизелей, турбин, насосов и т.д

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления

Изобретение относится к автоматике и импульсной технике и может найти применение в системах управления, контроля, измерения, устройствах связи и других устройствах различных отраслей техники

Изобретение относится к устройствам распределения импульсов тока и может найти применение в системах управления, контроля, измерения, устройствах связи

Изобретение относится к цифровой микроэлектронике, в частности к микросхемам на эмиттерно-связанной логике

Изобретение относится к области вычислительной техники и может быть использовано в качестве быстродействующего двоичного счетчика

Изобретение относится к импульсной технике и может быть использовано в различных цифровых устройствах
Наверх