Блок воспроизведения для запоминающего устройства

 

(1% (И) СОЮЗ COBETCHHX

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

ВСЮ а 11 с 7 OO

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н ABTOPCHONlY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (61) 902070 (21) 3404354/18-24 (.22) 26,03,82 (46) 07,07,83, Бюл. 9 25 (72) A.È.Ñàâåëüåâ (71) Московский ордена Трудового

Красного Знамени текстильный институт им. A.Í.Косыгина (53) 681.327 (088.8) (56) 1. Авторское свидетельство СССР

9 902070, кл. G 11.С 7/00, 1980 (прототий).

I (54) (57) БЛОК ВОСПРОИЗВЕДЕНИЯ ДЛЯ

ЗАПОМИНАЮЩЕГО УСТРОИСТВА по авт.св.

М 902070, отличающийся тем, что, с целью расширения области применения блока за счет возмокности его работы с разнополярными сигна-" лами считывания, в него введены триггер, один из входов которого является управляккдим входом блока, элемент ИЛИ и элемент задержки, вход которого соединен с выходом второго предварительного усилителя воспроизведения, а выход - с одним из входов . элемента ИЛИ, другой вход которого яВляется установочным входом блока, .а выход соединен с другим входом триггера, выход которого подключен к одному из входов усилителя воспроизведения.

1027778

° ь

Изобретение относ Фхся к вычислительной технике и может быть использовано s магнитных запоминающих устройствах.

По основному авт. св. М 902070 известен блок воспроизведения для запоминающего устройства, содержащий первый предварительный.усилитель воспроизведения, вход которого подключен к одному из входов блока, второй предварительный усилитель воспроизведения, вход которого подсоединен к другому входу блока, дискриминатор и формирователь стробирующих импульсов, выходы которых соединены с соответствующими входами усилителя воспроизведения, два инвертора, два сумматора и делитель напряжения, вход которого подключен к выходу второго предварительного усилителя воспроизведения, к входу формирователя стробирующих импульсов и к входу, первого сумма- тора, второй вход которого подключен к выходу первого инвертора, а выход — к входу второго инвертора, выход которого подключен к первому входу второго сумматора, второй вход которого соединен с входом первого инвертора и выходом первого предварительного усилителя воспроизведения, причем выход второго суммато" ра подключен к усилителю воспроиз-ведения, а выход делителя на,пряжения « «ê вхОду дискриминато». ра С13.

0 данном блоке второй сумматор и усилитель воспроизведения для выполнения функции полного подавления помехи представляют собой дифференциальный усилитель восйроизведения., усиливающий сигналы чтения только положительной полярности. Поэтому его использование ограничено вследствие того, что запоминающие устройства различных систем могут .иметь сигналы чтения и единицы разной полярности в зависимости от адреса считываемой информации из-за специфики прошивки запоминающих кассет. Это сужает область применения блока. цель изобретения - расширение области применения блока за счет возможности его работы с разнополярными сигналами считывания.

Поставленная цель достигается тем, что в блок воспроизведения дпя запоминающего устройства введены триггер, один из входов которого является управляющим входом блока, элемент ИЛИ и элемент задержки, вход которого соединен с выходом второго предварительного усилителя воспроизведения, а выход — с одним из входов элемента ИЛИ, другой вход которого является установоч ным входом блока, а выход соединен с другим Входом триггера выход которого подключен к одному из входов усилителя воспроизведения.

На чертеже изображена структурная схема блока воспроизведения для запоминающего устройства.

Блок воспроизведения содержит первый предварительный усилитель 1 воспроизведения, имеющий вход 2, второй предварительный усилитель 3 воспроизведения, имеющий вход 4, делитель 5 напряжения, первый сум30 матор б, первый инвертор 7, второй сумматор В, второй инвертор 9, усилитель 10 воспроизведения, формирователь 11 стробирующих импуль15

При выделении единичного сигнала

65 "чтения отрицательной полярности по сов, дискриминатор 12, элемент 13 задержки, элемент ИЛИ 14, один из входов которого является установочным входом 15 блока, и триггер 16, один из входов которого является управляющим входом 17 блока.

Устройство работает следующим образом.

При считывании сигнала положительной полярности сигнал вместе е помехой поступает по входу на усилитель 1, с выхода которого усиленный слгнал чтения подается на входы инвертора 7 и сумматора 8.

Одновременно по входу 4 на усилитель 3 поступает эталонный сигнал. который после линейного усиления подается на формирователь 11, на делитель 5 напряжения и на один из входов сумматора 6, на другой вход которого за счет инвертора 7 приходит сигнал чтения обратной полярности. После сложения этих сиг налов на выходе сумматора б импульс напряжения будет соответствовать

40 нулевому сигналу с учетом наличия помехи .на входе 2. Этот импульс напряжения поступает на вход йивертора 9„ а затем на один из входов сумматора 8, на.- другой вход которо45 ro поступает усиленный сигнал чтения . Сумматор 8 образует вместе с усилителем 10 дифференциальный усилитель воспроизведения. На одни из входов усилителя 10 подаются соответственно строб-импульсы с формирователя 11 и уровень дискриминации с дискриминатора 12.. 8 данном режиме на другой вход усилителя

10 с триггера 16 подается соответствующее напряжение для управления усилением сигнала чтения положительной полярности за счет установки триггера через элемент ИЛИ 14 в одном из устойчивых состояний по нулевому сигналу установки, поступившему в начале работы блока на вход 15, или по сигналу с элемента 13 задержки при последующей его работе.

1027778

Составитель B.Ðóäàêîâ .Редактор А.Лежнина Техред,Щ, Костик: КорректорС.Шекмар

Юй ЮЮ

Заказ 4749/56 Тираж 594 Подписное

ВНИИПЯ Государственного комитета СССР по делам изобретений и открытий

113035, Иосква, Ж-35, Раушская наб., д. 4/5

Филиал IIGII "Патент", г. ужгород, ул. Проектная, 4 входу 17 поступает управляющий сигнай, который устанавливает триггер

1б в противоположное состояние. За счет этого происходит управление усилителем 10 и усиление сигнала чтения отрицательной полярзюсти. э.

Использование изобретения позволяет, не снижая высокой помехоэащищенности, применять блок для усиления сигналов чтения как положительной, так н отрицательной полярности без значительных дополнительных затрат.

Блок воспроизведения для запоминающего устройства Блок воспроизведения для запоминающего устройства Блок воспроизведения для запоминающего устройства 

 

Похожие патенты:

Изобретение относится к электронике и предназначено для использования в синхронных оперативных запоминающих устройствах

Изобретение относится к видеооперативным запоминающим устройствам и может быть использовано в качестве двухпортовой памяти

Изобретение относится к синхронной динамической памяти с произвольным доступом

Изобретение относится к полупроводниковому запоминающему устройству с множеством запоминающих ячеек и применяется преимущественно в картах со встроенной микросхемой, таких как карты-удостоверения, кредитные карты, расчетные карты и др

Изобретение относится к электронной технике

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к способу введения и отображения данных, в частности к способу автоматического сохранения информации о дате первого использования электронного устройства после его покупки

Изобретение относится к схемному устройству с некоторым числом электронных схемных компонентов, состояние которых может переводится в исходное состояние
Наверх