Устройство для записи информации в оперативную память

 

УСТРОЙСТВО ДЛЯ ЗАПИСИ ИНФОРМАЦИИ Б ОПЕРАТИВНУЮ ПАМЯТЬ, содержащее первьй счетчик, первый и второй дешифраторы, первые элемент И и триггер , коммутаторы с первого по пятый, выходы которых подключены ко входам блока ввода информации,датчик кодов, переключатель, причем одни из выходов первого счетчика подключены к информационным входам первого дешифратора, другие к информан.ионным входам второго дешифратора, выходы дешифраторов подключены к информационным входам коммутаторов, отличающе е с я тем, что, с целью упрощения устройства, в него введены второй счетчик, элемент ИЛИ и элементы Ии триггеры со второго по пятый, причем первый выход второго дешифратора подключен к управляющему входу первого коммутатора и первым установочным входам второго и третьего триггеров, второй выход второго дешифратора подключен к первым входам первого и второго элементов И, треТий выход второго дешифратора подключен к первым входам третьего и четвертого элементов И, четвертый выход второго дешифратора подключен к первым установочным входам четвертого и пятого триггеров , выходы элементов И с первого по четвертый подключены соответственно к управляющим входам коммутаторов со второго по пятый, выход пятого элемента И подключен к первому входу элемента ИЛИ, выход первого триггера подключен ко вторым установочным входам второго и третьего триггеров и второму входу элемента ИЛИ, прямой и инверсный выходы второго триггера подключены соответственно ко вторым входам первого и второго элементов И, прямой и инверсньш выходы третьего триггера подключены соответственно ко вторым входам третьего и четвертого элементов И, прямой выход четвертого триггера подключен к первому входу пятого элемента И, второму установочному входу пятого триггера , а инверсный выход - ко входу сброса пятого триггера, выход которого подключен ко второму входу пятого элемента И, выход датчика кодов подключен к первому установочному входу первого триггера, первый выход переключателя подключен ко входу сброса четвертого триггера, второй выход переключателя - ко второму установочному входу четвертого триггера, входы сброса второго счетчика, первого триггера и счетный вход первого счетчика соединены и являются первым входом устройства, счетный вход второго счетчика, управляющий вход второго дешифратора, второй установочный вход первого триггера и третий вход пятого элемента И объединены и являются вторым входом устройства, вькодом которого является выход элемента ИЛИ, выход второго счетчика подключен ко входам сброса первого счетчика, вто рого и третьего триггеров, первьй и

СОЮЗ СОБЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН зг5ц С 11 С 7/00

66 6

° Ф, 1 6

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3477666/18-24 (22) 30.07.82 (46) 15.05.84. Вюл, 116 )8 (72) В. Д. Глапков (53) 681.327(088.8) (56) 1. Авторское свидетельство СССР

N - 482805, кл. С 11 С 7/00, 1974, 2. Авторское свидетельство СССР

Ф 516097, кл. G ll С 7/00, 1974 (прототип). (54)(57) УСТРОЙСТВО ДЛЯ ЗАПИСИ ИНФОРМАЦИИ В ОПЕРАТИВ11У1г1 ПАМЯТЬ, содержащее первый счетчик, первый и второй дешифраторы, первые элемент И и триггер, коммутаторы с первого по пятый, выходы которых подключены ко входам

/ блока ввода информации, датчик кодов, переключатель, причем одни из выходов первого счетчика подключены к информационным входам первого цешифратора, другие — к информационным входам второго дешифратора, выходы дешифраторов подключены к информационным входам коммутаторов, о т л и ч а ю щ е е с я тем, что, с целью упрощения устройства, в него введены второй счетчик, элемент ИЛИ и элементы И и триггеры со второго по пятый, причем первый выход второго дешифратора подключен к управляющему входу первого коммутатора и первым установочным входам второго и третьего триггеров, второй выход второго дешифратора подключен к первым входам первого и второго элементов И, третий выход второ" го дешифратора подключен к первым входам третьего и четвертого элементов И, четвертый выход второго дешифратора подключен к первым установочным входам четвертого и пятого триггеров, выходы элементов И с первого

„„SU„„1 О92562 А по четвертый подключены соответствен. но к управляющим входам коммутаторов со второго по пятый, выход пятого элемента И подключен к первому входу элемента ИЛИ, выход первого триггера подключен ко вторым установочным входам второго и третьего триггеров и второму входу элемента ИЛИ, прямой и инверсный вьгходы второго триггера подключены соответственно ко вторым входам первого и второго элементов

И, прямой и инверсный выходы третьего триггера подключены соответственно ко вторым входам третьего и четвертого элементов И, прямой выход четвертого триггера подключен к пер" вому входу пятого элемента И, второму установочному вхоцу пятого триггера, а инверсный вьгход — ко входу сброса пятого триггера, выход которого подключен ко второму входу пятого элемента И, выход датчика кодов подключен к первому установочному входу первого триггера, первый выход переключателя подключен ко входу сброса четвертого триггера, второй выход переключателя — ко второму установочному входу четвертого триггера, входы сброса второго счетчика, первого триггера и счетный вход первого счетчика соединены и являются первым входом устройства, счетный вход второго счетчика, управляющий вход второго дешифратора, второй установочный вход первого триггера и третий вход пятого элемента И объединены и являются вторым входом устройства, выходом которого является выход элемента ИЛИ, выход второго счетчика подключен ко входам сброса первого счетчика, второго и третьего триггеров, первый и

1092562 третий выходы первого дешифратора под та И, четвертый и пятый выходы первоключены к третьим установочным входам ro дешифратора подк подключены к тречетвертого и пятого триггеров, вто- тьим установочнь,м чным входам второй выход первого дешифратора подклю- го и тРетьего триг триггеров соотчен к четвертому входу пятого элемен- ветственно„.

Изобретение относится к вычислительной технике и может быть использовано для записи информации в оперативную память.

Известно устройство для записи 5 информации в оперативную память, содержащее генератор, счетчик, дешифраторы, блок ввода, коммутаторы, преобразователь кода 3 1 3.

Однако это устройство имеет малое быстродействие при коммутации различных информационных сигналов с целью

Последовательного вывода их на элементы индикации, количество которых ограничено, 15

Наиболее близким техническим решением к предлагаемому является устройство для записи информации в оператив ную память, содержащее генератор импульсов, триггер, счетчик, дешифрато ры с первого по пятый, элемент И, блок ввода, преобразователь кода, первый коммутатор, причем первый выход генератора импульсов подключен к счетному входу счетчика, второй выход — к управляющему входу дешифратора, первые выходы счетчика подключены ко входам первого дешифратора, вторые выходы счетчика подключены ко входам второго дешифратора и ко входам ввода параллельного кода преобразователя кода, третьи и четвертые выходы счетчика подключены ко входам третьего и четвертого дешифраторов соответственно, первые выходы первого и второго дешифраторов подключены к первому и второму входу первого элемента И, выходы с пятого по восьмой второго дешифратора подключены к АО

r управляющим входам с первого по четвертый преобразователя кода, первый выход третьего дешифратора подключен к третьему входу элемента И и пятому управляющему входу преобразователя кода, второй и третий выходы третьего дешифратора подключены соответственно к шестому и седьмому управляющим входам преобразователя кода, первый выход четвертого дешифратора подключен к управляющему входу третьего дешифратора, выход элемента И подключен ко входу установки "О" преобразователя кода, выходы пятого дешифратора подключены к управляющим входам первого коммутатора, входы которого подключены и информационным входам устройства (2 ).

Недостатком этого устройства являются большие аппаратурные затраты.

Кроме того, большое число электрических связей с блоком ввода препятствует удалению его на большие расстояния от устройства для создания более выгодных условий работы.

Цель изобретения — упрощение устройства.

Поставленная цель достигается тем, что в устройство для записи информации в оперативную память, содержащее первый счетчик, первый и второй дешифраторы, первые элемент И и триггер, коммутаторы с первого по пятый, выходы которых подключены ко входам блока ввода информации, датчик кодов, .переключатель, причем одни из выходов первого счетчика подключены к информационным входам первого дешифратора,, другие — к информационным входам второ —, i го дешифратора,выходы дешифраторов под ключены к информационным входам коммутаторов,введены второй счетчик, элемент

ИЛИ и элементы И и триггеры со второго по пятый, причем первый выход второго дещифратора подключен к управляющему входу первого коммутатора и первым установочным входам второго и третьего триггеров, второй выход второго дешифратора подключен к первым входам первого и второго элементов

И, третий выход второго дешифратора подключен к первым входам третьего и четвертого элементов И, четвертый выход второго дешифратора подключен к

1092562 первым установочным входам четвертого и пятого триггеров, выходы элементов И с первого по четвертый подключе. ны соответственно к управляющим входам коммутаторов со второго по пятый, 5 выход пятого элемента И подключен к первому входу элемента ИЛИ, выход первого триггера подключен ко вторым установочным входам второго и третьего триггеров и второму входу элемента ИЛИ, прямой и инверсный выходы вто. рого триггера подключены соответственно ко вторым входам первого и второго элементов И, прямой и инверсный выходы третьего триггера подключены соответственно ко вторым входам третьего и четвертого элементов И, прямой выход четвертого триггера подключен к первому входу пятого элемента И, второму установочному входу пятого триггера, а инверсный выход— ко входу сброса пятого триггера, выход которого подключен ко второму входу пятого элемента И, выход датчика кодов подключен к первому установочному входу первого триггера, первый выход переключателя подключен ко входу сброса четвертого триггера, второй выход переключателя — ко второму установочному входу четвертого 30 триггера, входы сброса второго счетчика, первого триггера и счетный вход первого счетчика соединены и являются первым входом устройства, счетный вход второго счетчика, управляющий вход второго дешифратора, второй установочный в ход первого триггера и третий вход пятого элемента И объединены и являются вторым входом устройства, выхсдом которого является вы- 40 ход элемента ИЛИ, выход второго счет-чика подключен ко входам сброса первого счетчика, второго и третьего триггеров, первый и третий выходы первого дешифратора подключены соответ- 45

ròâåííñ к третьим установочным входам четвертого и пятого триггеров, второй выход первого дешифратора подключен к четвертому входу пятого элемента И, четвертый и пятый выходы первого дешифратора подключены к тре. тьим установочным входам второго и третьего триггеров соответственно..

На фиг. 1 приведена структурная схема устройства для записи информации в оперативную память; на фиг. 2схема, иллюстрирующая закон размеще- ния обмоток координаты Х блока ввода информации, выполненного в виде

I планшета.

Устройство содержит (фиг. 1) первый и второй счетчики 1 и 2, первый и второй дешифратары 3 и 4, элементы

И 5-9 с первого по пятый, датчик 10 кодов, элемент ИЛИ 11, триггеры 1216 с первого по пятый, коммутаторы

17-21 с первого по пятый., блок ввода информаций, выполненный в виде планшета 22, переключатель 23. Позициями

24-91 обозначены соединения между блоками устройства, 92 и 93 — входы устройства, 94 — выход устройства.

Выходы 56 и 57 коммутатора 17 подключены к одноименным петлеобразным кодирующим обмоткам координаты Х планшета (фиг. 2,), выходы 58 и 59 подклю. чены к одноименным петлеобраэным обмоткам координаты Y планшета 22, вы" ходы 60-61 коммутатора 1? и выходы

68-75 коммутатора 19 подключены к од ноименньпч одноконтурным кодирующим обмоткам координаты Х планшета 22, Выходы 76-83 коммутатора 20 и выходы

84-91 коммутатора 21 подключены к од. ноименным одноконтурным обмоткам координаты Y планшета 22. Координатное поле планшета 22 разделено на 1024 прямоугольника (на фиг. 2 не показано ). Оптимальная длина сторон прямоугольника 5-50 мм.

Устройство работает только при поступлении внешних синхроимпульссв н оба входа 92 и 93. При этом начинают работать счетчик 1 и дешифраторы

3 и 4 ° Ho время действия и пульсов на выходе 40 дешифратора 4 сигналы с выходов 36-39 дешифратора 3 проходят через коммутатор 17, производя последовательный опрос двух петлеобразных обмоток 56 и 57 координаты Х и двух петлеобразных обмоток 58 и 59 координаты Y. В результате опроса кодирующих обмоток на выходе 49 дат .чика 10 появляются сигналы, воздействующие на вход триггера 12. "Единичный" сигнал на выходе 49 датчика 10 появляется только при положении его над "единичной" областью координатного поля планшета 22, образуемой опрашиваемой петлеобразной обмоткой

Во время опроса координаты 56 Х и обмотки 58 координаты Ъ "единичные" сигналы датчика 10 через триггер 12 производят установку триггеров 13 и

14 в положение "1". Во время действия импульсов на выходе 41 дешифра1092562 тора 4 сигналы с выходов 32-39 дешифратора 3 проходят через коммутатор 18 в случае установки триггера

13 в положение "1" или через коммутатор 19, если триггер 13 установлен 5 в состояние "0". Коммутатор 18 опрашивает только одноконтурные обмотки

60-67 координаты Х. Бо время действия импульсов на выходе 41 дешифратора 4 на выходе 49 датчика IU может появиться только один "единичный сигнал, Во время действия импульсов на выходе 42 дешифратора 4 сигналы с выходов 32-39 дешифратора 3 проходят через коммутатор 20 в случае. поступления управляющего сигнала с нрямого выхода ?? триггера 14 через элемент И 7 или через коммутатор 21, если триггер 14 находится в состоянии "0". Коммутатор 20 опрашивает >0 только одноконту-рные обмотки 76-83 координаты Y а коммутатор 21 — одноконтурные обмотки 84-91 координаты

7, Во время действия импульсов на выходе 42 дешифратора 4 на выходе 49 датчика 10 может появиться только один "единичный" сигнал. Бсе сигналы с выхода 49 датчика 10 через триггер

12 и элемент И31И 11 поступают на выход 94 устройства. Во время действия 30 импульсов на выходе 43 дешифратора 4 в случае работы переключателя 23 происходит последовательная установка в положение "1" триггеров 15 и 16, в результате чего на выходе 48 элемента

И 9 формируется одиночный сигнал, поступающий через элемент ИЛИ 11 на выход 94 устройства. При снятии сигнала на входе 92 сигнал с выхода 50 счетчика 2 производит установку счетчика 1, триггеров 13 — 14 в положение

"0" и работа дешийраторов 3 и 4 прекращается. В это время на вход 93 может поступать сигнал сигнализации на элемент индикации(не показан на фиг. 1) .

Технико-экономическое преимушество предложенного устройства заключается в том, что в нем повышена надежность в случае удаления планшета на большие расстояния за счет уменьшения числа магистральных связей, приемопередатчиков и снижения требования к форме и длительности импульсов син,хронизации ° Устройство не содержит распределителя сигналов-„ построенного на громоздких линиях задержки, что значительно его упрощает. Кроме того, по одному из двух входов 92 или 93 может передаваться сигнал индикации в момент отсутствия синхроимпульса.

1092562

1092562

Зака» 3261/35

Тираж 575 Подписное

БНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Чосква, Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4

Составитель B. Рудаков

Редактор К. Волощук Техред Т.Фанта Корректор О. Билак

Устройство для записи информации в оперативную память Устройство для записи информации в оперативную память Устройство для записи информации в оперативную память Устройство для записи информации в оперативную память Устройство для записи информации в оперативную память Устройство для записи информации в оперативную память 

 

Похожие патенты:

Изобретение относится к электронике и предназначено для использования в синхронных оперативных запоминающих устройствах

Изобретение относится к видеооперативным запоминающим устройствам и может быть использовано в качестве двухпортовой памяти

Изобретение относится к синхронной динамической памяти с произвольным доступом

Изобретение относится к полупроводниковому запоминающему устройству с множеством запоминающих ячеек и применяется преимущественно в картах со встроенной микросхемой, таких как карты-удостоверения, кредитные карты, расчетные карты и др

Изобретение относится к электронной технике

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к способу введения и отображения данных, в частности к способу автоматического сохранения информации о дате первого использования электронного устройства после его покупки

Изобретение относится к схемному устройству с некоторым числом электронных схемных компонентов, состояние которых может переводится в исходное состояние
Наверх