Устройство для предварительной проверки транзисторов

 

1. УСТРОЙСТВО ДЛЯ ПРЕДВАРИТЕЛЬНОЙ ПРОВЕРКИ ТРАНЗИСТОРОВ, содержащее коммутатор, три горизонталь ные шины которого соединены с блоком подключения транзистора, измеритель параметров, подключенный своими входами к первой, второй и третьей вертикальным шинам коммутатора, первый и второй накопительные конденсаторы , а также первый и второй диоды , причем катод первого диода соединен с анодом второго диода, от л ич а юще е ся тем, что, с целью расширения функциональных возможностей , в него введены генератор двухполярных импульсов, управляемый переключатель, два дополнительных диода и два дополнительных накопительных конденсатора, четьфе пороговых элемента, дешифратор, два триггера , два интегратора, блок сравнения,, элемент И и блок управления, при этом выход генератора двухполярных импульсов соединен с четвертой вертикальной шиной коммутатора, а его, вход - с первым выходом блока управления , шина второго выхода которого соединена с з равляющим входом коммутатора , пятая и шестая вертикальные шины которого соединены соответственно с первой и второй входными шинами управляемого переключателя , управляющий вход которого соединен с выходом первого триггера и первым входом элемента И, выход которого соединен с управляющим входом измерителя параметров и входом блока управления, третий выход котог рого соединен с управляющим входом дешифратора, первый, второй, третий и четвертый входы которого соединены с выходами соответственно первого , второго, третьего и четвертого пороговых элементов, а его выход с первым входом первого триггера, второй вход которого соединен с четвертым выходом блока управления и первым входом второго триггера, (Л выход которого соединен с вторым С входом элемента И, а второй вход с выходом блока сравнения, первый и второй входы которого соединены с выходами соответственно первого и второго интеграторов, входы которых подключены соответственно к первому и второму замыкающим выходным контактам управляемого переключателя, первый выходной размыкающий контакт которого соединен .с катодом третьего ч и анодом четвертого диодов, а вто35 рой выходной размыкающий контакт INO с катодом первого диода, анод которого подключен к входу первого порогового элемента, анод третьего диода подключен к входу второго порогового элемента, катоды второго и четвертого диодов подключены со- . ответственно к входам третьего и четвертого пороговых элементов, параллельно входам первого, второго, третьего и четвертого пороговых элементов подключены соответственно

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН (19) (11) 3(5в G 01 R 31/26

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К ABTOPCHOMV СВИДЕТЕЛЬСТВУ

0. ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3487085/18-21 (22) 31.08.82 (46) 07.07.84. Бюп. Р 25 (72) А.И. Иуртазин (53) 621.382.2 (088.8) (56) 1:. Авторское свидетельство СССР

Ф 405088, кл. G 01 R 31/26, 1973.

2. Авторское свидетельство СССР

В 473133, кл. G 01 R 31/26, 1973. (54) (57) 1. УСТРОЙСТВО ДЛЯ ПРЕДВАРИ-.

ТЕЛЬНОЙ ПРОВЕРКИ ТРАНЗИСТОРОВ, содержащее коммутатор, три горизонталь ные шины которого соединены с блоком подключения транзистора, измеритель параметров, подключенный своими входами к первой, второй и третьей вертикальным шинам коммутатора, первый и второй накопительные конденсаторы, а также первый и второй диоды, причем катод первого диода соединен с анодом второго диода, о т л ич а ю щ е е с я тем, что, с целью расширения функциональных возможностей, в него введены генератор двухполярных импульсов, управляемый переключатель, два дополнительных диода и два дополнительных накопительных конденсатора, четыре пороговых элемента, дешифратор, два триггера, два интегратора, блок сравнения,, элемент И и блок управления, при этом выход генератора двухполярных импульсов соединен с четвертой вертикальной шиной коммутатора, а erq вход — с первым выходом блока управления, шина второго выхода которого соединена с управляющим входом коммутатора, пятая и шестая вертикальные шины которого соединены соответственно с первой и второй входными шинами управляемого переключателя, управляющий вход которого соединен с выходом первого триггера и первым входом элемента И, выход которого соединен с управляющим входом измерителя параметров и входом блока управления, третий выход кото-. рого соединен с управляющим входом дешифратора, первый, второй, третий и четвертый входы которого соединены с выходами соответственно первого, второго, третьего и четвертого пороговых элементов, а его выход с первым входом первого триггера, второй вход которого соединен с четвертым выходом блока управления и первым входом второго триггера, выход которого соединен с вторым входом элемента И, а второй вход— с выходом блока сравнения, первый и второй входы которого соединены с выходами соответственно первого и второго интеграторов, входы которых подключены соответственно к первому и второму замыкающим выходным контактам управляемого переключателя, первый выходной размыкающий контакт которого соединен .с катодом третьего и анодом четвертого диодов, а второй выходной размыкающий контакт— с катодом первого диода, анод которого подключен к входу первого порогового элемента, анод третьего диода подключен к входу второго порогового элемента, катоды второго и четвертого диодов подключены со- . ответственно к входам третьего и четвертого пороговых элементов, параллельно входам первого, второго, третьего и четвертого пороговых элементов подключены соответственно

1101762 первый, третий, второй и четвертый накопительные конденсаторы, а выходы пороговых. элементов соединены с соответствующими входами дешифратора.

2. Устройство по п.1, о т л ич а ю щ е е с я тем, что блок управления выполнен в виде формирователя импульса, вход которого соединен с кнопкой запуска, а выход— с первыми входами первого и второго триггеров, первым входом распределителя импульсов, входом обнуления регистра памяти и четвертым выходом блока управления, выход генератора тактовых импульсов подключен к первому входу элемента И, второй вход которого соединен с выходом первого триггера, а выход — с вторым входом распределителя импульсов, выходы с первого по шестой которого соединены с соответствующими входами шифратора, выходы с первого по девятый которого соединены с соответствующими входами регистра памяти и первой

Изобретение относится к измерению и контролю электрических параметров транзисторов и может быть использовано в установках, где возможны случаи неправильной ориентации транзисторов S при включении их в измерительные позиции.

Известно устройство для классификации транзисторов, содержащее генератор иыпульсов,формирователь импуль. 1О сов, коммутатор, блок схем измерения, блок исполнительных устройств, пороговую схему, блок сопряжения, счетчик и схемы НЕ.

Данное устройство осуществляет автоматическое подключение электродов испытуемого транзистора к схемам измерения и позволяет полностью автоматизировать процесс классифика- 2О ции транзисторов по коэффициенту усиления j3 (1) .

Однако в данном устройстве электроды испытуемого транзистора не определяются для однозкачного под-, 25 группы усилит елей мощн ос ти, вт орая группа усилителей мощности своими входами подключена к.первому по девятый выходам регистра памяти, выходы усилителей мощности первой и второй групп подключены к шине второго выхода блока управления, выход переключателя амплитуды соединен с первым выходом блока управления, а выход переключателя типа транзистора соединен с третьим выходом блока управления, вход блока управления соединен с десятым входом регистра памяти, входом элемента НЕ, первым входом элемента ИЛИ и третьим входом распределителя импульсов, седьмой выход которого соединен с первым входом элемента И и вторым входом элемента ИЛИ. выход которого соединен с вторым входом первого триггера, второй вход элемента И соединен с выходом элемента НЕ, а выход — с вторым входом второго триггера, выход которого подключен к индикатору. ключения его к блоку схем измерения остальных параметров транзистора.

Кроме того, определение „9 без однозначного подключения транзистора к блоку схем измерения может привести к ошибочному результату, так как у транзистора между коллекторным и эмиттерным переходами принципиальной разницы нет, поэтому он допускает инверсное включение. Для некоторых транзисторов, например П27 и П29, инверсный коэффициент усиления входит в допуск прямого коэффициента усиления. Поэтому не исключена воэможность классификации транзисторов по инверсному коэффициенту усиления, что снижает достоверность контроля.

Наиболее близким к изобретению по технической сущности является устройство для предварительной проверки полупроводниковых приборов, содержащее коммутатор, три горизонтальные шины которого соединены с

1101762 4

15

25

40

55 блоком подключения транзистора,. измеритель параметров, подключенный своими входами к первой, второй и третьей вертикальным шинам коммутатора, первый и второй накопительные конденсаторы, а также первый и второй диоды, причем катод первого диода соединен с анодом второго диода.

Устройство позволяет отбраковывать полупроводниковые приборы с постоянным коротким замыканием электродных выводов с одновременным контролем ориентации проверяемого прибора в контактном устройстве (21 .

Однако известное устройство может быть использовано только для проверки транзисторов определенной конструкции с известным расположением электродов, например транзистор типа КТ-315,у которых вывод коллектора расположен между двумя другими электродами, а электроды расположены в ряд. Вывод коллектора определяется однозначно конструкцией транзистора и при установке последнего в блок подключения могут перепутаться только эмиттер с базой. В известном устройстве осуществляется определение эмиттера и базы при известном коллекторе.

Поэтому, если возможна проверка транзисторов в условиях крупносерийного производства, когда для проверки каждого типа транзистора можно использовать отдельное устройство, то проверка транзисторов при многономенклатурном малосерийном производстве невозможно.

Таким образом, известное устройство имеет ограниченные функциональные возможности.

Целью изобретения является расширение функциональных возможностей .устройства путем расширения номенклатуры проверяемых транзисторов.

Поставленная цель достигается тем, что в устройство для предварительной проверки транзисторов, содержащее коммутатор, три горизонтальные шины которого соединены с блоком подключения транзистора, измеритель параметров, подключенный своими входами к первой, второй и третьей вертикальным шинам коммутатора, первый и второй накопительные конденсаторы, а также первый и второй диоды, причем катод первого диода соединен с анодом второго диода, введены генератор двухполярных импульсов, управляемый переключатель, два дополнительных диода и два дополнительных накопительных конденсатора, четыре пороговых элемента, дешифратор, два триггера, два интегратора, блок сравнения, элемент И и блок управления, при этом выход генератора двухполярных импульсов соединен с четвертой вертикальной шиной коммутатора, а его вход — с первым выходом блока управления, шина второго выхода которого соединена с управляющим входом коммутатора, пятая и шестая вертикальные шины которого соединены соответственно с первой и второй входными шинами уппавляемого переключателя, управляющий вход которого соединен е выходом первого триггера и первым входом элемента И, выход которого соединен с управляющим входом измерителя параметров и входом блока управления, третий выход ко-. торого соединен с управляющим входом дешифратора,.первый, второй,третий и четвертый входы которого соединены с выходами соответственно первоro, второго, третьего и четвертого пороговых элементов, а его выход — с первым входом первого триггера, второй вход которого соединен с четвертым выходом блока управления и первым входом второго триггера, выход которого соединен с вторым вхо дом элемента И, а второй вход - с выходом блока сравнения, первый и второй входы которого соединены с . выходами соответственно первого и

I второго интеграторов, входы которых подключены соответственно к первому и второму замыкающим выходным контактам управляемого переключателя, первый выходной размыкающий контакт которого соединен с катодом третьего и анодом четвертого диодов, а второй выходной размыкающий контакт — с, катодом первого диода, анод которого подключен к входу первого порогового элемента, анод третьего диода подключен к входу второго порогового элемента, катоды второго и четвертого диодов подключены соответственно к входам третьего и четвертого пороговых элементов, параллельно входам первого, второго, третьего и четвертого пороговых элементов

1101762

На фиг.1 изображена блок-схема устройства для предварительной проверки транзисторов, на фиг.2блок-схема блока управления устройства на фиг.3 — пример выполнения коммутатора на электромагнитных реле на фиг.4 — пример выполнения генератора двухполярных импульсов с регулируемой амплитудой," на фиг.5 пример выполнения дешифратора.

50 подключены соответственно первый, третий, второй и четвертый накопительные конденсаторы, а выходы пороговых элементов соединены с соответствующими входами дешифратора.

Кроме того, блок управления выполнен в виде формирователя импульса, вход которого соединен с кнопкой запуска, а выход — с первыми входами первого и второго. триггеров, первым входом распределителя импульсов, входом обнуления регистра памяти и четвертым выходом блока управления, выход генератора тактовых импульсов подключен к первому входу 15 элемента И, второй вход которого соединен с выходом первого триггера, а выход — с вторым входом распределителя импульсов, выходы с первого по шестой которого соединены с

20 соответствующими входами шифратора, выходы с первого по девятый которого соединены с соответствующими входами регистра памяти и первой группы усилителей мощности, вторая группа усилителей мощности своими входами подключена к первому по девятый выходам регистра памяти, выходы усилителей мощности первой и второй групп под,ключены к шине второго выхода блока З0 управления, выход переключателя амплитуды соединен с первым выходом блока управления„ выход переключателя типа транзистор@ соединен C третьим выходом блока управления, д вход блока унравления соединен с десятым входом регистра -памяти,входом элемента НЕ, первым входом элемента ИЛИ и третьим входом распределителя импульсов, седьмой выход ко- 40 торого соединен с первым входом элемента И и вторьЫ входом элемента ИЛИ, выход которого соединен с вторым входом первого триггера,второй вход элемента И соединен с вы- 4 ходом элемента НЕ, а выход — с вторым входом второго триггера, выход которого подключен к индикатору.

Устройство для предварительной проверки транзисторов {фиг. 1) содержит коммутатор 1, три горизонталь. ные шины которого соединены с блоком 2 подключения, к которому подключен проверяемый транзистор 3 с выводами 3.1-3 ° 3, измеритель 4 параметров, подключенный своими входами "База","Эмиттер", "Коллектор" к первой, второй и третьей вертикальным шинам коммутатора 1, первый и второй накопительные конденсаторы

5 и 6, а также первый и второй диоды 7 и 8, причем катод первого диода 7 соединен с анодом второго диода 8, генератор 9 двухполярных импульсов, управляемый переключатель

10, третий и четвертый диоды 11 и

12 и третий и четвертый накопительные конденсаторы 13 и 14, первый, второй, третий и четвертый пороговые элементы 15-18, дешифратор 19,первый и второй триггеры 20 и 21,первый и второй интеграторы 22 и 23, блок 24 сравнения, элемент И 25 и блок 16 управления, при этом выход генератора 9 двухполярных импульсов соединен с четвертой вертикальной шиной коммутатора 1, а его вход — с первым выходом блока 26 управления, шина второго выхода которого соединена с управляющим входом коммутатора .1, пятая и шестая вертикальные шины которого соединены соответственно. с первой и второй входными шинами управляемого переключателя 10, управляющий вход которого соединен с выходом первого триггера 20 и первым входом элемента И 25, выход которого соединен с управляющим входом и измерителя

4 и входом блока 26, третий выход которого — с управляющим входом дешифратора 19, первый, второй, третий и четвертый входы которого соединены с выходами соответственно первого, второго, третьего и четвертого пороговых элементов 15-18, а его выход - с первым входом первого триггера 20, второй вход которого соединен с вторым входом элемента И 25, четвертым выходом блока 26 управления И первым входом второго триггера 21, вьиод которого соединен с вторым входом элемента И 25, а второй вход — с выходом блока 24 сравнения, первый и второй входы которого соединены с выходами соответст1101762

30

55 венно первого и второго интеграторов, входы которых подключены соответственно к первому и второму выходным замыкающим контактам управляемого переключателя 10, первый выходной размыкающий контакт которого соединен с катодом третьего и анодом четвертого диодов 11 и 12, а второй выходной размыкающий контакт — с катодом первого диода

7, анод которого подключен к входу первого порогового .элемента 15, анод третьего диода подключен к входу второго порогового элемента 16,катоды второго и четвертого диодов

8 и 12 подключены соответственно к входам третьего и четвертого пороговых элементов 17 и 18, параллельно входам первого, второго, третьего и четвертого пороговых элементов

15-18 подключены соответственно первый, третий, второй и. четвертый накопительные конденсаторы 5, 13, 6 и

14, а выходы пороговых элементов соединены с соответствующими входами дешифратора, Блок 26 управления (фиг.2) выполнен в виде формирователя 27 импульса, вход которого соединен с кнопкой 28 запуска, а выход— с первыми входами первого и второго триггеров 29 и 30, первым входом распределителя 31 импульсов, входом обнуления регистра 32 памяти и четвертым выходом блока 26 управления, выход генератора 33 тактовых импульсов подключен к первому входу элемента И 34, второй вход которого соединен с выходом первого триггера

29, а выход — с вторым входом распределителя 31 импульсов, выходы с первого по шестой которого соединены с соответствующими входами шифратора 35, выходы с первого по девятый которого соединены с соответствующими входами регистра 32 памяти и первой группы усилйтелей 36 мощности, вторая группы усилителей 37 мощности своими входами подключена к первому по девятый выходам регистра 32 памяти, выходы усилителей

36 и 37 мощности первой и второй групп подключены к шине второго. выхода блока 26 управления, первый выход которого соединен с выходом переключателя 38 амплитуды, а третий выход — с выходом переключателя

39 типа транзистора, вход блока 26 управления соединен с десятым входом регистра 32 памяти, входом элемента НЕ 40, первым входом элемента ИЛИ 4 1 и третьим входом распределителя 31 импульсов, седьмой выход которого соединен с первым входом элемента И 42 и вторым входом элемента ИЛИ 41, выход которого с вторым входом первого триггера 29, второй вход элемента И 42 соединен с выходом элемента HE 40, а выход " с вторым входом второго триггера

30, выход которого подключен к индикатору 43. коммутатор 1 (фиг.3) содержит три горизонтальные шины и шесть вертикаль ных шин, в точки пересечения горизонтальных шин с вертикальными шинами включены, например, замыкающие кон.такты реле 44.1 — 44.18.

Блок подключения обеспечивает установку проверяемого транзистора и связь электродов транзистора с первой, второй и третьей горизонтальными шинами коммутатора и может быть выполнен, например, в виде держателя транзистора.

Генератор 9 (фиг.4) содержит,например, задающий генератор 45 двухполярных импульсов, выход которого соединен с выходом генератора 9 через делитель амплитуды импульсов на резисторах 46. 1-46. ц и 47.1-47. tl,. переключаемых замыкающими парами кон тактов 48.1.1-48.1.tl,48.2;1-48.2.11 реле 48.1-48. h, обмотки которых од ним выводом соединены с источником питания, а вторые их выводы — с управляющим входом генератора 9.

8 качестве измерителя 4 параметров транзисторов может быть использован, например, универсальный тестер типа УТ-1А.

Дешифратор 19 (фиг. 5) содержит восемь элементов НЕ 49.1-49.8,два элемента И 50.1 и 50.2, девятый элемент HE 51, элемент ИЛИ 52. При этом входы первых четырех элементов HE 49.1-49.4 являются входами дешифратора 19, а выходы непосред" ственно и через элементы 49.1-49.4 подключены соответствующим образом к сигнальным входам элементов 50. 1 и 50.2. Стробирующий вход элемента 50.1 непосредственно, а аналогичный вход элемента 50.2 через элемент 51 подключены к второму входу дешифратора 19, а выходы эле101762

9 1 ментов 50. I и 50.2 подключены к элементу 52, выход которого является выходом дешифратора 19.

Устройство для предварительной проверки транзисторов работает в три этапа следующим образом.

Первый этап — определение базы проверяемого транзистора. При определении базового электрода структура транзистора рассматривается как два элементарных р- rl перехода (диода), включенных встречно, у которых средняя точка является электродом базы.

Если на базу транзистора P- u-P

Фф.петипа подают отрицательные (положительные) импульсы, то на эмиттере и коллекторе появляются только отрицательные (положительные) импульсы. При подаче импульсов на эмиттер или коллектор на двух других электродах сигналы имеют разную полярность.

В исходном положении устройства триггеры 20, 21, 29 и 30, распределитель 31 импульсов, регистр 32 памяти -обнуляются, реле 44.1-44.18, 48.1-48. h обестачиваются, индикатор 43 не зажигается элемен) ты НЕ 40.1-50.4 открываются, а элементы 50.1 и 50.2 запрещаются сигналами с выходом элементов 49.5-49.8 соответственно. Через блок 2 подклю" чают к горизонтальным шинам коммутатора 1 транзистор 3.

Затем переключателем 39 задают тип структуры, например р- n- p, кон;тролируемого транзистора 3. Элемент 50.1 разрешается по стробирующему входу, элемент 50.2 по аналогичному входу запрещается сигналом с выхода элемента 51.

Переключателем 38 задают нужную амплитуду выходных импульсов генератора 9. По сигналу с переключателя 38 включается одно из реле

48. 1-48. и например реле 48. 1 контакты 48.1.1 и 48.2.1 заикаются, и резисторы 46.1 и 47.1 образуют делитель амплитуды импульсов задающего генератора. 45, Ток в импульсе ограничивается резистором 47.1.

Так обеспечивается необходимая и допустимая мощность воздействующих на транзистор 3 импульсов. Амплитуда импульсов генератора 9 выбирается, исходя из минимального тока базы проверяемого транзистора 3.

В случае проверки транзисторов с примерно одинаковыми по техническим условиям минимальными токами базы амплитуда импульсов генератора 9 постоянна и равна, примерно, 0,7В.

Далее нажимают кнопку 28 в блоке 26 управления. При этом срабатывает формирователь 27, который передним фронтом подтверждает нуле10 вое состояние распределителя 31 импульсов, триггеров 20, 21 и 30, а задним — устанавливает триггер 29 в состояние, при котором элемент 34 разрешается, в результате импульсы

1S с генератора 33 тактовых импульсов поступают на вход распределителя

31 импульсов. По первому импульсу генератора 33 появляется сигнал на первом выходе распределителя 31 им2О пульсов.

По этому сигналу шифратор 35 формирует код, поступающий через усилитель 36 на обмотки реле 44.16, 44.13 и 44.14 коммутатора 1. Эти

25 реле срабатывают, замыкая своими контактами шины с четвертой по шестую коммутатора 1 с его горизонтальными шинами..

Двухполярные импульсы задающего

ЗО генератора 9 поступают через замкнутые шины коммутатора 1 на вывод 3. 1 контролируемого транзистора 3. Два других вывода транзистора 3 подключаются соответственно через контакты реле 44. 13 и 44. 14, пятую и .шестую шины коммутатора и контакты переключателя 10, диоды 7 и 11 к на копительным конденсаторам 5 и 13 и пороговым элементам 15 и 16, а через диоды 8 и 12 — к накопительным конденсаторам 6 и 14.

Если вывод 3.1 оказывается базовым электродом, то на выводах 3.2 и 3.3 появляются импульсы отрицатель

45 ной полярности. Через диоды 7 и 11 происходит перезаряд конденсаторов

5 и 13, и на них образуется отрицательный потенциал. Пороговые элементы 15 и 16 срабатывают.

Элементы 49.1 и 49.2 закрываются, а 49.5 и 49.6 открываются.

Элемент 50.1 разрешается по всем пяти входам, и сигнал с его выхода через элемент ИЛИ 52 устанавливает

Ы5 в "1" триггер 20. На этом этап определения базы. заканчивается, и начинается определение эмиттера и кол- лектора.

762

11 1101

По сигналу с триггера 20 элемент

25 разрешается по одному из выходов, а контакты переключателя 10 переключаются так, что пятая и шестая шины коммутатора 1 через контакты переклю чателя 10, интеграторы 22 и 23 подключаются соответственно к входам (+) и (-) блока 24 сравнения.

Второй и третий этапы определения эмиттера и коллектора производятся 10 сравнением напряжений,на дифференциальных сопротивлениях г, и Г„ соответствующих переходов.

Как известно Г < т г. 1 а. ток эмиттера больше тока коллектора, 15 т.е. выполняется соотношением„ 3 =3з

Поэтому конденсатор интегратора 22, подключенного к эмиттеру, заряжается всегда до большего по абсолютной величине потенциала, чем конденса- . 2p тор интегратора 23, подключенного к коллектору транзистора 3. Знак разности этих потенциалов определяется блоком 24 сравнения, причем состояние блока 24 изменяется только 25 тогда, когда потенциал входа (-) ниже потенциала входа (+).

Если, например, вывод 3.2 является эмиттером, 3,3-коллектором, потенциал входа (+) блока 24 ниже

ЗО потенциала (-), состояние триггера

21 не изменяется. Тогда через время, равное периоду следования импульсов генератора 33, сигнал на первом выходе распределителя 31 пропадает, реле 44.16, 44.13 и 44.14 отпускают, 35 появляется сигнал на втором выходе распределителя 31. По этому сигналу срабатывают реле 44.16 и 44.12 и

44. 15 ..

Выводы 3.2 и 3.3 подключаются к входам (-) и (+) блока 24 соответственно.

Так как к входу (-) блока 24 оказывается подключенным эмиттер

45 транзистора 3, потенциал входа (-) оказывается более отрицательным, чем потенциал входа (+), и на входе блока 24 появляется перепад напряжения. По этому перепаду триггер .21 устанавливается в 1",.и на .этом

11 11

50 этап определения эмиттера и коллектора заканчивается. выхода распределителя 31. По коду с регистра 32 через. соответствующие

1 усилители 37 срабатывают реле 44.1, 44.5 и 44,9 и выводы 3.1 (" Ваза" ), 3,2 ("Змиттер") и 3.3 (" Коллектор" ) транзистора 3 подключаются соответственно контактами 44.1, 44.5 и 44.9 к шинам измерителя 4.

Кроме того, по сигналу с элемента 25 через элемент 41 обнуляется триггер 29 и с задержкой, достаточной для записи в регистр 32, распреде литель 31 импульсов (элемент задержки входит в состав распределителя

31) . Сигнал на втором выходе распределителя 31 пропадает, реле 44.16, 44.12 и 44.15 отпускают, соответствую щие контакты этих реле размыкаются, отключая горизоитальные шины от четвертой, пятой и шестой шин коммутатора 1.

Сигнал с элемента 25 также поступает в измеритель 4 в качестве стартового сигнала, и начинается этап проверки параметров транзистора.Таким образом, этап определения базы продолжается до срабатывания триггера 20, а этап определения эмиттера и коллектора — до срабатывания триггера 2 1 по сигналам распределителя 31.

Если при сигнале с шестого выхода распределителя 31 триггер 20 не устанавливается в "1", формируется сигнал на седьмом выходе распределителя 31.

Этот сигнал через элемент 42,разрешенный по другому входу триггером

20 через элементы 25 и 40, устанавлчвает в "1" триггер 30, загорается индикатор 43, индицирующий сигнал

11 II

Брак ° Зто значит, что транзистор

3 неисправен.

Технико-экономический эффект от использования изобретения в производстве заключается в расширении номенклатуры проверяемых транзисторов, что позволяет использовать предлагае. мое устройство для проверки транзисторов например на входном контроле и производстве при большой номенклатуре транзисторов, особенно бескорпусных.

Сигнал с выхода триггера 21 через разрешенный тригером 20,.элемент 25 поступает в блок 26 и переписывает в регистр 32 код шифратора

35, соответствующий сигналу второго

Расширение функциональных возможностей предлагаемого устройства достигается благодаря универсальности методов определения электродов транзисторов и особенностям конструкции.

1101762

1101762

1101762 шинуб миутитора!

0m Ьокп Z6

Фиг.9

1101762 триггеру 20

Составитель В.Карпов

Редактор P.Öèöèêà Техред С. Легеза Корректор А.Ференц

Заказ 4759/30

Тираж 711, Подписное

ВНИИПИ Государственного комитета СССР

- по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

ib

Филиал ППП "Патент", r. Ужгород, ул. Проектная, 4

Устройство для предварительной проверки транзисторов Устройство для предварительной проверки транзисторов Устройство для предварительной проверки транзисторов Устройство для предварительной проверки транзисторов Устройство для предварительной проверки транзисторов Устройство для предварительной проверки транзисторов Устройство для предварительной проверки транзисторов Устройство для предварительной проверки транзисторов Устройство для предварительной проверки транзисторов Устройство для предварительной проверки транзисторов Устройство для предварительной проверки транзисторов 

 

Похожие патенты:

Изобретение относится к области контрольно-измерительной техники и может найти применение в электронной технике для измерения напряжений на диэлектрике и полупроводнике, а также их временного изменения в МДПДМ-структурах

Изобретение относится к технике контроля параметров полупроводников и предназначено для локального контроля параметров глубоких центров (уровней)

Изобретение относится к электронике и при использовании позволяет повысить точность контроля заданной величины отрицательного дифференциального сопротивления за счет изменения соотношения глубины положительных и отрицательных обратных связей в элементе с регулируемыми напряжениями и токами включения и выключения

Изобретение относится к области электротехники и может быть использовано при конструировании и производстве тиристоров

Изобретение относится к радиационной испытательной технике и может быть использовано при проведении испытаний полупроводниковых приборов (ППП) и интегральных схем (ИС) на стойкость к воздействию импульсного ионизирующего излучения (ИИИ)

Изобретение относится к области измерения и контроля электрофизических параметров и может быть использовано для оценки качества технологического процесса при производстве твердотельных микросхем и приборов на основе МДП-структур

Изобретение относится к области измерительной техники, в частности к области измерения электрофизических параметров материалов, и может быть использовано для контроля качества полупроводниковых материалов, в частности полупроводниковых пластин

Изобретение относится к электроизмерительной технике и может быть использовано для контроля полярности выводов светодиодов

Изобретение относится к области теплового неразрушающего контроля силовой электротехники, в частности тиристоров тиристорных преобразователей, и предназначено для своевременного выявления дефектных тиристоров, используемых в тиристорных преобразователях, без вывода изделия в целом в специальный контрольный режим
Наверх