Устройство синхронизации

 

Изобретение относится к импульсной технике и может быть использовано для синхронизации асинхронных импульсных последовательностей импульсами тактовой частоты. Цель изобретения - повьшение надежности в работе. Устройство содержит входную шину 1, шины 2 и 3 тактовых импульсов , триггеры 4 и 5, блок И-ИЛИ 7 с элементами И 9 и 10, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 8 и выходную шину 6. Введение элемента ИСКЛЮЧАЮЩЕЕ ИЛИ исключает сбойные ситуации, во никакяцие из-за работы триггера 5 в счетном режиме. В описании приведены временные диаграммы, поясняю-., щие работу устройства. 2 ип. в СО ел N9 QD ./

СОЮЗ СОВЕТСНИХ

СОЦ 4АЛИСТИЧЕСНИХ

РЕСПУБЛИН (д) g Н 03 К 5/135

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

И АВТОРСКОМУ СВИДЕТЕЛЬСТБУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТЮ (2l) 3772366/24-21 (22) 18.02.84 (46) 23.02.86. Бюл. В 7 (22) Л.Я.Новиков, В.Ф.Бобров и Г.С.Иванова (53) 621.374(088.8) (56) Авторское свидетельство СССР

У 884 106, кл. Н 03 К 5/13, 1981.

Бай Р.Д. и др. Управление следя. щими электроприводами с применением цифровых устройств. — N.: Энергия, 1969, с. 46, рис. 17. (54) УСТРОЙСТВО СИНХРОНИЗАЦИИ (57) Изобретение относится к импульсной технике и может быть использова„„SU„„1213529 А но для синхронизации асинхронных импульсных последовательностей импульсами тактовой частоты. Цель изобретения — повышение надежности в работе. Устройство содержит входную шину 1, шины 2 и 3 тактовых импульсов, триггеры 4 и 5, блок И-ИЛИ

7 с элементами И 9 и 10, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 8 и выходную шину 6. Введение элемента ИСКЛ10ЧАЮЩЕЕ ИЛИ исключает сбойные ситуации, возникакнцие из-эа работы триггера

5 в счетном режиме. В описании приведены временные диаграммы, поясняю-, - щие работу устройства. 2 ил.

1 12

Изобретение относится к импульсной технике и может быть использовано для синхронизации асинхронных импульсных nc,. .ледовательностей импульсами тактовой частоты в устройствах автоматики и вычислительной техники.

Цель изобретения — повышение надежности в работе.

На фиг. 1 приведена электрическая функциональная схема устройства синхронизации; на фиг. 2 — временные диаграммы, поясняющие его работу.

Устройство синхронизации содержит. входную шину 1, первую и вторую шины 2 и 3 тактовых импульсов, первый и второй триггеры 4 и 5, выходную шину 6, блок И-ИЛИ 7 и элемент

ИСКЛЮЧАЮЩЕЕ ИЛИ 8, С-вход первого триггера 4 соединен с входной шиной 1, J- и К-входы — соответственно с первой и второй тактовыми шинами 2 и 3, прямой и инверсный выходы - с первыми входами соответственно первого и второго элементов

И 9 и 10 блока И-ИЛИ 7, первый вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 8 соединен с входной шиной 1, второй вход — с выходом блока И-ИЛИ 7, выход - с С-входом второго триггера

5, выход которого соединен с вторы;ми входами первого и второго элементов И 9 и 10 блока И-ИЛИ 7, третьи входы которых соединены соответственно с первой и второй 2 и 3 тактовыми шинами, выходная шина б соединена с выходом блока И-HJM 7.

Устройство синхронизации работает следующим образом.

При появлении на шине 1 входного импульса (фиг. 2а), представляющего собой импульс единичного уровня длительностью, меньшей .временного интервала между, задним фронтом импульса одной последовательности, тактовых импульсов.и передним фронтом очередного импульса другой последовательности тактовых импульсов (фиг. 2о и 2Ь), аналогичный по уровню длительности импульс образуется и на выходе элемента 8 (фиг.2 )

В случае совпадения заднего фронта входного импульса (фиг . 2g) с тактовым импульсом (фиг. 2ь), приходящим по тине 3 на К-вход триггера 4, последний переключается в нулевое состояние (фиг. 2а). С задержкой, обусловленной задержкой распространения сигнала в элементе

55 том входного импульса в единичное состояние (фиг. 2 t) и на выход блока И-ИЛИ 7 проходит очередной импульс (фиг. ?зк), поступающий по . шине 3 (фиг. 2ь).

Введение элемента 8 ИСКЛЮЧАЮЩЕЕ

ИЛИ исключает сбойные ситуации изза работы триггера 5 в счетном режиме.

13529 э

ИСКЛЮЧАЮЩЕЕ ИЛИ 8,триггер 5 переключается задним фронтом этого импульса (фиг. 2 ). Нулевой уровень (фиг. 2т), поступающий с прямого выхода триггера 4 на первый вход элемента И 9 блока 7, запрещает прохождение на выход блока И-ИЛИ 7 тактовых импульсов с шины 3, а единичный уровень, поступающий с инверс. ного выхода триггера 4 на первый вход элемента И 10 блока И-ИЛИ 7, вместе с единичным уровнем (фиг.2e), поступающим с выхода триггера 5 на вторые входы элементов И 9 и

10 блока И-ИЛИ 7, разрешает прохождение на выход блока И-ИЛИ 7 очередного тактового импульса с шины 2 (фиг, 2х). Этот же импульс поступает на шину 6 и через элемент ИСКЛЮ2О ЧАЮЩЕЕ ИЛИ 8 — на С-вход триггера

5. Задним фронтом этого импульса (фиг. 2 ) триггер 5 переключается в нулевое состояние (фиг..2е). Нулевой уровень, поступающий с выхода

2 триггера 5 на вторые входы элементов И 9 и 10 блока И-ИЛИ 7 запрещает прохождение на его выход последующих тактовых импульсов, т.е. после появления каждого асинхронного входного импульса на выход устройства синхронизации проходит лишь один импульс тактовой импульсной последовательности, определяемой состоянием триггера 4.

В том случае когда входной им1 пульс поступает в промежутке между тактовыми импульсами (фиг. 26, Ü ), триггер 4 не изменяет своего состояния (Фиг. 2t). Поэтому после переключения триггера 5 в единичное состояние (фиг. 2е) задним фронтом. импульса (фиг. 2.q) на выход блока И-ИЛИ ? проходит очередной импульс (фиг. 2Q с той же шины тактовых импульсов, что и прежде (в данном случае с шины 2).

При совпадении входного импульса (фиг. 2д) с тактовым импульсом (фиг. 28), поступающим по шине 2, триггер 4 переключается задним фронФиг. 2

Составитель Т.Соколова

Ф

Редактор Н.Гунько Техред Т.Дубинчак Корректор В.Синицкая

Заказ 785/60

Тираж 818 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и oTKpbIiHH

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4

Формула изобретения

Устройство синхронизации, содержащее два триггера, С -вход первого из которых соединен с входной шиной, 1 — и К -входы — соответственно с первой и второй тактовыми шинами, прямой и инверсный выходы — с первыми входами соответственно.первого и второго, элементов И блока

И-ИЛИ, и выходную шину, о т л и ч аю щ е е с я тем, что, с целью по213529 4 вышения надежности в работе, в него введен элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, первый вход которого соединен с вход ной шиной, второй вход — с выходом блока И-ИЛИ и с выходной шиной, выход — с С-входом второго триггера, выход которого соединен с вторыми входами первого и второго элементов И блока И-ИЛИ, третьи

10 входы которых соединены соответственно с второй и первой тактовыми шинами.

Устройство синхронизации Устройство синхронизации Устройство синхронизации 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в системах управления, а также при согласовании ЦВМ с малоскоростными внешними устройствами

Изобретение относится к импульсной технике, в частности, к устройствам фазирова1шя

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной технике

Изобретение относится к импульсной технике и может быть для использовано в устройствах автоматики, вычислительной и измерительной техники

Изобретение относится к импульсной технике и может быть использовано при построении различных цифровых устройств

Изобретение относится к импульсной цифровой технике, предназначено для выполнения с помощью входной непрерывной последовательности тактовых импульсов полной функции синхронизации входного одноразрядного или двухразрядного прямого или инверсного асинхронного цифрового сигнала (формирования одноразрядного синхронизированного сигнала и его синхросигнала) и может быть использовано при построении любых синхронных автоматов с памятью для ввода асинхронных команд или данных в двоичном последовательном самосинхронизирующемся коде (ДПСК), в частности может использоваться в качестве декодера трехуровневого кода RZ с возвратом к нулю по ГОСТ 18977-79 и РТМ 1495-75 или в качестве формирователя синхронизированного сигнала последовательного кода и его синхросигнала для любого двухуровневого ДПСК, например манчестерского по ГОСТ 26765.52-87 (зарубежные стандарты MIL-STD-1533B и MIL-STD-1773), биимпульсного или Миллера по ГОСТ 27232-87 и т.п

Изобретение относится к импульсной цифровой технике и предназначено для выполнения полной функции синхронизации потенциального и/или импульсного входного синхронизируемого цифрового сигнала (формирования синхронизированного сигнала и его синхросигнала) с помощью входной непрерывной последовательности тактовых импульсов для построения синхронных устройств (синхронных автоматов с памятью) ввода асинхронных команд или данных и обмена информацией, например, между двумя синхронными устройствами, каждое из которых имеет собственную тактовую частоту синхронизации

Изобретение относится к импульсной цифровой технике, предназначено для выполнения полной функции тактовой синхронизации входного синхронизируемого цифрового сигнала (формирования синхронизированного сигнала и его тактового синхросигнала) с программируемым временным порогом заградительной фильтрации синхронизации входного цифрового сигнала как помехи при длительности нулевой или единичной фазы помехи, не превышающей пороговой длительности, отсчитываемой с помощью входной непрерывной последовательности тактовых импульсов, и может быть использовано при построении синхронных устройств (синхронных автоматов с памятью) для помехоустойчивого ввода асинхронных команд или данных и обмена информацией (командами и данными), например, между двумя синхронными устройствами, каждое из которых имеет собственную тактовую частоту синхронизации

Изобретение относится к импульсной цифровой технике, предназначено для выполнения полной функции синхронизации входного асинхронного кодового сигнала ID(1:M) разрядности M 2 (формирования на разрядных выходах синхронизированного кодового сигнала OD(1:M) и его кодового синхросигнала OCD(1:M) и формирования на первом, втором и третьем выходах соответственно синхросигналов OCD кодового сигнала, паузы OPD и начала паузы ОРС, означающего обнаружение неизменности входного кодового сигнала в течение некоторого времени) с заградительной фильтрацией синхронизации входного кодового сигнала как помехи при длительности его изменения, не превышающей пороговой длительности, отсчитываемой с помощью входной непрерывной последовательности тактовых импульсов, и может быть использовано при построении синхронных устройств для помехоустойчивого ввода асинхронных кодовых или разовых команд или данных и обмена информацией (командами и данными), например, между двумя синхронными устройствами, каждое из которых имеет собственную тактовую частоту синхронизации

Изобретение относится к импульсной технике и может быть использовано в автоматизированных системах управления стендовыми испытаниями энергодвигательных установок в качестве формирователя управляющих высокостабильных импульсов в широком диапазоне длительностей

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники
Наверх