Формирователь импульсов для блоков памяти

 

Изобретение относится к области вычислительной техники и электроники и может быть использовано при построении устройств для считывания информации из накопителей ЗУ, а также при организации информационных магистралей в качестве элемента, осуществляющего предварительный заряд паразитных емкостей, переключаемых в режиме считывания. Целью изобретения является снижение потребляемой мощности формирователя импульсов за счет построения схемы, обеспечивающей возможность формирования импульсов подзаряда независимо от логического уровня на перезаряжаемой емкости. Поставленная цель достигается тем, что в формирователь импульсов , содержащий первый и второй, третий, четвертый МДП-транзисторы соответственно ри п-типов, причем сток первого транзистора соединен с затвором четвертого и стоком третьего транзисторов, затвор третьего и исток четвертого транзисторов объединены, введены пятый, щестой, седьмой и восьмой МДП-транзисторы, соответственно , ри rt-типов, причем истоки первого , пятого, второго, восьмого транзисторов, соответственно объединены, стоки восьмого и пятого транзисторов соединены с истоками соответственно третьего и седьмого трназисторов, сток восьмого транзистора соединен со стоком щестого, затвор которого соединен со стоками второго и седьмого транзисторов, затвор седьмого транзистора соединен с истоками четвертого и щестого транзисторов, стоки четвертого и пятого транзисторов объединены, затворы первого, восьмого, второго, пятого транзисторов соответственно объединены, что приводит к отсутствию в статическом режиме каналов протекания сквозного тока между щиной питания и общей шиной. 2 ил. (Л N3 сх со со

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН

ÄÄSUÄÄ 1278973 (дд 4 G 11 С 7/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А BTOPCKOMY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3919959/24-24 (22) 29.04.85 (46) 23.12.86. Бюл. № 47 (72) А. Е. 3 а болотны й, С. Н. Косоусов, В. А. Максимов и Я. Я. Петричкович (53) 681.327.6 (088.8) (56) Патент Великобритании № 2028044, кл. G 11 С 7/00, опублик. 1979.

Авторское свидетельство СССР № 1123056, кл. G 11 С 7/00, 1984. (54) ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ

ДЛЯ БЛОКОВ ПАМЯТИ (57) Изобретение относится к области вычислительной техники и электроники и может быть испол ьзовано при построении устройств для считывания информации из накопителей ЗУ, а также при организации информационных магистралей в качестве элемента, осуществляющего предварительный заряд паразитных емкостей, переключаемых в режиме считывания. Целью изобретения является снижение потребляемой мощности формирователя импульсов за счет построения схемы, обеспечивающей возможность формирования импульсов подзаряда независимо от логического уровня на перезаряжаемой емкости. Поставленная цель достигается тем, что в формирователь импульсов, содержащий первый и второй, третий, четвертый МДП-транзисторы соответственно р- и п-типов, причем сток первого транзистора соединен с затвором четвертого и стоком третьего транзисторов, затвор третьего и исток четвертого транзисторов объединены, введены пятый, шестой, седьмой и восьмой МДП-транзисторы, соответственно, р- и п-типов, причем истоки первого, пятого, второго, восьмого транзисторов, соответственно объединены, стоки восьмого и пятого транзисторов соединены с истоками соответственно третьего и седьмого трназисторов, сток восьмого транзистора соединен со стоком шестого, затвор которого соединен со стоками второго и седьмого K транзисторов, затвор седьмого транзистора соединен с истоками четвертого и шестого Ц ) транзисторов, стоки четвертого и пятого рва транзисторов объединены, затворы первого, восьмого, второго, пятого транзисторов соответственно объединены, что приводит к отсутствию в статическом режиме каналов а протекания сквозного тока между шинои питания и общей шиной. 2 ил. Ю

1278973

Изобретение относится к вычислительной технике и электронике и может быть использовано при построении устройств для считывания информации из накопителей запоминающих устройств в качестве элемента, осуществляющего предварительный подзаряд шин данных.

Целью изобретения является снижение потребляемой мощности.

На фиг. 1 приведена схема формирователя импульсов; на фиг. 2 — кривые пе- 10 реходных процессов в элементе.

Формирователь импульсов содержит первый 1, второй 2, третий 3 и четвертый 4

МДП-транзисторы, соответственно,р- и и-типа, а также пятый 5, шестой 6, седьмой 7 и восьмой 8 МДП-транзисторы, соответственно, р- и п-типа, причем первый 1, третий 3, восьмой 8 транзисторы и пятый 5, седьмой 7, второй 2 транзисторы, соответственно, образуют две группы последовательно включенных транзисторов между шиной

9 питания и общей шиной 10. Затворы первого 1 и восьмого 8 транзисторов объединены и образуют прямой управляющий вход 11, объединенные затворы второго 2 и пятого 5 транзисторов образук>т инверсный управляющий вход 12. Затворы третьего 3 и седьмого 7 транзисторов, объединенные с потоками четвертого 4 и шестого 6 транзисторов, образуют выход 13 формирователя импульсов. Затворы четвертого 4 и шестого 6 транзисторов соединены со стоками, соответственно, первого 1, третьего 3 и второго 2, седьмого 7 транзисторов, а стоки четвертого 4 и шестого 6 транзисторов соединены, соответственно, с истоком седьмого

7, стоком пятого 5 и истоком третьего 3, стоком восьмого 8 транзисторов.

Формирователь импульсов работает в двух режимах: режим восстановления (подготовки) и режим формирования уровня п редза ряда.

В режиме восстановления (подготовки) на прямом 11 и инверсном 12 управляю- 40 щих входах установлен код, соответственно, Ф=О и Ф=I. При этом открытые первый 1 и второй 2 транзисторы обеспечивают формирование в узлах А и В уровней, соответственно, Е и О. Закрытые пятый 5 и восьмой 8 транзисторы отключают выход 13 от шины 9 питания и общей шины 10, обеспечивая тем самым рассивное (третье) состояние выхода 13. Смена управляющего кода «01» на противоположный «1, О» на входах, соответственно, 11 и 12 переводит схему в режим формирования предзаряда.

В зависимости от состояния выхода 13 возможны два варианта переходного процесса: формирование предзаряда из нулевого состояния на выходе 13 — область 1 на фиг. 2; 5S формирование предзаряда из единичного состояния на выходе 13 — область 11 на фиг. 2.

В первом варианте переходного процесса

oTKpb1BBIo>nèéñÿ пятый 5 и открытый седьмой 7 транзисторы обеспечивают формирование в узле В логической единицы, закрывающей шестой транзистор 6. Открывающийся пятый 5 и открытый четвертый 4 транзисторы индицирук>т процесс повышения напряжения на выходе 13 схемы до уровня, оп редел яемого соотнош ением о Е, /

1+q„ где E — напряжение на шине 9 питания относительно общий шины 10;

U„„, т)„— пороговое напряжение, коэффициент влияния подложки четвертого 4 транзистора.

В случае, если AU 0„„открывающийся третий о и открытый восьмой 8 транзисторы обеспечивают формирование логического нуля в узле А, закрывающего четвертый транзистор 4. В случае, если AU (U„„, что имеет место при выполнении условия четвертый транзистор 4 закрывается по подложке и потенциал узла А не изменяется.

Таким образом, в результате воздействия управляющих сигналов Ф=1, Ф=О на выходе 13 с >ормирован импульс предзаряда, амплитуда которого AU находится в пределах

0(h U (E, причем в схеме отсутствуют сквозные токи, а выход 13 закрыт четвертым 4 и шестым 6 транзисторами. Последующее изменение состояния угравляющих входов 11 и 12 на противоположное, соответственно, Ф=О, Ф= I обеспечивает сохранение уровня напряжения AU на выходе 13 за счет сохранения его отключенного состояния посредством запирания восьмого 8 и пятого 5 транзисторов. Воздействие в момент /> внешнего импульса переводит выход 13 в состояние логической единицы (фиг. 2. часть I), либо в состояние логического нуля.

Исходя из симметричности схемы характер переходного процесса при формировании уровня предзаряда единичного состояния (фиг. 2, часть Il) аналогичен рассмотренному, при этом уровень на выходе 13 определяется выражением — е — п +у„ р imp где U,, >1р — пороговое напряжение. коэффициент влияния подложки шестого транзистора 6.

Воздействие внешнего импульса в момент

4 переводит выход 13 в нулевое (фиг. 2 часть II) состояние, либо в единичное.

Таким образом, формирователь импульсов обеспечивает в течение активной фазы (Ф 1, Ф=О) функционирования предзаряд

1278973

Формула изобретения

Фиг.

Ьргпя

Фиг. г

Составитель В. Гордонова

Редактор В. Данко ТехредИ. Верес Корректор Г. Решетник

Заказ 6778/53 Тираж 543 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5 филиал ППП «Патент», г. Ужгород, ул. Проектная, 4 выходной емкости до уровня, промежуточного между логическим нулем и единицей.

Во время пассивной фазы (Ф=О, Ф=1) формирователь находится в третьем состоянии по своему выходу и не оказывает влияния на процесс формирования полных логических уровней внешними источниками.

Формирователь импульсов для блоков памяти, содержащий первый и второй, третий, четвертый МДП-транзисторы соответственно р- и п-типов, причем сток первого транзистора соединен с затвором четвертого и стоком третьего транзисторов, а затвор третьего и исток четвертого транзисторов объединены, отличающийся тем, что, с целью снижения потребляемой мощности, он содержит пятый, шестой, седьмой и восьмой МДПтранзисторы соответственно р- и п-типов, причем истоки первого, пятого и второго, восьмого транзисторов соответственно объединены, стоки восьмого и пятого транзисторов соединены с источниками соответственно третьего и седьмого транзисторов, сток восьмого транзистора соединен со стоком шес10 того, затвор которого соединен со стоками второго и седьмого транзисторов, затвор седьмого транзистора соединен с истоками четвертого и шестого транзисторов, стоки четвертого и пятого транзисторов объединены, затворы первого, восьмого и второго, пятого транзисторов соответственно объединены.

Формирователь импульсов для блоков памяти Формирователь импульсов для блоков памяти Формирователь импульсов для блоков памяти 

 

Похожие патенты:

Изобретение относится к области вычислительной техники и электротехники и может быть использовано в качестве элемента, осуществляющего предварительный заряд емкостей, переключаемых маломощными источниками сигналов

Изобретение относится к вычислительной технике и может быть использовано для построения устройства хранения и обработки информации на магнитных носителях с полосовыми магнитными доменами

Изобретение относится к области вычислительной техники и электроники и может быть использовано при построении устройств для считывания информации из накопителей запоминающих устройств и качестве элемента, осуществляющего предварительный заряд емкостей, образуемых шинами данных

Изобретение относится к вычислительной технике и может быть использовано в автоматизированньЕх цифровых измерительных системах, регистрирующих информацию, относящуюся к одному; или к нескольким одновременным процессам

Изобретение относится к области вычислительной техники и может быть использовано при построении запоминающих устройств на тонких магнитных пленках

Изобретение относится к вычислительной технике и может быть использовано в системах подготовки данных для записи информации с клавишных устройств

Изобретение относится к области вычислительной техники и может быть использовано при создании интегральных полупроводниковых схем памяти о Целью изобретения является упрощение формирователя

Изобретение относится к области вычислительной техники, в частности к запоминающим устройствам, и может быть использовано при создании аналого-цифровых БИС в качестве компараторов , накопителей.и т.д

Изобретение относится к вычислительной технике и может быть использовано для регенерации динамической памяти микроэвм

Изобретение относится к вычислительной технике и может быть использовано в оперативных запоминающих устройствах динамического типа

Изобретение относится к электронике и предназначено для использования в синхронных оперативных запоминающих устройствах

Изобретение относится к видеооперативным запоминающим устройствам и может быть использовано в качестве двухпортовой памяти

Изобретение относится к синхронной динамической памяти с произвольным доступом

Изобретение относится к полупроводниковому запоминающему устройству с множеством запоминающих ячеек и применяется преимущественно в картах со встроенной микросхемой, таких как карты-удостоверения, кредитные карты, расчетные карты и др

Изобретение относится к электронной технике

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к способу введения и отображения данных, в частности к способу автоматического сохранения информации о дате первого использования электронного устройства после его покупки

Изобретение относится к схемному устройству с некоторым числом электронных схемных компонентов, состояние которых может переводится в исходное состояние
Наверх