Управляемый формирователь импульсов

 

Изобретение относится к области электронной вычислительной техники. Цель изобретения - расширение функциональных возможностей устройства. Устройство содержит элемент ИЛИ-НЕ 1 и инвертор 2. Обеспечение электронного дискретного управления длительностью выходного сигнала достигается введением инвертирующего блока 3, состоящего из п-инвертирующих каскадов 4, и образованием новых функциональных связей . 4 ил.

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН (19) (11) (5D 4 Н 03 К 19 094 5 04

1

1 с

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А BTOPGHOMV СВИДЕТЕЛЬСТВУ.,ъ»» C

САР

С:)

ЯР

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 4006173/24-21 (22) 13.01.86 (46) 07.05.87. Ьюл. № 17 (72) А. L. Заболотный, В. А. Максимов, Я. Я. Петричкович и В. Н. Филатов (53) 621.326.35 (088.8) (56) Хоровиц П., Хилл У. Искусство схемотехники. — М.: Чир, 1983, т. 1, с. 592, рис. 8.79 — б.

Авторское свидетельство СССР

¹ 451184, кл. Н 03 К 5/13, 02.11.72. (54) УПРАВЛЯЕМЫЙ ФОРМИРОВАТЕЛЬ

ИМПУЛЬСОВ (57) Изобретение относится к области электронной вычислительной техники. Цель изобретения — расширение функциональных возможностей устройства. Устройство содержит элемент ИЛИ вЂ” НЕ 1 и инвертор 2. Обеспечение электронного дискретного управления длительностью выходного сигнала достигается введением инвертирующего блока 3, состояшего из п-инвертируюших каскадов 4, и образованием новых функциональных связей. 4 ил.

1309302

4, Составитель H..1åìñíòóåâ

Редактор Л. Лангазо Тех рсд И. Верее Корректор М. Демчик

Заказ 1449/55 Тира ж 909 Подписное

ВИИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж вЂ” 35, Раушская наб., д. 4!5

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4 тате поступает сигнал логической «1», подтверждающий состояние выходной шины 10 устройства.

После окончания действия единичного сигнала на входной шине 7 устройства нулевой сигнал на выходной шине 10 устройства сохраняет свое значение до тех пор, пока не произойдет переключение инвертирующего каскада 4, на управляющем входе 11 которого присутствовал сигнал логической «1», и инвертора 2.

Эта задержка переключения совместно с величиной длительности входного сигнала на входной шине 7 определяет величину длительности формируемого импульса на выходной шине 10 устройства.

Величина задержки переключения инвертирующего блока 3 зависит от числа одновременно переключающихся инвертирующих каскадов 4, которое определяется числом единичных сигналов на управляющих клеммах 12 устройства.

Таким образом, производится дискретное управление длительностью выходного импульса и временным положением выходного сигнала (Io отношению к входному.

Формула изобретения

Управляемый формирователь импульсов, содержащий инвертор и элемент ИЛИ вЂ” НЕ, выход которого соединен с выходной шиной устройства, отличающийся тем, что, с целью расширения функциональных возможностей, в него введен инвертирующий блок, состоящий из и параллельно соединенных по входам и выходам инвертирующих каскадов, каждый из которых содержит перву ю пару последовательно соединенных МДПтранзисторов р-типа и вторую пару последовательно соединенных МДП-транзисторов п-типа, причем первая и вторая пары МДПтранзисторов включены между выходом инвертирующего каскада и соответственно первой и второй шинами питания, затворы двух

МДП-транзисторов разного типа объединены и подключены к входу инвертирующего каскада, который соединен с входом инвертирующего блока, первым входом элемента

ИЛИ вЂ” НЕ и с входной шиной устройства, а затворы двух других МДП-транзисторов разного типа инвертирующего каска 13

20 соединены соответственно с входом и выходом дополнительного инвертора, вход которого подключен к управляющему входу инвертирующего каскада, который соединен с соответствующей управляющей клеммой устройства, выход инвертирующего блока, соединенный с выходами инвертирующих каскадов, подключен через инвертор к второму входу элемента ИЛИ вЂ” НЕ.

Управляемый формирователь импульсов Управляемый формирователь импульсов Управляемый формирователь импульсов 

 

Похожие патенты:

Изобретение относится к области цифровой электронной техники

Изобретение относится к импульсной технике, может быть использовано в устройствах передачи данных

Изобретение относится к импульсной технике и может быть использовано в системах обработки сигналов с интенсивным уровнем помех

Изобретение относится к импульсной технике и может быть использовано в системах управления для формирователя импульсов управляемой длительности

Изобретение относится к импульсной технике

Изобретение относится к импульсной технике и может быть использовано в цифровых схемах сверхбольшой плотности интеграции, где требуется очень

Изобретение относится к области цифровой электронной техники

Изобретение относится к области импульсной техники и может быть использовано при построении цифровых узлов, выполненных с использованием арсенид-галлневой технологии

Изобретение относится к области импульсной техники и может быть использовано при построении цифровых логических комбинационных узлов

Изобретение относится к электронной коммутационной и вычислительной технике

Изобретение относится к области ,коммутационной вычислительной техники

Изобретение относится к микроэлектронике и вычислительной технике и предназначено для реализации всех логических функций п переменных

Изобретение относится к импульсной технике и может использоваться при разработке универсальных и спе- , циализированных интегральных схем на комплементарных МДП-транзисторах

Изобретение относится к полупроводниковой электронике

Изобретение относится к импульсной технике и может быть использовано в цифровых устройствах на МОП- транзисторах в качестве формирователя командных и тактовых импульсов

Изобретение относится к устройствам реализации управляемых логических функций

Изобретение относится к электронике и предназначено для использования в логических устройствах на комплементарных МДП транзисторах, его задачей является упрощение логического элемента, решаемой за счет изменения связей истоков первого n-МДП и второго p-МДП транзисторов 3 и 2, позволившего использовать общие p-канальный и n-канальный МДП ключи 5 и 6 для формирования логических состояний функции F по обоим выходам 10 ДИЗЪЮНКЦИЯ F с t (F+t) и 12 ЗАПРЕТ F по t (F)
Наверх