Оперативное запоминающее устройство с самоконтролем

 

Изобретение относится к вычислительной технике и может быть использовано при создании оперативны.х запоминающих устройств в интегральном исполнении. Целью изобретения является снижение потребляемой мощности в режиме внещних обращений. Устройство содержит основной и дополнительный адресные накопители, ассоциативный накопитель, основные и дополнительный усилители, первый и второй дещифраторы, первый и второй коммутаторы , генератор тактовых импульсов, генератор тестовой последовательности, элементы ИЛИ, И, блок сравнения, триггер-защелку , сдвиговый регистр. Уменьщение мощности потребления в режиме внешних обращений достигается за счет отключения питания от блоков самоконтроля. 1 ил. g со 4 00 ел

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН (51) 4 G 11 С 29 00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К ABTOPCHOMY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3959374/24-24 (22) 30.09.85 (46) 15.06.87. Бюл. № 22 (72) А. С. Березин, Е. М. Онищенко, С. В. Сушко, Ю. Н. Еремин, В. И. Кимарский, Ю. И. Кузовлев и И. В. Черняк (53) 681.327.67 (088.8) (56) Электроника, 1981, № 15, с. 41 — 51.

Авторское свидетельство СССР № 1037349, кл. G 11 С 29/00, 1983. (54) ОПЕРАТИВНОЕ ЗАПОМИНАЮЩЕЕ

УСТРОЙСТВО С САМОКОНТРОЛЕМ (57) Изобретение относится к вычислительной технике и может быть использовано

„.SU,» 1317485 А 1 при создании оперативных запоминающих устройств в интегральном исполнении.

Целью изобретения является снижение потребляемой мощности в режиме внешних обращений. Устройство содержит основной и дополнительный адресные накопители, ассоциативный накопитель, основные и дополнительный усилители, первый и второй дешифраторы, первый и второй коммутаторы, генератор тактовых импульсов, генератор тестовой последовательности, элементы ИЛИ, И, блок сравнения, триггер-защелку, сдвиговый регистр. Уменьшение мощности потребления в режиме внешних обращений достигается за счет отключения питания от блоков самоконтроля. 1 ил.

1317485

Формула изобретения

Изобретение относится к вычислительной технике и может быть использовано при создании оперативных запоминающих устройств.

Целью изобретения является снижение потребляемой мощности в режиме внешних обращений.

На чертеже приведена схема оперативного запоминающего устройства с самоконтролем.

Устройство содержит основной адресный накопитель 1, дополнительный адресный накопитель 2, первый дешифратор 3, основные усилители 4, дополнительные усилители 5, второй дешифратор 6, ассоциативный накопитель 7, первый коммутатор 8, генератор тестовой последовательности 9, генератор тактовых импульсов 10, второй коммутатор ll, первый элемент ИЛИ 12, второй элемент ИЛИ 13, третий элемент ИЛИ 14, триггер-защелку 15, блок сравнения 16, элемент И 17, сдвиговой регистр 18, четвертый элемент ИЛИ 19, адресные входы 20; вход записи-считывания 21, информационный вход 22, вход отключения самоконтроля

23, информационный выход 24 и выход отбраковки устройства 25.

Устройство работает следующим образом.

При подключении питания к устройству генератор тестовой последовательности 9, ассоциативный накопитель 7, генератор тактовых импульсов 10, сдвиговый регистр 18 и триггер-защелка 15 устанавливаются в исходное состояние («О» на выходах перечисленных схем; цепи начальной установки не указаны). Состояние «О» на управляющем входе первого коммутатора 8 (прямой выход триггера-защелки 15) обеспечивает прохождение на второй дешифратор 6 сигналов с адресных выходов генератора тестовой последовательности 9, а поддержание в режиме самоконтроля на выходах 21 и 22 состояния «О» — прохождение на усилители 4 и 5 информационного сигнала и сигнала записи-считывания генератора тестовой последовательности 9.

Блок сравнения 16 обеспечивает сравнение считанных данных с ранее записанными и при обнаружении несовпадения формирует выходной сигнал уровня «1», по которому в ассоциативный накопитель 7 производится запись текущего адреса столбца элементов памяти, а в первый разряд сдвигового регистра 18 — состояние «1» (сравнение разрешено только в режиме считывания во втором полупериоде тактового сигнала) .

После окончания режима самоконтроля отключается питание от отработавших блоков самоконтроля. Отключение питания обеспечивается при переключении триггера-защелки 15 в состояние «1» (состояние «О»

2 на инверсном Выходе) . Такая организация отключения питания обеспечивает в режиме внешних обращений прохождение через элементы ИЛИ 12 и 13 и первый коммутатор 8 сигналов с внешних входов устройства.

Отключение питания от схем самоконтроля происходит не только по завершению самоконтроля (сигнал с выхода генератора тактовой последовательности). Если накопитель полностью исправен, то при присоединении выхода 22 к шине питания также происходит отключение схем самоконтроля, и самоконтроль вообще не производится (такое отключение целесообразно проводить и при неисправности блоков самоконтроля).

Оперативное запоминающее устройство с самоконтролем, содержащее основной и дополнительный адресные накопители, информационные входы-выходы которых подключены к выходам-входам основных и дополнительных усилителей, первый дешифратор, входы которого соединены с выходами первой группы первого коммутатора, информационные входы первой группы которого являются адресными входами устройства, а выходы второй группы подключены к входам второго дешифратора и к информационным входам ассоциативного накопителя, управляющий вход которого соединен с выходом блока сравнения и с входом сдвигового регистра, выход которого является выходом отбраковки устройства, первый и второй элементы ИЛИ, одни входы которых являются соответственно информационным входом и входом записи-считывания устройства, выходы второго дешифратора подключены к входам выборки основных усилителей, информационный выход которых и информационный выход дополнительных усилителей соединены с информационными входами второго коммутатора, генератор тактовых импульсов, выход которого подключен к тактовому входу генератора тестовой последовательности, адресные выходы которого соединены с информационными входами второй группы первого коммутатора, отличающееся тем, что, с целью снижения потребляемой мощности в режиме внешних обращений, в устройство введены третий и четвертый элементы ИЛИ, триггер-зашелка и элемент И, причем информационный и управляющий выходы генератора тестовой последовательности соединены с вторыми входами первого и второго элементов ИЛИ, выход переполнения подключен к первому входу четвертого элемента ИЛИ, а вход питания соединен с одноименными входами генератора тактовых импульсов, четвертого элемента ИЛ И, элемента И, 1317485

Составитель О. Исаев

Редактор Н. Горват Техред И. Верес Корректор И. Эрдейи

Заказ 2296/46 Тираж 589 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж вЂ” 35, Раушская наб., д. 4, 5

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4 блока сравнения и с одним выходом триггера-защелки, другой выход которого подключен к управляюшему входу первого коммутатора, а вход соединен с выходом четвертого элемента ИЛИ, второй вход которого является входом отключения самоконтроля устройства, выход первого элемента ИЛИ подключен к информационным входам основных и дополнительных усилителей и к второму входу блока сравнения, выход второго элемента ИЛИ соединен с входами записи-считывания основных и дополнительных усилителей и с первым входом элемента И, второй вход которого подключен к выходу генератора тактовых импульсов, а выход соединен с третьим входом блока сравнения, первый вход которого подключен к выходу второго коммутатора и является информационным выходом устройства, адресные входы основного и дополнительного адресных накопителей соединены с выходами первого дешифратора, выходы ассоциативного накопителя подключены к входам третьего элемента ИЛИ, выход которого соединен с управляющим входом второго коммутатора.

Оперативное запоминающее устройство с самоконтролем Оперативное запоминающее устройство с самоконтролем Оперативное запоминающее устройство с самоконтролем 

 

Похожие патенты:

Изобретение относится к вычислительной технике, в частности к запоминающим устройствам (ЗУ) статического типа с контролем на правильность их работы, и может быть использовано при конструировании ЗУ с коррекцией ошибок, например, кодом Хемминга

Изобретение относится к области вычислительной техники и может быть использовано при построении памяти высоконадежных вычислительных систем с пониженным энергопотреблением

Изобретение относится к вычислительной техни1{е и может быть применено для автоматизированного обнаружения неисправностей и сбоев в информационных и адресных цепях блоков памяти

Изобретение относится к вычислительной технике, в частности к устройствам для контроля блоков памяти

Изобретение относится к вычислительной технике и может быть использовано в устройствах обработки и хранения информации, в частности при хранении информации на магнитном диске

Изобретение относится к вычислительной технике и может быть ис.- .пользовано для автономной проверки и наладки блоков оперативной памяти

Изобретение относится к вычис.чительной технике, может быть иснользовано при )азраб()тке :(аи()минаюн1и

Изобретение относится к вычислительной технике и может быть применено для контроля блоков постоянной памяти в динамическом режиме на рабочей частоте, в том числе для контроля адресных цепей

Изобретение относится к запоминающим устройствам, в частности к техническим средствам их контроля, и предназначено для автоматизации производства накопителей ЗУ

Изобретение относится к вычислительной технике, в частности к запоминаюпрм устройствам, выполненным из интегральных микросхем памяти

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх