Устройство для программирования постоянных запоминающих устройств

 

Изобретение относится к запоминающим устройствам и может быть использовано для занесения информации в полупроводниковые элементы памяти путем пережигания плавких перемычек и контроля занесенной информации. Цель изобретения - повышение быстродействия устройства. Устройство содержит блок 1 управления (клавиатура управления), блок 2 формирования одиночных импульсов, счетчик 3 адреса ПЗУ, дешифратор 4 (двоичного кода в код семисегментного индикатора ) , индикатор 5 адреса ПЗУ, блок 6 формирования цикла щ)ограм О1рования, индикаторы 7 набора программы, блок 8 поразрядного опроса набора программы, блок 9 набора программы, блок 10 разрешения такта программирования , блок 11 формирования импульсов программирования, блок 12 сравнения, блок 13 коммутации, усилитель 14, панель 15 для ПЗУ, индикатор 16 результата программирования . По завершении цикла программирования результат программирования индицируется и сравнивается с набором программы блоком 12. В случае совпадения информации блок 12 выдает сигнал на блок 11, который при повторном запуске цикла программировдния формирует дополнительную серию импульсов программирования, характеризующуюся меньшим временем токового воздействия на запрограммированные разряды. 2 ил. (Л со ND СО СЛ 4

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИН

А1

„„80„„3 2

151>4 С 11 С 7/ОО

ОПИСАНИЕ ИЗОБРЕТЕНИЯ г

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 3919189/24-24 (22) 01.07.85 (46) 07.02.88. Бюп, У 5 (71) Воронежское специальное конструкторско-технологическое бюро

"ПрограммЭВМсервис (72) К,Э .Горский и В,В.Сюрдяев (53) 681 ° 327,66 (088,8) (56) Информлисток 11г 1040-84 "Программатор", Ленинградский ЦНТИ.

Desin hews 14-23-79, Ф 8. (54) УСТРОЙСТВО ДЛЯ ПРОГРАММИРОВАНИЯ

ПОСТОЯННЫХ ЗАПОМИНА10ЩИХ УСТРОЙСТВ (57) Изобретение относится к запоминаюшим устройствам и может быть использовано для занесения информации в полупроводниковые элементы памяти путем пережигания плавких перемычек и контроля занесенной информации.

Цель изобретения — повышение быстродействия устройства, Устройство содержит блок 1 управления (клавиатура управления), блок 2 формирования одиночных импульсов, счетчик 3 адреса ПЗУ, дешифратор 4 (двоичного кода в код семисегментного индикатора), индикатор 5 адреса ПЗУ, блок

6 формирования цикла программирования, индикаторы 7 набора программы, блок 8 поразрядного опроса набора программы, блок 9 набора программа, блок 10 разрешения такта программирования, блок 11 формирования импульсов программирования, блок 12 сравнения, блок 13 коммутации, усилитель 14, панель 15 для ПЗУ, индикатор 16 результата программирования, По завершении цикла программирования результат программирования индицируется и сравнивается с набором программы блоком 12, В случае совпадения информации блок 12 выдает сигнал на блок 11, который при повторном запуске цикла программирования формирует дополнительную серию импульсов программирования, характеризующуюся меньшим временем токового воздействия на запрограммированные разряды, 2 ил .

1362354

Изобретение относится к запоминающим устройствам и может быть использовано для занесения информации в полупроводниковые элементы памяти путем пережигания плавких перемычек и контроля занесенной информации.

Целью изобретения является повышение быстродействия устройства.

На фиг ° 1 представлена функцио- 10 нальная схема устройства; на фиг.2 схемы соответственно блока поразрядного опроса набора программы, блока формирования цикла программирования, блока набора программы и 15 блока разрешения такта программирования.

Устройство содержит блок I управления (клавиатура управления), блок

2 формирования одиночных импульсов, 20 счетчик 3 адреса постоянного запоминающего устройства (ПЗУ), дешифратор 4 (двоичного кода в код семисегментного индикатора), индикатор

5 адреса ПЗУ, блок 6 формирования цикла программирования, индикаторы

7 набора программы, блок 8 поразрядного опроса набора программы, блок 9 набора программы, блок 10 разрешения такта программирования, 30 блок 11 формирования импульсов программирования, блок 12 сравнения, блок 13 коммутации, усилитель 14, панель 15 для ПЗУ и индикатор 16 результата программирования. 35

Блок 8 поразрядного опроса набора программы состоит из счетчика 17 и дешифратора 18. Блок 9 набора програжы состоит из элемента 8И-HF, 19 и коммутационного поля 20 (набора кнопок-ключей). Блок 10 разрешения такта программирования состоит из первого 21, второго 22 и третьего

23 элементов HE первого 24 и второго 25 триггеров и элемента 2И-HE 26. 45

Блок 6 формирования цикла программирования состоит из триггера 27, первого 28 и второго 29 элементов. 2И-НЕ.

На фиг.1 и 2 обозначены вход 30 триггера 27, выходы 31-38 блока 9, выход 39 триггера 24 и выход 40 блока 10 формирования импульсов программирования.

Устрой тво работает следующим образом, 55

В разъем панели 15 подключают микросхему ПЗУ, подлежащую программированию. При нажатии на клавиатуре управления (блок 1 управления) соответствующих клавиш в блоке 2 формируются сигналы, поступающие на входы блока 3 (счетчики адреса ПЗУ).

На их выходах возникает кодовая комбинация, соответствующая числу нажатий, которая преобразуется дешифратором 4 в код семисегментного индикатора и отображается в шестнадцатиричном коде. Параллельно двоичная кодовая комбинация на выходах счетчика 3 адреса поступает через панель 15 на адресные входы ПЗУ.

Набор программы (задание разрядов, подлежащих программированию), осуществляется нажатием клавиши соответствующих разрядов блока 9. Информация о наборе программы индицируется индикатором 7 и поступает в блок

12 сравнения ° После набора программы и адреса нажимается кнопка, запускающая блок 6 формирования цикла программирования. С блока 2 на вход 30 триггера 27 подается сигнал и приводит его в готовность. Сигнал с выхода триггера 27 запускает генератор на элементах 2И-HE 28 и 29. Тактовые импульсы инвертируются элементом НЕ 21 н поступают на вход триггера 24, повторно инвертируются элементом HE 22 и поступают на вход триггера 24, включенного как делитель «а два.С выхода триггера 24 тактовые импульсы, пройдя через элемент НЕ 23 и элемент 2И-IIF, 26 (схема блокировки) поступают на счетный вход счетчика 17, Триггер 24 разрешает прохождение такта через схему блокировки, если соответствующая последовательности опроса кнопка 20 коммутационного поля (блок 9) не нажата. При этом с выхода элемента 8И-HE 19 на информационный вход триггера 24 поступает сигнал, соответствующий уровню логического "0 .

Счетчик 17 при поступлении очередного такта инкрементирует. При этом на соответствующем числу тактовых импульсов дешифраторе 18 формируется уровень логического 0". В случае если соединенная с этим выходом дешифратора 18 кнопка коммутационного поля 20 блока 9 нажата, то сигнал, проинвертированный элементом 8И-HE

l9, поступив на информационный вход первого триггера 24, изменяет его состояние, в результате чего с прямого выхода 39 триггера 24 поступает сигнал на блок 11, а с инверсного

1372354

50 выхода — на элемент 2И-HF. 26, что блокирует поступление тактовых импульсов с триггера 25 на счетный вход счетчика 17. Параллельно нажатая кнопка коммутационного поля 20 коммутирует сигнал с дешифратора 18 на соответствующий вход блока 13 посредством выходов 31-38. Блок 11 формирует серию импульсов программирования на время, определяемое блоком 12 сравнения. Серия программирующих импульсов усиливается усилителем

14 и поступает на блок 13, где по сигналу с блока 9 коммутируется через панель 15 для ПЗУ на соответствующий разряд, По окончанию такта программирования с выхода 40 блока

11 поступает сигнал, который устанавливает триггер 24 в исходное состояние. Блок 10 разрешает работу блока 8, и продолжается опрос блока

9 набора программь|. Дойдя до разряда, подлежащего программированию, операция повторяется в той же после- . довательности. При поступлении на счетный вход счетчика восьмого такта сигнал с его выхода изменяет состояние триггера 27, что завершает цикл программирования и приводит схему в исходное состояние.

Предлагаемое устройство обеспечивает быстрый переход с разрядов, которые не подлежат программированию, к разряду, подлежащему программированию, за счет того, что длительность импульсов с выхода триггера 25 значительно меньше времени программирования импульсами с выходов блока 11, По завершению цикла программирования результат программирования индицируется и сравнивается с набором программ блоком 12, В случае совпадения информации блок 12 выдает сигнал на блок 11, который при повторном запуске цикла программирования формирует дополнительную серию импульсов программирования, характеризующуюся меньшим временем токового воздействия на запрограммированные разряды.

Формула и э обретения

Устройство для программированйя постоянных запоминающих устройств, содержащее блок формирования одиночных импульсов, блок формирования цикла программирования, счетчик адреса, дешифратор, блок набора программы, блок коммутации, блок сравнения, блок формирования импульсов программирования, усилитель и блок управления, вход которого является первым информационным входом устройства, а выход подключен к входу блока формирования одиночных импульсов, выходы которого соединены с установочным входом блока формирования цикла программирования и счетным входом счетчика адреса, выходы кото" рого соединены с входом дешифратора и являются первым информационным выходом устройства, первый выход блока набора программы соединен с первым информационным входом блока коммутации, а второй выход - с первым входом блока сравнения, выход которого соединен с входом блока формирования импульсов программирования, эыход которого соединен с входом усилителя, выход которого соединен с управляющим входом блока коммутации, выход которого является вторым информационным выходом устройства, а второй вход блока сравнения является вторым информационным входом устройства, о т л и ч а ю щ е е с я тем, что, с целью повьш ения быстродействия устройства, в него введены блок поразрядного опроса набора программы и блок разрешения такта программирования, причем первый выход блока поразрядного опроса набора программы соединен с входом блока набора программы, второй выход— с синхронизирующим входом блока формирования цикла программирования, вход блока поразрядного опроса соединен с выходом блока разрешения такта программирования, вход-выход которого соединен с входом блока формирования импульсов программирования, информационный вход блока разрешения такта программирования сое динен с третьим выходом блока набора программы, а тактовый вход — с выходом блока формирования цикла программирования.

1372354

Составитель Л.Амусьева

Техред М.Дидык

Корректор М,Пожо

Редактор А,Ворович

Заказ 485/42 Тираж 590 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35. Раушская наб., д.4/5

Производственно-полиграфическое предприятие, г.ужгород, ул.Проектная,

Устройство для программирования постоянных запоминающих устройств Устройство для программирования постоянных запоминающих устройств Устройство для программирования постоянных запоминающих устройств Устройство для программирования постоянных запоминающих устройств 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть применено при создании усилителей считывания для запоминающих устройств

Изобретение относится к полупроводниковым ЗУ и может быть использовано для создания БИС ОЗУ на биполярных транзисторах

Изобретение относится к вычислительной технике и может быть использовано для формирования токов выборки в трансформаторных дешифраторах с общей обмоткой

Изобретение относится к вычислительной технике, а именно к коммутаторам считанных сигналов в магнитных запоминающих устройствах

Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах , выполненных из КМД11-транзисторов, для усиления сигналов считываемой информации

Изобретение относится к вычислительной технике и может быть применено в запоминающих устройствах, выполненных из КМДП-транзисторов, ДЛИ усиления сигналов считываемой информации

Изобретение относится к вычислительной технике и может быть использовано при построении запоминающих устройств большой емкости

Изобретение относится к цифровой вычислительной технике и может быть использовано в полупроводниковых запоминающих устройствах на основе МДП-транзисторов

Изобретение относится к области электроники и может быть использовано в импульсных интегральных схемах на МДП- транзисторах

Изобретение относится к электронике и предназначено для использования в синхронных оперативных запоминающих устройствах

Изобретение относится к видеооперативным запоминающим устройствам и может быть использовано в качестве двухпортовой памяти

Изобретение относится к синхронной динамической памяти с произвольным доступом

Изобретение относится к полупроводниковому запоминающему устройству с множеством запоминающих ячеек и применяется преимущественно в картах со встроенной микросхемой, таких как карты-удостоверения, кредитные карты, расчетные карты и др

Изобретение относится к электронной технике

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к способу введения и отображения данных, в частности к способу автоматического сохранения информации о дате первого использования электронного устройства после его покупки

Изобретение относится к схемному устройству с некоторым числом электронных схемных компонентов, состояние которых может переводится в исходное состояние
Наверх