Двухтактный одноразрядный сумматор комбинационного типа

 

»- а

Класс 42m, +

СССР

Ж 144641

ОПИОАНИ ИЗОБ КТКНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Подписная группа JH 174

Г. Ф. Кучеров

Д ВУХТАКТН Ы Й ОДНОРАЗРЯДНЫЙ СУММАТОР

КОМБИНАЦИОННОГО ТИПА

:Заявлено 4 августа 1960 г. за М 676497/26 в Комитет по делам изобретений и открытий при Совете Министров СССР

Опубликовано в «Бюллетене изобретений» М 3 за 1962 г.

Известны двухтактные одноразрядные сумматоры комбинационного типа, выполненные на ферротранзисторных ячейках и диодах.

Предлагаемый сумматор отличается от известных тем, что для упрощения устройства и увеличения его надежности в нем для п-лучения схем совпадения выходы ячеек, входы которых служат входами устройства и выходом переноса данного сумматора и через которые проходит шина первого такта, соединены последовательно. Обмотка запрета ячейки суммы соединена с выходной обмоткой ячейки переноса, через которую проходит шина второго такта.

Принципиальная схема описываемого сумматора показана на чертеже.

В описываемом сумматоре ферротранзисторные ячейки 1, 2 и 3 об разуют схему совпадения на три входа и служат для получения суммы и переноса, который образуется при наличии на входе двух или трех входных импульсов. Ячейки 4 и 5 образуют схему совпадения на два входа. Ячейка 6 служит для хранения перено"а, а ячейки 7 и 8 — для образования суммы, причем ячейка 7 является ячейкой запрета. В качестве импульсов запрета используются импульсы переноса. снимаемые с ячеек 2 и 5. Ввод слагаемых ь iz и переноса /„ производится по первому такту (шина 1), а вывод суммы Х вЂ” по второму такту (шина П).

При подаче на вход одного из трех входных импульсов на выходе ячейки 7 образуется импульс, соответствующий сумме. При подаче на вход двух любых из трех входных импульсов на выходах ячеек 2 и 5 образуется импульс, соответствующий переносу.

При подаче на вход сумматора трех входных импульсов с ячейки 3 снимается импульс, соответствующий сумме, а с ячеек 2 и 5 — импульс, соозветствующий переносу. Последний запоминается в ячейке о и одновременно запрещает появление импульса на выходе ячейки 7, № 144б41

Очевидно, что запрещающий импульс должен по длительности перекрывать запрещаемый импульс, что легко достигается увеличением числа витков в запрещающей обмотке.

Наличие диодов 9 и 10 необходимо для устранения ложной работы сумматора. Диод 10 служит для устранения ложного переноса за счет инверсного включения триода ячейки д при подаче на вход сумматора одного из трех входных импульсов.

Описываемый сумматор обладает высокой надежностью и может быть использован в новых разработках.

Предмет изобретения

Составитель А. И. Хохлов

Редактор Н. С. Кутафина

Техред A. Л. Резник Корректор П. А. Евдокимов

Подп. к печ. 12 III-62 г. Формат бум. 70) 108 / гб

Зак. 3056 Тираж 700

ЦБТИ Комитета по делам изобретений и открытий при

Москва, Центр, М. Черкасский пер, Объем 0.18 изд. л.

Цена 4 ког.

Совете Министров СССР д. 2/6.

Типография ЦБТИ, Москва, Петровка !4.

Двухтактный одноразрядный сумматор комбинационного типа, выполненный на ферротранзисторных ячейках и диодах, о т л и ч а ющи и с я тем, что, с целью упрощения устройства и увеличения его надежности, в нем для получения схем совпадения выходы ячеек, входы которых служат входами устройства и выходом переноса данного сумматора и через которые проходит шина первого такта, соединены последовательно, а обмотка запрета ячейки суммы соединена с выходной обмоткой ячейки переноса, через которую проходит шина второго такта.

Двухтактный одноразрядный сумматор комбинационного типа Двухтактный одноразрядный сумматор комбинационного типа 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано в дискретных автоматах для сложения - вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к цифровой связи, автоматике и вычислительной технике и может быть использовано при реализации параллельных выделителей канальных цифровых сигналов, устройств сигнализации и устройств для подсчета количества единиц в двоичной комбинации

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также вычислительных устройств

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в дискретных автоматах для сложения-вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к вычислительной технике, в частности к способам суммирования чисел, и может быть использовано при построении арифметических устройств ЭВМ для повышения их быстродействия

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к вычислительной технике и может быть использовано при проектировании вычислительных узлов в составе специализированных БИС на основе МОП транзисторов

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда
Наверх