Устройство для сопряжения эвм с накопителем на магнитных дисках

 

Изобретение относится к области вычислительной .техники, в частности К устройствам управления накопителями на магнитных дисках, составляющими устройство внешней памяти ЭВМ. Целью изобретения является повышение быстродействия . Устройство содержит блок 1 связи с ЭВМ, блок 2 прямого доступа к памяти, блок 3 прерывания, блок 4 регистров, регистр 5 данных, преобразователь 6 последовательного кода в параллельный, блок 7 обработки данных, блок 8 формирования адреса, блок 9 постоянной памяти, регистр 10 микрокоманд, блок 11 дешифраторов, блок 12 приемопередатчиков, блок 13 буферной памяти, регистр 14 чтения/ /записи. 4 ил. с ()

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (51)4 G 06 F 13 1

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ

К АВТОРСКОМУ СВИД=ТЕЛЬСТВУ (21) 4169245/24-24 (22) 29.12.86 (46) 15,07.88. Бюл. № 26 (72) А.В.Анисимов и В.Д.Шатских (53) 681. 325 (088. 8) (56) Патент CHIA ¹ 4241420, кл, С 06 F 13/04, 1982. Авторское свидетельство СССР

¹ 1280644, кл. С 06 F 13/14, 1985. (54) УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ 3ВМ

С НАКОПИТЕЛЕМ НА МАГНИТНЫХ ДИСКАХ (57) Изобретение относится к области вычислительной техники, в частности к устройствам управления накопителя„.„Я0„„1410046 А 1 ми на магнитных дисках, составляющими устройство внешней памяти ЭВМ. Целью изобретения является повышение быстродействия. Устройство содержит блок

1 связи с 3ВМ, блок 2 прямого доступа к памяти, блок 3 прерывания, блок

4 регистров, регистр 5 данных, преобразователь 6 последовательного кода в параллельный, блок 7 обработки данных, блок 8 формирования адреса, блок 9 постоянной памяти, регистр 10 микрокоманд, блок 11 дешифраторов, блок 12 приемопередатчиков, блок 13 буферной памяти, регистр 14 чтения/

/записи. 4 ил.

1410046

Изобретение относится к области вычислительной техники, в частности к устройствам управления накопителями на магнитных дисках, составляющими устройство внешней памяти ЭВИ.

Целью изобретения является повышение быстродействия устройства.

На фиг.1 представлена блок-схема устройства; на фиг.2-4 — структурная схема устройства.

Устройство содержит блок 1 связи с ЭВИ (фиг.1, 2), блок 2 прямого доступа к памяти, блок 3 прерывания, блок 4 регистров, регистр 5 данных (фиг.1, 3), преобразователь 6 последовательного кода в параллельный, блок 7 обработки -данных, блок 8 формирования адреса, блок 9 постоянной памяти, регистр 10 микрокоманд, блок

11 дешифраторов, блок 12 приемопередатчиков, блок 13 буферной памяти (фиг.1),.регистр 14 записи/чтения.

Кроме того, устройство содержит регистр состояния диска 15 (фиг.2), входящий в состав блока 11, приемопередатчики ввода/вывода 16, дешифратор ввода/вывода 17 и регистры памяти 18, входящие в состав блока ,мультиплексор тест-условий 19 (фиг.3),30 входящий в состав блока 8, узел синхронизации 20, входящий в блок 7, группу дешифраторов 21, входящих в состав устройства блока 11.

Блок буферной памяти 13 (фиг.4) состоит из регистра адреса 22, пред,ставляющего собой группу восьмиразрядных параллельных D-триггеров и группы поразрядно включенных узлов

; памяти: первого 23, второго 24, тре- 40 тьего 25 и четвертого 26, каждый из которых представляет собой оперативное запоминающее устройство с организацией памяти (1К х 4) БИТ информа; ци Ф 5

Регистр 14 записи/чтения (фиг.4) состоит из триггера 27 записи, триггера 28 чтения и мультиплексора 29 чтения/записи.

Блок 1 (фиг.2) соединен с магистралью ЗВМ по входу посредством сигнала выбора устройства (М ВУ), группы двунаправленных шин адреса/данных (M АД(00-15)), а также посредством группы сигналов управления (УПР ВВ/

/ВИВ) соединен с соответствующей группой выходных сигналов дешифратора 17 ввода/вывода, кроме того, блок

1 соединен группой двунаправленных шин адреса/данных (ЛД(00-15) ) с блоком 4 регистров, регистром 15 состояния диска и дешифратором 17 ввода/

/вывода.

Блок 2 прямого доступа к памяти (фиг.2) соединен с магистралью ЭВИ по входу посредством приемного сигнала разрешения захвата магистрали (И РЗИ П), по выходу — посредством шины разрешения захвата магистрали источника (М РЗИ И) и шины захвата магистрали (M ЗИ), кроме того, соединен с регистром 10 микрокоманд посредством сигнала условия прямого доступа к памяти (УСЛ ПДП), с приемопередатчиками ввода/вывода 16 посредством шины РЕЖ ПДП и посредством сигналов ДЗП ПДП и ДЧТ ПДП.

Блок 3 прерывания (фиг.2) соединен с магистралью ЭВИ по входу посредством приемного сигнала разрешения прерывания (М ПРР П) и сигнала установки (М УСТ), по выходу — сигналом разрешения прерывания источника (И ПРР И) и сигналом запроса прерывания (M ЗПР), кроме того, по входам соединен с регистром управления и состояния (РУС), входящего в состав блока 4 регистров, посредством двух сигналов РУС-06, РУС-07, а по выходу — сигналом ВЕКТОР с входом мультиплексора 19 тест-условий (фиг.3).

Блок 4 регистров (фиг.2) соединен группой входов УПР РЕГ1 с группой выходов памяти 18 регистров, а группой входов УПР РЕГ2 с группой выходов узла 21 дешифраторов (фиг.3), кроме того, блок регистров соединен группой двунаправленных шин МК АД(00-15) с регистром 5 данных, преобразователем

6, блоком 7, регистром 10 микрокоманд, блоком 11 (фиг,3), регистром 22 адреса (разряды 00-07), первым узлом памяти 23 (разряды 00-03), вторым узлом памяти 24 (разряды 04-07), третьим узлом памяти 25 (разряды 08-11), четвертым узлом памяти 26 (разряды

12-15) (фиг.4).

Регистр 5 данных (фиг.3) соединен по входу посредством сигнала УПР РД с соответствующим выходом узла 21 дешифраторов, по выходу соединен сигналом РД 00 с входом блока 12 приемопередатчиков (фиг.1).

Преобразователь 6 (фиг.3) соединен по одному входу посредством сигнала

"Считанные данные" (СЧИТ Д) с соот- . ветствующим выходом блока 12 приемо3 14100 передатчиков (фиг.1), по другому вхо- ду сигналом "Управление преобразователем данных" (УПР ПД) — с соответствующим выходом узла 21 дешифрато5 ров (фиг.3) .

Блок 7 (фиг.3) соединен по входу посредством сигнала "Тактовые импульсы" (ТИ) с соответствующим выходом узла 20 синхронизации, с входом регистра микрокоманд 10 и с входом блока 8 формирования адреса (фиг.3), по другим входам — двумя подгруппами сигналов "АДРЕС-POH А, В" и "УПР АЛУ -. с соответствующими подгруппами выход-15 ных сигналов регистра 10 микрокоманд (фиг.3) посредством группы выходов

"Запрос прямого доступа к памяти" .(ЗАПР ПДП), "Разрешение ПДП" (РАЗР

ПДП), "Флаг чтения" (ФЧТ), "Флаг записи" (ФЗП), СТАРТ РУС, "Функция равна нулю" (F = О) соединен с группой соответствующих входов мультиплексора 19 тест-условий (фиг.3).

Блок 8 (фиг.3) соединен по входу 25 сигналом "Тестовое условие" (ТЕСТ

УСЛ) с выходом мультиплексора 19 тест-условий, по двум входным подгруп1там сигналов "Инструкция" и "Адрес ветвления" — с соответствующими выходными подгруппами регистра 10 микрокоманд, по выходу — группой сигналов "Адрес ПЗУ" — с соответствующей группой входов блока 9.

Блок 9 (фиг.3) соединен по выходу группой сигналов "Разряды ПЗУ" с со- ответствующей группой входов регистра 10 микрокоманд, который соединен по выходу сигналом "Управление тактовыми импульсами" (УПР ТИ) с входом узла 20 синхронизации и, кроме того, соединен тремя. подгруппами выходных сигналов ДЕШ1, ДЕШ2, ДЕШЗ с соответствующими входами узла 21 дешифраторов.

Блок 11 (фиг. 3) соединен по входу посредством сигнала "Управление функция-диск" (УПР Ф-Д) с соответствующим выходом узла 21 дешифраторов, группой выходных сигналов "Запись", "Стирание", "Считывание", "Защита эа- 5О писи", "Восстановление", "Строб" соединен с соответствующей группой входных сигналов блока 12 приемопередат, чиков (фиг.1) .

Блок 12 приемопередатчиков соединен с регистром 15 состояния диска . (фиг.2), входящим в блок 11 (фиг.1), группой выходных сигналов "Адрес сек46

4 тора О" (А СЕК О), "Адрес сектора 1" (A СЕК i), "Адрес сектора 2" (А СЕК 2), "Адрес сектора 3" (A СЕК 3), "Адрес сектора = счетчик секторов" (СА =

СЧС), "Поиск закончен" (ПОИСК ЗАК), "Устройство готово" (УСТР ГОТ), 11Сектор", "Ошибка поиска" (ОШ ПОИСК), "Неисправность" (НЕИСПР), "Состояние защиты записи" (СЗЗ).

Регистр 15 состояния диска (фиг.2) соединен по входу сигналом "Управление РСД" (УПР РСД) с соответствующим выходом узла 21 дешифраторов (фиг.2, 3).

Приемопередатчики 16 ввода/вывода (фиг.2) соединены с магистралью 3ВМ по входам группой сигналов "Ответ" (М ОТВ), "Чтение данных" (M ДЧТ), "Запись данных" (М ДЗП), "Сигнал синхронизации" (M ОБМ), "Признак записи

БАЙТА" (M ПЗП), по выходу — посредством сигнала "Подтверждение захвата" (МПЗ), кроме того, по выходу соединены группой сигналов ДЧТ, ДЗП, ОБМ, ПЗП с соответствующими входами дешифратора 17 ввода/вывода, который соединен по выходам двумя группами сигналов. КОД, УПР ПЗУ с соответствующими входами памяти 18.регистров.;

Узел 20 синхронизации (фиг.3) соединен выходом СТРОБ ДЕШ с узлом 21 дешифраторов, который соединен выходом "Запись адреса БУФЕРА" (ЗП АДР

БУФ) с входом регистра 22 адреса (фиг.4), выходом "Управление записи

БУФЕРА" (УПР ЗП БУФ) с входом тригге ра 27 записи, выходом "Управление чтения БУФЕРА" (УПР ЧТ БУФ) с входом триггера 28 чтения, выходом "Управление страницы чтения/записи" (УПР СТР

ЧТ/ЗП) с входом мультиплексора 29 чтения/записи, выходами "Запись БУФЕРА" (ЗП БУФ) и "Разрешение БУФЕРА" (РАЗР БУФ) с соответствующими входами первого 23, второго 24, третьего 25 и четвертого 26 узлов памяти (фиг.4).

Регистр 22 адреса соединен группой выходов "Адрес БУФЕРА" с одноименнымы адресными входами узлов 23-26 па,мя ги (фиг.4), старшие адресные входы которых соединены с выходом мультиI плексора 29 чтения/записи.

Устройство для сопряжения ЗВМ с накопителем на магнитных дисках работает следующим образом..

Программа 3ВМ при обращении к накопителю на магнитных дисках (НМД) анализирует состояние блока 4 регист1410 ров и регистра 15 состояния диска (фиг.2) посредством блока 1, после чего загружает в регистр управ. пения !

, и состояния (РУС) код команды, котоУ 5 рый соответствует одной из восьми функций управления НМД: "Сброс", "Запись, Чтение", "Проверка записи, tt ве и

Проверка чтения, Позиционирование", Восстановление, Защита записи

Принятый код по сигналу |Старт РУС" определяет через мультиплексор 19 и блок -8 переход микропрограммы устройства, записанной в блоке 9, на начальный адрес микропрограммы, соответствующей заданной функции НМД. С этого момента и в дальнейшем управление блоком 9 осуществляется от блока 8 в соответствии с сигналом тестусловйя, поступающим от мультиплексо- 20 ра 19 (фиг.3).

При этом микропрограмма устройства анализирует состояние НМД посредством регистра )5 состояния диска (РСД), в частности: номер сектора на дорожке 25 диска (сигналы А СЕК О, А СЕК 1, А СЕК 2, А СЕК 3), момент сравнения текущего сектора с заданным в регистре адреса диска (РАД), состояние завершения поиска дорожки (ПОИСК ЗАК), готовность НМД (УСТР ГОТ), секторный импульс (СЕКТОР), состояние неправильного поиска (ОШ ПОИСК), неисправность в накопителе (НЕИСПРАВНОСТЬ), состояние защиты записи (СЗЗ).

Логические значения отдельных раэ35 рядов регистров вычисляет блок 7 ,(фиг.1, 3) путем сравнения внутрен них регистров с константой, поступающей по микроканалу MK АД(00-15) из

40 регистра 10 микрокоманд (фиг.3) . Ре„зультат сравнения, т.е. состояние того или иного разряда регистра, микропроцессор выдает в виде ФЛАГА по шине F = 0 на вход мультиплексора 19.

На остальные входы мультиплексора

19 поступают следующие сигналы: ЗАПРОС ПДП, -ФЛАГ, устанавливаемый микропрограммно и сбрасываемый по концу цикла прямого доступа к памяти, .РАЗР

ПДП, — ФЛАГ, устанавливаемый микро50

Программно и сбрасываемый по окончании передачи данных, ФЛАГ ЧТЕНИЯ (ФЧТ) и ФЛАГ ЗАПИСИ (ФЗП), характеризующие готовность преобразователя 6, 55 х приему или считыванию следующего (очередного) слова данных; СТАРТ РУС, - ФЛАГ, указывающий на поступление от ЭВМ следующей команды: ВЕКТОР, 046 6

ФЛАГ, устанавливаемый по разрешению прерывания от устройства, Выбор сигнала для тестирования определяется микропрограммно по разрядам ВЫБОР

ТЕСТ-УСЛ от регистра 10 микрокоманд (фиг.3).

Выход мультиплексора 19, соединенный с входом тест-условия блока 8, определяет адрес следующей микрокоманды по внутреннему счетчику либо адрес ветвления, поступающий на вход блока 8 из регистра 10 микрокоманд.

Таким образом, адрес очередной микрокоманды выбирается безусловно либо на основании результата тестирования одного из ряда указанных условий. Состояние остальных разрядов регистра микрокоманд, соответствующих выбранному адресу, в .свою очередь, определяет ряд служебных сигналов управления, а также операцию НМД, которая заносится в блок 11 по сигналу УПГ

Ф-Д (фиг.3), а затем передается в малый интерфейс НМД посредством блока

12 приемопередатчиков (фиг. 1, 3).

Сигналы управления регистрами, а также прочие сигналы управления устройством поступают с выходов узла 21 дешифраторов, стробируемого сигналом

СТРОБ ДЕШ, который вырабатывается, наряду с тактовым сигналом, узлом 20 синхронизации (фиг.3).

Обмен данными по магистрали ЭВМ осуществляется параллельными 16-разрядными словами посредством регистра

5 данных (фиг.3). Вместе с тем обмен данными по интерфейсу накопителя про- исходит последовательным кодом. Поэтому для сопряжения типа данных между ЭВМ и НМД служит преобразователь 6 (фиг.3), который преобразует данные при записи на диск из параллельного кода в последовательный, а при считывании с диска — иэ последовательного кода (СЧИТ Д) в параллельный. Обмен данными по магистрали ЭВМ ведется в режиме прямого доступа к памяти (ПДП).

Управление циклами ПДП осуществляется от блока 2 прямого доступа к памяти (фиг. 1, 2) .

Для сопряжения ЭВМ и НМД по быстродействию и для исключения потерь данных, связанных с различием в быстродействии, в схему устройства введен блок 13 буферной памяти с регистром

14 (фиг. 1) .

Буферизация данных осуществляется следующим образом. Пространство бу7 14 ферной памяти, состоящее из узлов

23-26 памяти (фиг.4), условно разбито на две страницы, управление которыми осуществляется таким образом, что в то время, как запись данных ведется в первую страницу, считывание данных ведется из второй, предварительно заполненной страницы. По мере заполнения и опустошения страниц памяти они поочередно переворачиваютея", т.е. номера страниц на запись и считывание меняются местами. Управление адресами ячеек памяти осуществляется от регистра 22 адреса (фиг,4), который представляет собой 8-разрядный триггер, управляемый по сигналу ЗП

АДР БУФ. Значения адресов вычисляются в блоке 7 и через внутренние регистры общего назначения (РОН) по разрядами

00.-07 микроканала MK АД вводятся в регистр 22 адреса.

Управление страницами записи/считывания блока буферной памяти осуществляется от регистра 14 (фиг.1), состоящего из триггера записи, триг- . гера чтения и мультиплексора чтения/

/записи (фиг,.4). Сигналы УПР ЗП БУФ, УПР ЧТ БУФ вырабатываются после отсчета 256 адресов ячеек памяти; при этом триггеры записи или чтения, работающие в счетном режиме, определяют страницу соответственно записи или считывания. Выбор страницы записи ипи считывания определяется из алгоритма микропрограммы посредством мультиплексора ЧТ/ЗП по сигналу УПР

СТР ЧТ/ЗП. Сигнал РАЗР БУФ разрешает работу блоков памяти, при этом наличие или отсутствие сигнала ЗП БУФ определяет режим соответственно записи или считывания буферной памяти.

Во время передачи данных адресация к памяти 3ВМ, а также массив передаваемой информации определяются состояниями двух регистров: текущего адрес (PTA) и.счета слов (PCC), входящих в блок 4 регистров (фиг.2). Окончание передачи данных фиксируется по обнулению регистра счета слов.

По завершении любой операции устройство для сопряжения устанавливает разряд готовности — разряд 07 регистра управления и состояния (РУС). При обнаружении ошибочных состояний в устройстве или в накопителе устанав ливаются соответствующие разряды регистра ошибок (РОШ) блока 4 регрстПосле установки готовности (РУС07) и при установленном разряде разрешения прерывания (РУС-06) срабатывает блок 3 прерывания (фиг.1, 2).

При этом в ЭВМ посылается запрос прерывания по шине М ЗПР в соответствии с заданным вектором и приоритетным

10, уровнем. После этого устройство сопряжения переходит в режим ожидания очередной команды ЭВМ, которая соответствует программе обслуживания прерывания.

Формула изобретения

Устройство для сопряжения ЭВМ с накопителем на магнитных дисках, со20 держащее блок связи с ЭВМ, блок регистров, блок прямого доступа в память, регистр данных, блок формирователя

25 адреса, блок обработки данных, блок прерывания, преобразователь последовательного кода в параллельный, блок постоянной памяти, регистр микрокоманд, блок дешифраторов, блок приемо30 передатчиков, причем группа информационных входов и первая группа Инфор" мационных выходов блока нриемопередатчиков образуют группу входов и вы" ходов устройства для подключения к группе информационных и управляющих

35 выходов и входов накопителя на магнитных дисках соответственно, вход выборки, выход подтверждения выборки, группа информационных входов-вы40 ходов блока связи с ЭВМ образуют .вход-выход и группу входов-выходов устройства для подключения соответственно к выходу выборки, входу подтверждения выборки и группе информационных входов-выходов ЭВМ, вход разрешения захвата магистрали

45 и группа выходов захвата магистрали блока прямого доступа к памяти образуют вход и группу выходов устройства для подключения соответственно

50 к выходу разрешения захвата магистрали и группе входов захвата магистрали ЭВМ, группа входов разрешения и установки прерывания и группа выходов разрешения и запроса прерывания блока прерывания образуют группы входов и выходов устройства для подключения соответственно к группе выходов разрешения и установки прерывания и.к

10046 8 ров, после чего также устанавливается разряд готовности. "руппе входов разрешения и запроса рерывания ЭВМ, при этом первая група информационных выходов блока связи

ЭВМ соединена с группой входов разешения записи блока регистров, пер5 ая группа информационных входов-выодов которого соединена с первой руппой выходов блока дешифраторов и группой информационных входов-выхо- 1О ов блока связи с ЭВМ, группа управяющих входов и информационный выход оторого соединены соответственно. с руппой выходов управления передачей с входом задания режима блока пряого доступа к памяти, вход разрешеия которого соединен с информационым выходом регистра микрокоманд, ерная группа информационных выходов синхровход которого соединены соотетственно с группой адресных и упавляющих входов и тактовым выходом лока обработки данных, группа инормационных выходов которого соедиена с первой группой информационных 25 ходов блока формирования адреса, торая группа информационных входов оторого соединена с второй группой нформационных выходов регистра микокоманд, группа информационных вхоов которого соединена с группой инормационных выходов блока постоянной амяти, группа адресных входов котоого соединена с группой информационых выходов блока формирования адреа, вход логического условия которого

35 оединен с выходом блока прерывания, ервый и второй входы управления реимом которого соединены с первым и торым информационными выходами блока

40 егистров, вторая группа информационых входов-выходов которого соединена группой входов логического условия блока обработки данных, с первой г руппой информационных входов блока дешифраторов, с группой информацион45

046 10 ных входов-выходов регистра данных, с группой информационных входов-выходов преобразователя последовательного кода в параллельный и с группой информационных входов-выходов регистра микрокоманд, третья группа информационных вЬгходов которого соединена с второй группой информационных вхо" дов блока дешифраторов, первый выход которого соединен с входом запуска преобразователя последовательного кода в параллельный, информационный вход которого соединен с информационным выходом блока приемопередатчнков, информационный вход которого соединен с информационным выходом регистра данных, синхровход которого соединен с вторым выходом блока дешифраторов, вторая группа выходов и третья группа информационных входов которого соеди" иены соответственно с группой управляющих входов и с второй группой информационных выходов блока приемопередатчиков, третья группа выходов блока дешифраторов соединена с группой синхровходов блока регистров, вторая группа информационных выходов блока связи с ЭВМ соединена с группой информационных входов регистра данных, о т л и ч а ю щ е е с я тем, что, с целью повышения быстродействия, в него введены блок буферной памяти и регистр чтения записи, причем вторая группа инфоомапионных входоввыходов блока регистров соединена с группой информационных и адресных входов-выходов блока буферной памяти группа входов разрешения чтения-запиf си соединена с четвертой группой вы-, ходов блока дешифраторов, пятая .группа выходов которого соединена с группой тактовых входов регистра чтениязаписи, выход которого соединен с входом чтения-записи блока буферной памяти.

14 10046

Жив. Г

14! 0046

1410046

Тираж 704

Подписное

ВНИИПИ Государственного комитета. СССР по делам изобретений и открытий

113035, Иосква, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, r. Ужгород, ул. Проектная, 4

Редактор О.Спесивых

Заказ 3482/46

Составитель С.Пестмал

Техред А.Кравчук Корректор О.Кравцова

Устройство для сопряжения эвм с накопителем на магнитных дисках Устройство для сопряжения эвм с накопителем на магнитных дисках Устройство для сопряжения эвм с накопителем на магнитных дисках Устройство для сопряжения эвм с накопителем на магнитных дисках Устройство для сопряжения эвм с накопителем на магнитных дисках Устройство для сопряжения эвм с накопителем на магнитных дисках Устройство для сопряжения эвм с накопителем на магнитных дисках Устройство для сопряжения эвм с накопителем на магнитных дисках Устройство для сопряжения эвм с накопителем на магнитных дисках 

 

Похожие патенты:

Изобретение относится к вычислительной технике, может быть использовано в автоматизированных системах управления и системах сбора информации с увеличенным числом периферийных подсистем, подключенных к магистрали ЭВМ

Изобретение относится к вычислительной технике и может быть использовано в устройствах, организующих обмен информацией между источниками и приемниками , связанными общей магистралью, при необходимости обработки разноскоростных потоков информации

Изобретение относится к вычислительной технике и может быть использовано в вычислительных системах, процессоры которых имеют более высокое быстродействие

Изобретение относится к вычислительной технике, в частности к устройствам приема, выдачи и обработки информации для ввода-вывода ее в электронную вычислительную машину

Изобретение относится к вычислительной технике и может быть использовано в системах обмена, регистрации и обработки данных

Изобретение относится к вычислительной технике и может быть использовано для построения запоминающих устройств с произвольным доступом

Изобретение относится к вычислительной технике, в частности, к устройствам сопряжения при объединении в вычислительную систему дв.ух ЭВМ

Изобретение относится к вычислительной технике и может быть использовано в многопроцессорньк вычислительных системах для реализации межзадачного взаимодействия

Изобретение относится к области вычислительной техники и предназначено для построения коммутационных сетей вычислительных систем

Изобретение относится к электросвязи и может быть использовано в автоматизированных системах управления технологическими процессам, телемеханике и локальных вычислительных сетях
Изобретение относится к вычислительной технике

Изобретение относится к ведомственным телефонным сетям с повышенными требованиями по безотказности связи

Изобретение относится к области архитектуры компьютерной системы

Изобретение относится к вычислительной технике и может быть использовано в вычислительных системах различного назначения для передачи информации между различными частями распределенных вычислительных систем

Изобретение относится к цифровой вычислительной технике и может быть использовано при построении средств коммутации мультипроцессорных вычислительных сетей

Изобретение относится к автоматике и вычислительной технике, в частности к системам передачи информации, и может быть использовано в вычислительных сетях, использующих общую шину для подключения нескольких абонентов
Наверх