Логический элемент исключающее или

 

Изобретение относится к импульсной технике и может быть использовано при построении универсальных и специализированных цифровых устройств. Цель изобретения - расширение функциональных возможностей логического элемента. Логический элемент содержит р-транзисторы 1, .2, 7...9 транзибторы 3, 4, 10, 12, 13. Введение МДП-транзистора 17 п-типа позволяет логическому элементу формировать полный уровень Лог.О на дополнител выходе (функции И-НЕ) 18, 1 ил.

СОЮЗ СОВЕТСНИХ

СОЦИАЛ ИСТИЧЕСНИХ

РЕСПУБЛИН

„Л0„„1429 1 (я) 1 Н 03 К 19/094

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

IlO ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ

И АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) 1072264 (21) 4098684/24-21 (22) 08.08.86 (46) 07.10.88. Бюл. Р 37 (72) А.Е. Заболотный, В.А.- Максимов, и Я.Я. Петричкович (53). 621.374(088 ° 8) (56) Авторское свиде:z ельство СССР

У 1072264, кп. Н 03 К 13/094, 1982. (54) ЛОГИЧЕСКИЙ ЭЛЕМЕНТ ИСКЛЮЧАЮ1ЦЕЕ

ИЛИ (57) Изобретение относится к импульсной технике и может быть использовано при построении универсальных и специализированных цифровых устройств.

Цель изобретения — расширение функциональных возможностей логического элемента. Логический элемент содержит р-транзисторы 1, 2, 7...9 и птранзисторы 3, 4, 10, 12, 13. Введение МДП-транзистора 17 и-типа позволяет логическому элементу формироват полный уровень "Лог.0" на дополнител т выходе (функции И-НЕ) 18. 1 ил.

1429315

Составитель А. Кабанов

Техред Л.Олийнык Корректор С.Черни

Реда кт ор Н . P or улич

Заказ 5144/56

Тираж 929 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035 Москва, -35, Раушская наб;, д. 4/5 Производственно"полиграфическое предприятие, г. Ужгород, ул. Проектная, 4, Изобретение относится к импульснрй технике, может быть использовано п и построении универсальных и спец иалиэированных цифровых устройств, в частности схем сравнения, сумматоров, и является усовершенствованием устройства по авт. св..11" 1072264.

Цель изобретения — расширение функциональных возможностей путем ормирования полного уровня "Лог.0" дополнительном выходе функции

И,-НЕ.

На чертеже представлена принципи4льная электрическая схема логического элемента ИСКЛ10ЧАЮЩЕЕ ИЛИ.

Элемент содержит последовательно

Соединенные первый и второй р-транисторы 1 и 2, первый и-транзистор второй и-транзистор 4 включен араллельно первому п-транзистору 3, сток первого р-транзистора 1 соеди, ен с шиной 5 питания, исток второго -транзистора 4 соединен с общей шийой 6> третий и четвертый р-транзисторы 7 и 8 соединены параллельно, третий р-транзистор 7, шестой р-транзистор 9 и третий и-транзистор 10 включены последовательно между шиной питания и общей шиной 6, сток пятого р-транзистора 9 соединен с пер ой выходной шиной 11 .и через последовательноо соединенные четвертый и йятый и-транзисторы 12 и 13 с общей

Ыиной 6, затворы пятого р-транзистора

9 и третьего и-транзистора 10 соединены с истоком второго и-транзистора

4 и второй выходной шиной 14, первая входная шина 15 соединена с затворами второго и четвертого р-транзисторов

3 и 13, вторая входная шина 16 соеди5 нена с затворами второго и четвертого

n"òðàHçèñòoðoâ 4 и 12 и первого и третьего р-транзисторов 1 и 7, дополнительный МДП-транзистор 17 n-ro типа . включен между истоком пятого р-транзистора 9 и третьей выходной шиной

18 и стоком четвертого и-транзистора

12, затвор которого соединен с затвором дополнительного МДП-транзистора 17.

При входной комбинации "11" логичес кий ур овень "О" обеспечивается открытыми и-транзисторами 13 и 17, что позволяет сформировать на выходной шине 18 (функции И-НЕ) уровень шины 6. При других входных комбинациях устройство функционирует аналогично известному.

Формула изобретения

Логический элемент ИСКЛЮЧАЮЩЕЕ ИЛИ по авт. св. 9 1072264, о т л и ч а ю шийся тем, что, с целью расширения функциональных возможностей, в него введен дополнительный IIтранзистор п-типа, включенный между источником первого нагруэочного р( канального транзистора и общей точкой соединения первого и второго выходного транзисторов п-типа, затвор дополнительного Mfa-транзистора и-типа подключен к затвору второго выходного транзистора п-типа.

Логический элемент исключающее или Логический элемент исключающее или 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в различных устройствах дискретной автоматики

Изобретение относится к области импульсной техники и может быть использовано в качестве логического элемента в многозначных комбинаторных системах

Изобретение относится к импульсной технике может быть использовано в качестве буферного элемента с тремя состояниями при построении двунаправленных магистралей обмена

Изобретение относится к микроэлектронике и может быть использовано в цифровых интегральных схемах, аналого-цифровых преобразователях

Изобретение относится к импульсной технике и может быть использовано при построении помехоустойчивых цифровых систем

Изобретение относится к импульсной технике и может быть использовано в приборах измерительной и вычислительной техники в качестве датчика режимных воздействий

Изобретение относится к электронике и предназначено для использования в логических устройствах на комплементарных МДП транзисторах, его задачей является упрощение логического элемента, решаемой за счет изменения связей истоков первого n-МДП и второго p-МДП транзисторов 3 и 2, позволившего использовать общие p-канальный и n-канальный МДП ключи 5 и 6 для формирования логических состояний функции F по обоим выходам 10 ДИЗЪЮНКЦИЯ F с t (F+t) и 12 ЗАПРЕТ F по t (F)

Изобретение относится к цифровой вычислительной технике и может использоваться в МДП больщих интегральных схемах устройств каскадной логики

Изобретение относится к устройству включения более высоких напряжений на полупроводниковой интегральной схеме с первой последовательной схемой из первого p-канального и первого n-канального транзистора, которая включена между выводом для первого высокого и выводом для первого низкого потенциала, с второй последовательной схемой из второго p-канального и второго n-канального транзистора, которая включена между выводом для первого высокого потенциала и первым входным выводом, причем точка соединения обоих транзисторов первой последовательной схемы соединена с выводом затвора второго p-канального транзистора и образует вывод для выходного сигнала, причем точка соединения транзисторов второй последовательной схемы соединена с выводом затвора первого p-канального транзистора, и причем вывод затвора второго n-канального транзистора образует второй входной вывод

Изобретение относится к области вычислительной техники и может быть использовано в сверхбольших интегральных схемах в качестве элементной базы устройств каскадной логики и конвейерной обработки данных, в частности при реализации арифметических и логических устройств

Изобретение относится к цифровой вычислительной технике и может быть использовано в МДП интегральных схемах в качестве устройства логической обработки многоразрядных двоичных данных

Изобретение относится к вычислительной технике и может быть использовано в МДП интегральных схемах при реализации арифметических и логических каскадных устройств

Изобретение относится к цифровой вычислительной технике и может быть использовано в КМДП интегральных схемах в качестве устройства логической обработки многоразрядных двоичных данных

Изобретение относится к области аналого-цифровой микроэлектроники и может быть использовано в прецизионных измерительных устройствах СВЧ диапазона

Изобретение относится к вычислительной технике
Наверх