Инвертор на взаимодополняющих мдп-транзисторах

 

Изобретение относится к импульсной технике и может быть использовано при построении помехоустойчивых цифровых систем. Цель изобретения - повышение надежности функционирования - достигается путем увеличения выходного сопротивления на время перекодных процессов. Для этого в устройство , -содержащее входную шину 1, инвертор 2, шину 3 питания, общую 4 и выходную 5 шины, дополнительно введен двунаправленный ключ 6. В статическом режиме один из транзисторов ключа 6 открыт и не влияет на величину выходного сопротивления устройства . При изменении входного логического сигнала оба транзистора ключа закрываются , что резко увеличивает выходное сопротивление устройства. 1 ил., о - - Sfi

СОЮЗ СОВЕТСНИХ, СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (19) (И) А1

СЮ 4 Н 03 К 19 094

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н А BTOPCHOMY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 4000559/24-21 (22) 02,01.86 (46) 15. 11.87. Бюл. Р 42 (72) А.И.Балашова, А.В,Зеленцов, А.А.Красильников и К,С.Свинцицкий (53) 621.374(088,8) (56) Заявка ЕПВ (EP) Ó 0138126, кл. Н 03 К 19/094, 1985.

Заявка Японии И- 54-6179, кл. Н 03 К 19/00, 1979. (54) ИНВЕРТОР НА ВЗАИМОДОПОЛНЯЮЩИХ

ИДП-ТРАНЗИСТОРАХ (57) Изобретение относится к импульсной технике и может быть использовано при построении помехоустойчивых цифровых систем. Цель изобретения— повышение надежности функционирования — достигается путем увеличения выходного сопротивления на время перекодных процессов. Для этого в устройство,.содержащее входную шину 1, инвертор 2, шину 3 питания, общую 4 и выходную 5 шины, дополнительно введен двунаправленный ключ 6. В ста тическом режиме один иэ транзисторов ключа 6 открыт и не влияет на величину выходного сопротивления устройства. При изменении входного логического сигнала оба транзистора ключа saкрываются, что резко увеличивает выходное сопротивление устройства. 1 ил,,а

1352643

Составитель А.Кабанов

Редактор Т.Парфенова Техред Л.Сердюкова Корректор В.Гирняк

Заказ 5576/56 Тираж 900 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб,, д. 4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул, Проектная, 4

Изобретение относится к импульсной технике и может быть использова- но при построении помехоустойчивых . цифровых систем.

Целью изобретения является повышение надежности функционирования путем увеличения выходного сопротивления на время переходных процессов.

На чертеже представлена электрическая принципиальная схема инвертора на взаимодополняющих МДП-транзисторах.

Устройство содержит входную шину

1, соединенную со входом инвертора 2, . шину 3 питания, общую шину 4, выходную шину 5, двунаправленный ключ 6, первый информационный вход которого соединен с выходом инвертора. 2, второй информационный вход — с выходной шиной 5, прямой и инверсный управляющие входы — с входной шиной 1, подложка р-транзистора двунаправленного ключа 6 соединена с шиной питания 3, подложка п-транзистора двунаправленного ключа 6 соединена с общей шиной

4.

Устройство работает следующим образом.

В статическом режиме один из тран эйсторов ключа 6 открыт и не влияет на величину выходного сопротивления

2 устройства. При изменении величины входного логического сигнала оба транзистора ключа 6 закрываются, резко увеличивая выходное сопротивление устройства, в этот интервал времени на выходной шине 5 сохраняется предыдущий логический уровень за счет емкостного характера нагрузки. Благода10 ря резкому увеличению выходного сопротивления на время переходных процессов допускается искажение входного сигнала типа дробление.

15 Формула изобретения

Инвертор на взаимодополняющих йДПтранзисторах,-содержащий входную шину, соединенную с входом инвертора, 20 шину питания„ общую шину, выходную шину, отличающийся тем, что, с целью. повышения надежности функционирования, в него введен двунаправленный ключ, первый информационный вход которого соединен с выходом инвертора, второй информационный вход — с выходкой шиной, прямой и инверсный управляющие входы - c входной шиной, подложки р- и и-транзисторов двуна30 правленного ключа соединены соответственно с шиной питания и с общей шиной„

Инвертор на взаимодополняющих мдп-транзисторах Инвертор на взаимодополняющих мдп-транзисторах 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в приборах измерительной и вычислительной техники в качестве датчика режимных воздействий

Изобретение относится к области и.мпульсной техники и может быть использовано при построении цифровых систем с трехзначным алфавитом

Изобретение относится к импульсной технике и может быть использовано при построении цифровых систем с использованием трехзначной логики

Изобретение относится к области электронной вычислительной техники

Изобретение относится к области цифровой электронной техники

Изобретение относится к области импульсной техники и может быть использовано при построении цифровых узлов, выполненных с использованием арсенид-галлневой технологии

Изобретение относится к области импульсной техники и может быть использовано при построении цифровых логических комбинационных узлов

Изобретение относится к электронной коммутационной и вычислительной технике

Изобретение относится к области ,коммутационной вычислительной техники

Изобретение относится к электронике и предназначено для использования в логических устройствах на комплементарных МДП транзисторах, его задачей является упрощение логического элемента, решаемой за счет изменения связей истоков первого n-МДП и второго p-МДП транзисторов 3 и 2, позволившего использовать общие p-канальный и n-канальный МДП ключи 5 и 6 для формирования логических состояний функции F по обоим выходам 10 ДИЗЪЮНКЦИЯ F с t (F+t) и 12 ЗАПРЕТ F по t (F)

Изобретение относится к цифровой вычислительной технике и может использоваться в МДП больщих интегральных схемах устройств каскадной логики

Изобретение относится к устройству включения более высоких напряжений на полупроводниковой интегральной схеме с первой последовательной схемой из первого p-канального и первого n-канального транзистора, которая включена между выводом для первого высокого и выводом для первого низкого потенциала, с второй последовательной схемой из второго p-канального и второго n-канального транзистора, которая включена между выводом для первого высокого потенциала и первым входным выводом, причем точка соединения обоих транзисторов первой последовательной схемы соединена с выводом затвора второго p-канального транзистора и образует вывод для выходного сигнала, причем точка соединения транзисторов второй последовательной схемы соединена с выводом затвора первого p-канального транзистора, и причем вывод затвора второго n-канального транзистора образует второй входной вывод

Изобретение относится к области вычислительной техники и может быть использовано в сверхбольших интегральных схемах в качестве элементной базы устройств каскадной логики и конвейерной обработки данных, в частности при реализации арифметических и логических устройств

Изобретение относится к цифровой вычислительной технике и может быть использовано в МДП интегральных схемах в качестве устройства логической обработки многоразрядных двоичных данных

Изобретение относится к вычислительной технике и может быть использовано в МДП интегральных схемах при реализации арифметических и логических каскадных устройств

Изобретение относится к цифровой вычислительной технике и может быть использовано в КМДП интегральных схемах в качестве устройства логической обработки многоразрядных двоичных данных

Изобретение относится к области аналого-цифровой микроэлектроники и может быть использовано в прецизионных измерительных устройствах СВЧ диапазона

Изобретение относится к вычислительной технике
Наверх