Синхронный счетчик

 

Изобретение относится к области импульсной техники и дискретной автоматики и может быть использовано для счета импульсов.- Цель изобретения - раг.иирение функциональных возможностей за счет введения операции сдвига информации. Сдвиг информации в синхронном счетчике, каждый разряд которого вьтолнен по несимметричной схеме на первом 1, втором 2 и третьем 3 RS-триггерах.и элементе И-НЕ 5, обеспечивается управляемой передачей сигнала через второй элемент И-НЕ 6 на R-вход второго RS-триггера 2 следуюп1его разряда. 4 ил. &

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН д11 4 Н 03 К 23/40

1 °

ГОСУДАРСТВЕННЫЙ НОМИТЕТ

1 10 ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н А BTOPCHOMV СВИДЕТЕЛЬСТВУ (21) 4259354/24-21 (2?) 10.06.87 (46) 15.01.89. Бн>л. Р 2 (71) Всесоюзный научно-исследовательский институт радиовещательного приема и акустики им. А.С.Попова (72) Г,С.Брайловский и V:.Y..Лазер (53) 6?1.374.3?2 (088.8) (56) Авторское свидетельство СССР

Ф 1228268, кл. Н 03 К 23/40, 1983.

Патент С111А Р 3978413, кл. 328-27, 1975.

Авторское свидетельство. СССР

Р 1257838, кл, Н 03 К 23/40, 1985.

„„SU„„1451851 A1 (54) СИНХРОН1ИЙ СЧЕТЧИК (57) Изобретение относится к области импульсной техники и дискретной автоматики и может быть использовано для счета импульсов, Цель изобретения — расширение функциональных воэможностей за счет введения операции сдвига информации. Сдвиг информации в синхронном счетчике, каждый разряд которого выполнен по несимметричной схеме на первом 1, втором 2 и третьем 3 РБ-триггерах,и элементе И-HE

5, обеспечивается управляемой передачей сигнала через второй элемент

И-HE 6 на R-вход второго RS-триггера

2 следующего разряда. 4 ил.

1451851

Изобретение относится к построе.

HHp) устройств UHApoBoA вичислительной техники и дискретной автоматики на потенциальных логических элементах, преимущественно в виде интег5 ральних микросхем.

Цель изобретения — расширение функциональных возможностей за счет введения операции сдвига. 10

На фиг.l изображены структурные схемы (k-l), k и (k+1)-ro разрядов синхронного счетчика; на фиг.2— структурная схема одного разряда счетчика, выполненного на элементах

И-HF. на фиг.3 приведена временная диаграмма в режиме счета, на фиг.4 то же, в режиме сдвига.

Счетчик (фиг.1) содержит в каждом разряде первый 1, второй 2 и. третий

3 RS-триггеры и синхровход 4, который соединен с первыми R-входами первого 1 и второго 2 триггеров, Первый и второй выходи первого триггера 1 соединены попарно соответственно с

S-входами второго 2 и третьего 3 триггеров, первый выход второго триггера

2 соединен co o b R-. входом..первого триггера l следующего разряда, второй выход второго триггера ? соединен с третьим R-входом первого 1 и. с Квходом третьего 3 триггеров, первый выход третьего триггера 3 соединен с первым S-входом первого триггера 1

Дополнительной каждый разряд содержит первый 5 и второй 6 элементы

И-HF.. Входи первого 5 элемента И-НЕ соединены попарно соответственно с дополнительным входом счетчика 7 с первым выходом третьего 3 и вторым выходом первого 1 RS-триггеров, вхо40 ди второго 6 элемента И-НЕ соединены попарно соответственно с первым выходом второго RS-триггера 2 и дополнительным входом счетчика 7, выход первого 5 элемента И-НЕ соединен с дополнительниьи R-входами первого

1 и S-входом второго 2 RS-триггеров, а выход второго 6 элемента И-HE каждого разряда соединен с дополнительным R-входом второго RS-триггера 2 следующего разряда.

На фиг,2 представлена один разряд счетчика, выполненный на логических элементах И-НЕ. Разряд содержит три

RS-триггера 1, 2 и 3, Соединения 55 триггеров между собой, с синхровходом 4, дополнительными элементами

5 и 6 и входами 7 и 8 счетчика соответстнуют связям, приведенным на

Лиг.l. Первый триггер 1 построен на логических элементах И-НЕ 9, 10, второй триггер 2 — на логических элементах И-HE 11 и 12, а третий триггер 3 — на логических элементах

И-HF, 13 и 14, ункционированиа счетчика (фиг.l) в режимах счета и сдвига поясняется временными диаграммам (Фиг.3 и 4 соответственно), на, которых вторые выходи триггеров 1 и 2 обозначены как

1 и ?, а в скобках приведены номера логических элементов И-НЕ в соответствии с фиг.2. В режиме счета (фиг.3) на вход счетчика 7 должен быть подан сигнал логического нуля, при этом на виходах элементов 5 и 6 во всех раз-рядах поддерживаются сигналы логической единицы, На диаграмме (фиг.3) показаны импульсы по входу 4 с номерами 2, 2 + 1, 2 ° 2 и далее

k -3. k- l k-2

k,z через 2 Сигналы на первых выходах вторых RS-триггеров 2 переключаются по срезу импульсов на входе 4, что обеспечивает функциональную устойчивость в режиме счета.

Синхронный счетчик работает следующим образом.

В режиме сдвига на дополнительный вход счетчика 7 должен быть подан сигнал логической единицы, Пусть в исходном состоянии на первых выходах третьих триггеров 3 (k-1) и k-ro разрядов установлены сигналы логической единици, а во всех остальных разрядах — логического нуля (фиг.4), На выходах элемента 6 и первом выходе второго триггера 2 (k-2)-го разряда сохраняются сигналы логической еди ници и нуля соответственно. В (k-1)-м разряде по фронту первого импульса сдвига на нходе 4 переключаются в логический нуль последовательно сигнал на втором выходе второго триггера 2 и триггера 3 и далее переключается в логическую единицу сигнал на выходе элемента 5. По срезу этого импульса последовательно переключаются триг"

rep 2 в нулевое состояние и элемент

6 в единичное состояние, одновременно с последним переключением сигнал на первом выходе триггера 1 k-го разряда устанавливается в логическую единицу, В (k+1)-м разряде по фронту первого импульса сдвига на входе 4 последовательно переключаются: сигнал на втором выходе триггера 1 (в

3 145 нулевое состояние) и триггер 3 (в единичное состояние), а по срезу входного импульса переключаются в единичное состояние — сигнал на втором выходе триггера 1, далее(параллельно) в нулевое состояние— элемент 5 и сигнал на первом выходе триггера 1, после этого устанавливаются единичный и нулевой сигналы на первом выходе триггера 2 и выходе элемента 6 соответственно. Дальнейщие переключения происходят аналогично (как показано на фиг.4). Нулевой сигнал на выходе элемента 5 появляется при единичном сигнале на первом вьгкоде триггера 3 по срезу импульса 4 и обеспечивает блокировку переключения в нулевое состояние второго выхода триггера 1 и удерживает ь едини ном состоянии триггер 2, когда снимается нулевой сигнал с первого выхода триггера 1.

При этом переключение элемента 5 в

"1" происходит после фронта импульса

4 и среза сигнала на втором выходе триггера 2. Кроме этого функциональная устойчивость обеспечивается тем, что сигналы на первом выходе триггера

2 и на выходе элемента 6 переключа" ются по срезу импульса 4.

Сдвиг. 1 (0) в k-разряд происходит при сигнале 1 (0) на первом выходе триггера 2 и О (1) на выходе элеменba 6 (k-1)-го разряда.

Минимальные длительности импульса и паузы в.режиме счета определяются задержкой трех элементов, а минимальная пауза в режиме сдвига — задержкой четырех элементов.

Таким образом, синхронный счетчик работает в режимах счета и последо1851

4 нательного ввода — вывода (сдвига) информации.

4 ормулаизобретения

Синхронный счетчик, содержащий в каждом разряде первый, второй и третий RS-триггеры, первый элемент И-НГ и синхровход, который соединен с первыми R-входами первого и второго

КЯ-триггеров, причем первый и второй выходы первого RS-триггера соединены попарно соответственно с S-входами второго и третьего RS-триггеров, первый выход третьего RS-триггера соединен с первым S-входом первого

RS-триггера, первый выход второго

RS-триггера каждого разряда соединен с вторыми R- u S-входами первого

RS-триггера следующего разряда, второй выход второго RS-триггера соединен с R-входом третьего RS-триггера, отличающийся тем, что, с целью расщирения функциональных р5 возможностей за счет введения операции сдвига, в каждый разряд введен второй элемент И-HF. входы первого элемента И-HF, соединены попарно соответственно с дополнительным входом счетчика, с первым выходом третьего и вторым выходом первого RS-триггеров, входы второго элемента И-HF. соединены попарно соответственне с первым выходом второго RS-триггера и дополнительным входом счетчика, 35 выход первого элемента И-HE соединен с дополнительными R-входом первого и S-входом второго RS-триггеров, а выход второго элемента И-НЕ каждого

4О разряда соединен с дополнительным

R-входом второго RS-триггера следующего разряда.

1451851

Составитель О. Скворцов

Редактор А,Маковская Техред M. Ходанич Корректор Н. Король

Заказ 7091/55 Тираж 879 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4

Ъ

Ъ.

1("

2(2(1

5( ((

Синхронный счетчик Синхронный счетчик Синхронный счетчик Синхронный счетчик 

 

Похожие патенты:

Счетчик // 1450108
Изобретение относится к импульсной технике и может использоваться в устройствах автоматики и вычислительной техники

Изобретение относится к импульсной технике, может быть использовано в цифровых синтезаторахчастоты, в вычислительной технике о Достижение поставленной цели - увеличение длительности выходных импульсов - позволяет абоненту использовать более низкочастотную элементную базу

Изобретение относится к цифровым делителям частоты и может быть использовано для деления частоты сиг-

Изобретение относится к вычислительной технике и может быть использовано для кольцевого пересчета импульсов с непосредственным представлением результатов в минимальных р-кодах Фибоначчи

Изобретение относится к цифровой импульсной технике и дискретной автоматике и может быть использовано для счета и сдвига информации

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники , в синтезаторах частот

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники , в синтезаторах частот

Изобретение относится к импульсной технике и может быть использовано , например, при построении хронизаторов, цифровых -синхронизаторов частоты и электромузыкальных инструментов

Изобретение относится к вычислительной технике и может быть использовано для приема и преобразования цифрового дифференциального сигнала

Изобретение относится к цифровой вычислительной технике и устройствам автоматики

Изобретение относится к цифровой вычислительной технике для использования в процессорах ЭВМ и в устройствах цифровой автоматики

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др

Изобретение относится к области цифровой вычислительной техники и автоматики

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики

Счетчик // 2028028

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и автоматики

Изобретение относится к вычислительной, информационно-измерительной технике и автоматике и может использоваться для счета импульсов с представлением их количества в р-кодах Фибоначчи
Наверх