Преобразователь уровня напряжения

 

Изобретение относится к импульсной технике и может быть использовано в качестве элемента согласования по напряжению при построении цифровых устройств обработки инфор ,9 мации, например при сопряжении ТТЛ- элементов с КМДП-элементами. Цель изобретения - расширение функциональных , возможностей преобразователя уровня напряжения путем расширения диапазонов напряжений. Преобразователь содержит первую входную шину 1, первый, второй п-транзисторы 2 и 10, общую шину 3, первый, второй, третий, четвертый р-транзисторы 4, 5, 6, П, первый, второй элементы 7 и 13 задержки, первую, вторую выходные шины 8 и 12, шину 9 питания . Поставленная цель достигает ся за счет введения пятого и шестого р-транзисторов 14 и 15, второй входной шины 1 6 и новых функциональных связей. 1 ил. с (Л

союз советсиих социдлистичесних

РЕСПУБлин

1504 Н 03 К 19 094

ГОсудАРстЭенный ИОмитет пО изО6Ретениям и ОтнРытиям

ПРИ ГКНТ СССР (21) 4268882/24-21 (22) 29.06.87 (46) 15.03.89. Бюл. 11 10 (72) А.Е. Заболотный, В.А. Максимов и Я.Я. Петричкович (53) 621 .374(088 .8) (56) Авторское свидетельство СССР

В 558400, кл. Н 03 К 1 9/00, 1 976.

Авторское свидетельство СССР

Р 1167725, кл. Н 03 K 19!094, 1984. (54) ПРЕОБРАЗОВАТЕЛЬ УРОВНЯ НАПРЯЖЕНИЯ (57) Изобретение относится к импульсной технике и может быть использовано в качестве элемента согласования по напряжению при построении цифровых устройств обработки инфор„.SU„„1466005 А 1 мации, напримег при сопряжении ТТЛэлементов с КМДП-элементами. Цель изобретения — расширение функцио— нальных. в о зможнос тей п реобра з ователя уровня напряжения путем расширения диапазонов напряжений . Преоб— разователь содержит первую входную шину 1, первый, второй и-транзисторы 2 и 10, общую шину 3, первый, второй, третий, четвертый р-транзисторы 4, 5, 6, 11, первый, второй элементы 7 и 13 задержки, гервую > вторую выходные шины 8 и 12, шину 9 питания. Поставленная цель достигает ся .а счет введения пятого и шестого р — транзисторов 14 и 15, второй входной шины 16 и новых функциональных связей; ил.

1466005

Изобретение относится к импульс". ной технике и может быть использовано при построении цифровых уст-ройств обработки информации в ка:-tåñòâå элемента согласования о напряжению, например при сопряжении

ТТЛ-элементов с КМДП-элементами.

Цель изобретения — рас:ширение функциональных возможностей преобразователя уровня напряжения путем расширен я диапазонов напряжений.

На фиг. 1 приведена электрическая принципиальная схема преобразователя уровня напряжения; на фиг. 2 — переходные процессы в преобразователе.

Устройство соцержит пеовую входную шину 1, соединенную с затвором первого и-транзистора 2, исток которого соединен с общей шиной 3, а сток — со стоками первого и второго р-транзисторов 4 и 5, затвором третьего р-транзистора 6, входом первого элемента 7 задержки и первой выходной шиной В, истски первого и третьего р-транзисторов 4 и 6 соединены с шиной 9 питания, затвор первого р-транзистора 4 соединен со стоками третьего р-транзистора 6, второго г.,-транзистора. 1 ) и четвертого р-транзистора 11 „ второй выходной шиной 1 2 и входом второго элемента 13 задержки, пятый и шестой р-транзисторы 1 4 и 1 5,, ис..оки которых соединены с ниной 9 питания, а затворы и стоки — соо-,ветственно со стоками первого и третьего ртранзисторов 4 и 6 и истоками четвертого и второго р-транзисторов

1l и 5 соответственно, затворы четвертого и второго р-транзисторов и 5 соединены соответственно с инверсным 1зьгходом первого и второго элементо з задержки, ":атвор второго и-транзистора 10 соединен с второй входной шиной 6, а исток — с обшей шиной 3.

Устройство работает следующим образом.

В статическом режиме преобразователь находится в одном из устойчивых состояний, при этo» транзистор

10 или 2 находится в проводящем состоянии, а соответствующий транзистор

6 или 4 — в закрытом. Проводимости последовательно включенных транзисторов 11 и 15, 5 равны нулю, так ко-, на их затворах установлены взаимно противоположные логические уровни.

Таким обрезом, статическое состояние преобразователя характеризуется отсутствием сквозных токов.

Формирование на входных шинах 1 и 16 (С и С) логических уровней

С = l „С = О, амплитуда которых меньше, чем велич ина разности напряжений между шинами питания 9 и общей

3, но превышает пороговое напряжение транзистора 2, обеспечивает его перевод в проводящее состояние и блокировку транзистора 1 О. Открывающийся транзистор 2 интенсивно формирует на инверсной выходной шине

8 низкий логический уровень, ско— рость формирования которого определяется огношением проводимостей транзисторов 2 и 4. Низкий уровень на шине 9 инициирует процесс перевода в проводящее состояние транзистора и, поскольку транзистор 11 также находится в проводящем состоянии, возникающий ток через последовательно соединенные транзисторы 1 4 и 11 интенсивно переключает прямой выход устройства (шина 1 2) Через время задержки t „ (фиг, 2), определяемое параметрами элемента 7 задержки, транзистор 11 блокируется. Переходный процес:с в схеме завершается с установлением полных уровней на затворах транзисторов 1 и 5.

Учитывая симметричность схемы относительно входных сигналов, переходный процесс обратной установки аналог ич ен ог .ис анному, Ф о р м у л а и з о б р е т е н и я

Преобразователь уровня напряжения, содержащий первую !зходную шину, соединенную с затвором первого транзистора первого типа проводимости, исток которого с.оединен с общей шиной, а сток — со стоками первого и второго i:: àíçèñòoðoâ второго типа проводимости "-атвором третьего

Р-.транзистора второго тиз а проводимости, вх:сдом первого элемента задержки и первой выходной шиной, истоки первого и третьего транзисторов второго типа проводимости соединены с шиной питания, за-вор первого тран зистора втoporc типа проводимости соединен .:о стоками третьего транзистора второго типа проводимости, второго транзистора первого типа про4

1466005

Составитель А. Кабанов

Техред А.Кравчук Корректор С. 1!1екмар

Редактор M. Петрова

Заказ 957/56 Тираж 879 Подписное

HHHHIIH Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", r.Ужгород, ул. Гагарина, 101 водимости и четвертого транзистора второго типа проводимости, второй выходной шиной и входом второго элемента задержки, о т л и ч а ю щ и йс я тем, что, с целью расширения функциональных возможностей, в него введены пятый и шестой транзисторы второго типа проводимости, истоки которых соединены с шиной питания, а затворы и стоки — соответственно со стоками первого и третьего транзисторов второго типа проводимости и истоками четвертого и второго транзисторов второго типа проводимости соответственно, затворы четвертого и второго транзисторов второго типа проводимости соединены соответственно с инверсным выходом первого и в торог о элементов задержки, затвор

10 второго транзистора первого типа проводимости соединен с второй входной шиной, а исток — с общей шиной.

Преобразователь уровня напряжения Преобразователь уровня напряжения Преобразователь уровня напряжения 

 

Похожие патенты:

Изобретение относится к области импульсной техники

Изобретение относится к импульсной технике и может быть использовано при построении универсальных и специализированных цифровых устройств

Изобретение относится к импульсной технике и может быть использовано в различных устройствах дискретной автоматики

Изобретение относится к области импульсной техники и может быть использовано в качестве логического элемента в многозначных комбинаторных системах

Изобретение относится к импульсной технике может быть использовано в качестве буферного элемента с тремя состояниями при построении двунаправленных магистралей обмена

Изобретение относится к микроэлектронике и может быть использовано в цифровых интегральных схемах, аналого-цифровых преобразователях

Изобретение относится к импульсной технике и может быть использовано при построении помехоустойчивых цифровых систем

Изобретение относится к электронике и предназначено для использования в логических устройствах на комплементарных МДП транзисторах, его задачей является упрощение логического элемента, решаемой за счет изменения связей истоков первого n-МДП и второго p-МДП транзисторов 3 и 2, позволившего использовать общие p-канальный и n-канальный МДП ключи 5 и 6 для формирования логических состояний функции F по обоим выходам 10 ДИЗЪЮНКЦИЯ F с t (F+t) и 12 ЗАПРЕТ F по t (F)

Изобретение относится к цифровой вычислительной технике и может использоваться в МДП больщих интегральных схемах устройств каскадной логики

Изобретение относится к устройству включения более высоких напряжений на полупроводниковой интегральной схеме с первой последовательной схемой из первого p-канального и первого n-канального транзистора, которая включена между выводом для первого высокого и выводом для первого низкого потенциала, с второй последовательной схемой из второго p-канального и второго n-канального транзистора, которая включена между выводом для первого высокого потенциала и первым входным выводом, причем точка соединения обоих транзисторов первой последовательной схемы соединена с выводом затвора второго p-канального транзистора и образует вывод для выходного сигнала, причем точка соединения транзисторов второй последовательной схемы соединена с выводом затвора первого p-канального транзистора, и причем вывод затвора второго n-канального транзистора образует второй входной вывод

Изобретение относится к области вычислительной техники и может быть использовано в сверхбольших интегральных схемах в качестве элементной базы устройств каскадной логики и конвейерной обработки данных, в частности при реализации арифметических и логических устройств

Изобретение относится к цифровой вычислительной технике и может быть использовано в МДП интегральных схемах в качестве устройства логической обработки многоразрядных двоичных данных

Изобретение относится к вычислительной технике и может быть использовано в МДП интегральных схемах при реализации арифметических и логических каскадных устройств

Изобретение относится к цифровой вычислительной технике и может быть использовано в КМДП интегральных схемах в качестве устройства логической обработки многоразрядных двоичных данных

Изобретение относится к области аналого-цифровой микроэлектроники и может быть использовано в прецизионных измерительных устройствах СВЧ диапазона

Изобретение относится к вычислительной технике
Наверх