Множительно-делительное устройство

 

Изобретение относится к электрическим вычислительным устройствам, может быть использовано в аналоговых вычислительных машинах, а также в измерительных преобразователях электрических величин, расхода жидкости и газа, температуры. Цель изобретения - повышение быстродействия работы устройства. Устройство содержит блок 1 умножения, первый и второй переключатели 2 и 3, блок 4 деления, третий переключатель 5, инвертор 6, интегратор 7, блок 8 выборки-хранения, блок 9 синхронизации. Введение блока 4 деления позволяет добиться длительности переходного процесса в течение одного такта независимо от величины входных сигналов. 1 ил.

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТ ИЧЕСНИХ

РЕСПУБЛИН (51)4 С .06 G 7/16

< ! I:

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н A ВТОРСНОМ,К (:ВИДЕТЕПЬСУВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ

ПРИ ГКНТ СССР (21) 4341057/24-24 (22) 10. 12. 87 (46) 23.07.89. Бюл. Р 27 (71) харьковский политехнический институт им. B.È.Ëåíèíà (72) P .И.Агрест, В.У. Кизилов, Г.И.11ельников и И.И.Матвеев (53) 681.325 (088.8) (56) Авторское свидетельство СССР

И 1206817, кл . G 06 С 7/16, 1984. Авторское свидетельство СССР

Р 1137485, кл . G 06 G 7/)6, 1981. (54) ИНОИ1ТЕЛЬНО-ДЕЛИТЕЛЬНОЕ УСТРОЙСТВО (57) Изобретение относится к электрическим вычислительным устроиствам, „„SU,„, 1495822 A1 может быть использовано в аналоговых вычислительных машинах, а также в иэ— мерительных преобразователях электрических величин, расхода жидкости и газа, температуры. Цель изобретения повышение быстродействия работы устройства. Устройство содержит блок I умножения, первый и второй переключатели 2 и 3, блок 4 деления, третий переключатель 5, инвертор 6, интегратор 7, блок 8 выборки †хранен, блок

9 синхронизации. Введение блока 4 деления позволяет добиться длительности переходного процесса в течение одного такта независимо от величины входных сигналов. 1 ил.

1495822

То

+ — -а

Ц

° l1

А ° — -а—

2Тц Р

Usa(xCn ) Ua ix (n- 1 ) То

2Т„

35 ет вид

ТеК К XY у Ф

2Т„Ы

:ъ КмКд

{7) !!зобретение относится к электрическим вычислительным устройствам, может быть использовано в аналоговых вычислительных машинах, а также н из- 5 мерительных преобразователях энергетических величин, расхода жидкости и газ а, температуры.

Целью изобретения является повышение быстродействия работы устройства..10

На чертеже приведена структурная схема устройства, Устройство содержит блок 1 умножения, первый 2 и второй 3 переключатели, блок 4 деления, третий переключа- !5 тель 5, инвертор 6, интегратор 7, блок 8 выборки-хранения и блок 9 синхронизации.

Устройство работает следукщим образом.

Переключатели 2, 3 и 5 работают синхронно. Запоминание в блоке 8 выборки-хранения происходит в момент переключения с второго входа на первый, Один такт работы устройства состоит из двух интервалов времени. Пер. вый — когда подключаются первые информационные входы переключателей, второй — когда подключаются нторые информационные входы, Предположим, что функция преобразования множительного устройства име м М Ф (1) где а — аддитивная погрешность блока м умноже ния;

Км — коэффициент передачи блока 40 умножения;

Х, Y — напряжения на входе блока умножения.

Функция блока деления

К = а + К

Х (2)

9 9 9 Y где а — аддитивная погрешность блока

7 деления;

К вЂ” коэффициент передачи блока

9 деления;

Х, Y — напряжение на входах делимого и делителя блока деления.

Тогда на и-м такте выходное напряжение будет

U r n ) = L .ы„С -13 +

Т.И .""

То

1 1 I {Км с1 !. вцхСи-1 ) + ар „ ф 7

+ а с1t (3) где Ugswkn 1) — выходное напряжение на (и-1)-м такте;

Тд - постоянная интегрированияя 1

Т вЂ” длительность такта работы устройства;

X(t) — напряжение.с первого входа устройства;

У() — напряжение с второго входа устройства;

d{,й) — напряжение с. третьего входа устройстна.

Предположим, что за время одного такта работы устройства Х(1), Y(t), ef{t) изменяются мало, тогда ныражение (3) примет вид

To (K + ам)

+ — — — — — — —2Тя 4 Э (Кмсйуы (n-1) + ам

Вык Ln 1

Тэ КмКчХУ То КмК4П йых rn 11

+ (4)

2Тц d гт„

Уравнение (4) являе тся линейным конечно-разностным уравнением первого порядка, рещение которого имеет вид

Б ыx rn) = Usp„(0) (1 — --- --) +

ТоКяК с

{1 — -й — -Л)" — 1)

Я

То КмКа (! — =Я

2Т„

ТфКмКа XY

",Π)(! — — — — ) + — -- (1

2TQ 0( — (! — — — -4) 33.

ТфКмК4 и 1

2Т„ (5) те КмК а

При выполнении условия 0 с= — -- с

-И (2 выходное напряжение в установившемся режиме будет (со )

XY

Ssix С( (6)

Очевидно, что при выполнении условия переходной процесс будет длиться один такт (1) = — ——

XY (8) аьп

Составитель В.Алекперов

Редактор А.нандор Техред JI.Олийнык Корректор А.Козориз

Заказ 4269/48 Тираж 668 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, 3-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", r.Óìãîðîä, ул. Гагарина,101

5 4958

Увеличение быстродействия устройства достигается выбором величин К>, К, Т», Т„, исходя из условия (7) .

Формула изобретения

Иножительно-делительное устройство, содержащее интегратор, блок умножения, первый и второй входы которого подключены соответственно к выходам первого и второго переключателей, первые информационные входы которых являются соответственно входами задания первого и второго операндов устройства, второй информационный вход первого переключателя соединен с выходом устройства, третий переключатель, первый информационный вход которого соединен с выходом инвертора, второй информационный вход вто- 20 рого переключателя является входом задания третьего операнда устройства, 22 6 блок синхронизации, первый выхол которого соединен с управляющими входами первого, второго и третьего переключателей, второй информационный вход третьего переключателя соединен с входом инвертора, о т л и ч а ю— щ е е с я тем, что, с целью повыщения быстродействия, в него введены блок деления и блок выборки-хранения, причем выход блока умножения соединен с первым входом блока деления, второй вход которого соединен с входом задания третьего операнда устройства, а выход подключен к входу инвертора, выход третьего переключателя через интегратор соединен с информационным входом блока выборки"хранения, вход управления режимом выборки которого подключен к второму выходу блока синхронизации, а выход является выхо дом устройства,

Множительно-делительное устройство Множительно-делительное устройство Множительно-делительное устройство 

 

Похожие патенты:

Изобретение относится к электрическим вычислительным устройствам и может быть использовано в аналоговых вычислительных машинах

Изобретение относится к электрическим вычислительным устройствам и может быть использовано в аналоговых вычислительных машинах

Изобретение относится к электрическим вычислительным устройствам и может быть использовано в аналоговых вычислительных машинах

Изобретение относится к электрическим вычислительным устройствам и может быть использовано в аналоговых вычислительных машинах

Изобретение относится к электрическим вычислительным устройствам и может быть использовано в аналоговых вычислительных машинах

Изобретение относится к электрическим вычислительным устройствам и может быть использовано в аналоговых вычислительных машинах

Изобретение относится к электрическим вычислительным Устройствам и может быть использовано в аналоговых вычислительных машинах

Изобретение относится к устройствам для вычисления выражения вида (x/z), где X, у, г - входные знакопеременные сигналы; п - показатель степени

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к автоматике и вычислительной технике и может найти применение при обработке сигналов, представленных в кодовой и широтно-импульсной формах при вьщаче результатов вычислений в кодовой и частотно-импульсной формах

Изобретение относится к вычислительной технике и может найти применение в аналоговых, цифроаналоговых, специализированных устройствах и вычислительных машинах

Изобретение относится к устройству для измерения расхода электроэнергии, содержащему по меньшей мере один преобразователь сигма-дельта, приспособленный для выдачи последовательности цифровых импульсов, цифровой счетчик для суммирования выходного сигнала преобразователя сигма-дельта и средство сигнализации для выдачи выходного сигнала при достижении суммарным сигналом заранее заданной величины

Изобретение относится к вычислительной технике и предназначено для использования в системах обработки и преобразования информации

Изобретение относится к электрическим вычислительным устройствам и может быть использовано в измерительной технике

Изобретение относится к электронике и может быть использовано при обработке аналоговых сигналов

Изобретение относится к измерительной технике и может быть использовано в цифровых системах управления
Наверх