Патент ссср 154721

 

Класс G 06f; 42m, 14оз № 154721

СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Подписная группа № 174

Ю. В. Бокарев, А. А. Левин-Требуков

СУММАТОР

Заявлено 28 февраля 1962 г. за № 738633/26 в Комитет по делам изобретений и открытий при Совете Министров СССР

Опубликовано в «Бюллетене изобретений и товарных знаков» ¹ 10 за 1963 г.

Известны сумматоры, используемые в арифметических устройствах электронных цифровых машин, у которых связь между разрядами в цепочке сквозного переноса осуществлена через инверторы. Предлагаемый сумматор имеет более упрощенное устройство по сравнению с известными. Это достигается путем соединения входа в схеме «ИЛИ» цепочки сквозного переноса для получения переноса из разряда со схемой «И», один вход которой подключен к инверсному выходу триггера, на котором установлена сумма по модулю «два» исходных чисел, а второй — к прямому для нечетных разрядов или инверсному для четных разрядов выходу триггера регистра второго числа.

На чертеже приведена функциональная схема накапливающего сумматора, имеющего два разряда: регистр триггеров 1 и 2, в который вводится число У, регистр триггеров 8, в котором находится второечисло Х и в котором получается результат сложения (или вычитания) ..

Каждый триггер имеет на обоих выходах эмиттерные повторители, обеспечивающие их устойчивую работу. На чертеже показаны шины 4, 5, б, 7, 8. Управляющая шина 4 служит для инвертирования числа при вычитании в обратном ходе.

Сложение осуществляется в два такта:

Первый такт — поразрядное сложение — управляющий импульс от шины 7 через импульсно-потенциальные вентили 9 проходит на счетные входы триггеров 8.

Второй такт — инвертирование тех из триггеров, в которых вследствие переноса результат поразрядного сложения должен быть изменен.. ф 154721

Для осуществления указанного действия служат вентили 10 и 11 и собирающая схема 12. Вентили 11 подключены к выходам 0 триггеров 8.

Подачей импульса с шины 8 через потенциально-ымпульоный 88Нтиль И содержимое триггеров 3 инвертируется. На чертеже так же указана собирающая схема И.

Предмет изобретения

Сумматор, у которого связь между разрядами в цепочке сквозного переноса осуществлена через инверторы, отличающийся тем, что, с целью упрощения устройства, вход в схемы «ИЛИ», цепочки сквозного переноса, для получения переноса из разряда соединен со схемой

«II», один вход которой подключен к инверсному выходу триггера, на котором установлена сумма по модулю «два» исходных чисел, а второй — к прямому для нечетных разрядов или инверсному для четных разрядов выходу триггера регистра второго числа.

Составитель О, Артамонов

Редактор Е. Семанова

Техред А. А. Камышннкова Корректор Г. Опарина

А-50 Поди. к печ. 16/VII 1963 г. Формат бум. 70;к,108 />6 Объем 0,18 изд. л.

Заказ 898. Тираж 725 Цена 4 коп.

ЦНИИПИ Государственного комитета по делам изобретений и открытий СССР

Москва, Центр, пр. Серова, д. 4.

Типографии, Москва, ул. Фр. Энгельса, 46.

Патент ссср 154721 Патент ссср 154721 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано в дискретных автоматах для сложения - вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к цифровой связи, автоматике и вычислительной технике и может быть использовано при реализации параллельных выделителей канальных цифровых сигналов, устройств сигнализации и устройств для подсчета количества единиц в двоичной комбинации

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также вычислительных устройств

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в дискретных автоматах для сложения-вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к вычислительной технике, в частности к способам суммирования чисел, и может быть использовано при построении арифметических устройств ЭВМ для повышения их быстродействия

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к вычислительной технике и может быть использовано при проектировании вычислительных узлов в составе специализированных БИС на основе МОП транзисторов

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда
Наверх