Устройство связи многопроцессорной вычислительной системы

 

Изобретение может быть использовано для организации обмена информацией между процессорами, имеющими буферную память, каналами ввода-вывода, модулями оперативной памяти. Цель изобретения - увеличение пропускной способности устройства. Поставленная цель достигается тем, что устройство содержит арбитр, матрицу размером M<SP POS="POST">.</SP>H (где M - число внутренних магистралей устройства, H - общее число абонентов устройства) блоков коммутации, матрицу размером M<SP POS="POST">.</SP>H блоков управления, H элементов И, K блоков активизации (где K - число абонентов с буферизацией). 1 з.п. ф-лы, 6 ил.

СОЮЗ СОВЕТСКИХ, сОциАлистических

РЕСПУБЛИК (Ю4 С 06 F 15

ГОСУДАРСТВЕННЫЙ КОМИТЕТ пО изОБРетениям и ОтнРытиям

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н А ВТОРСКОМ .Ф СВИДЕТЕЛЬСТВУ (? l ) 4430108/24-24 (22) 11.04.88 (46) 15,!2,89. Бюл, Р 46 (72) Г.А.Жизневский, А.Л.Радкевич и О.В.Сакович (53) 681.325(088.8) (56) Мануэль Т. Новая серия компьютеров фирмы Sequent, превосходящая большинство крупных 38M, — Электроника, 198?, 9 l 1, с,,39-43.

Авторское свидетельство СССР

У 1223239, кл, G 06 Г 13/36, 1983. (54) УСТРОЙСТВО СВЯЗИ МНОГОПРОЦЕССОРНОЙ Bbl&ICJIHTEJIbHOA CHCTEIIII (57)Изобретение может быть использоИзобретение относится к вычислительной технике и может быть использовано в многопроцессорных вычислительных системах для организации обмена информацией между процессорами, в состав которых входит буферная память, каналами ввода-вывода, модулями оперативной памяти.

Цель изобретения — повышение пропускной способности устройства..

На фиг. 1 представлена схема устройства; на фиг, 2 — схема блока управления; на фиг. 3 — схема блока активизации; на фиг. 4 — схема арбитра; на фиг. 5 — схема блока коммутации; на фиг, 6 — временные диаграммы организации обмена между модулями (абонентами устройства), Устройство содержит арбитр 1, матрицу М Н блоков 2 коммутации, матри„„Ы)„„152 243 А1

2 вано для организации обмена информацией между процессорами, имеющими буферную память, каналами ввода-вывода, модулями оперативной памяти, Цель изобретения — увеличение пропускной способности устройства, Поставленная цель достигается тем, что устройство содержит арбитр, матрицу размером М Н (где М вЂ” число внутренних магистралей устройства; Н вЂ” общее число абонентов устройства) блоков коммутации, матрицу размером

М Н блоков управления, Н элементов И, К блоков активизации (где К вЂ” число абонентов с буферизацией), 1 з,п,,, ф-лы, 6 ил. цу МхН блоков 3 управления, где Н— общее число абонентов устройства;

M — число внутренних магистралей устройства, Н элементов И 4, К блоков 5 активизации, где К вЂ” число абонентов с буферизацией, группу информационных входов-выходов 6 устройства, выход 7 © признака активизации буфера внешнего Ю абонента устройства, вход 8 признака 4 наличия абонента с буферизацией устройства, группы информационных входов-выходов 9 блока 2 коммутации, вход 10 запроса устройства, выход !1 признака разрешения связи устройства, информационный вход-выход 12 блока 2 коммутации, внутреннюю магистраль 13, группу входов 14 режима блока З.управления, первый вход 15 режима блока 3 управления, с первого по третий выходы 16-18 блока 3 управления, пер! 529243

) дй и второй входы-выходы 19 и 20 ре>фма блока 3 управления, второй вход

211 режима блока управления, вход 22

Й выход 23 элементов И 4, вход 24

5 а(лака 5 актикиааиии и магистраль 25

:- ктивиз ац|ли.

Блок 3 управления включает два

:риггера 26 и 27„четыре элемента

-ИЕ 28-31р элемент И 32, два элемен. а ИкПИ 33 и 34, четыре элемента НЕ

5- 38, три магистр альных зл емент а

9-41 и элемент 42 задержки, Блок 5 активизации образует элеент И 43 и элемент НЕ 44.

Арбитр 1 содержит И узлов 45 ар.. :.тряжа, элемент ИЛИ-.НЕ 46, элемент

7 задеря<ки и элемент HE 48,, при этом . аждьй узел 45 арбитража включает ри злемен r a И- НЕ 49-5 1, два элемен-". h 52 и 53, вход 54 . узла 45 аритража, выход 55 узла 45 арбитража вход 56 узла 45 арбитража.

Блок 2 коммутации образует с первого по седьмой элементы И 57-63,,ва элемен" à HE 64 и 65, два злемен= та > 66 и 67, четыре группы элементов

11 68-71, восьмой и девятый элементы

,.1 72 и

Рассмотрим работу устройства, ксг- 0 да и< одним входам-выходам 6 подклю ены вызывающие (каналы) и вырываемые (какелыр оперативная помят.ь j устрой-ства, не требующие актуализации буферной памяти, а к другим входам-выходам 6, выходам i - гхоцам 8 подклю - .ены устройства, требуюшие актуализации своей буферной памяти (цент t р альные процессоры), При подключении . :< выходу 7 на вход 8 необходимо по40

1 т т дать нулевой сигнал.

Для установления связи вызывающее

lустройство устанавливает единичный сигнал на входе 10 запроса„ Если арбитр 1 свободен (т.е, на входах 10 нет сигналов за11рос-. от других вызы— вающих устройств), то он вырабатывает единичный сигнал на выход 11 разрешенля связи, который через входывыходы 6 поступает в вызывающее устройство, а через входы-выходы 9

50 на входы-выходы блоков 2 коммутации и через информационные входы 14 на блоки 3 управления данного столбца, Посредством анализа сигналов на входе-выходе 20 (магистраль занятости 55 предыдущих строк) и на входах 21 выI бирается первая из свободных внутренних шин 13 на. которую коммутируется через блок 2 коммутации сигнал разрешения связи. Блоки 3 управления, подключенные к выбранной внутренней шине 13, посредством анализа сигналов на входе-выходе 19 (магистрапи занятости абонента) обеспечивают коммутацию сигнала разрешения связи с внутренней магистрали 13 на входывыходы 6 устройств, не участвующих в других обменах (входы-выходы 6 свободны), Поступивший сигнал разрешения связи подготавливает свободные устройства к приему адреса требуемого вызываемого устройства, подготавливает блоки 3 и 2 управления и коммутации (через управляющие входы 16 и 17) для трансляции сигналов между входами †выхода 6 и внутренней магистралью 13, Приняв ст арбитра 1 сигнал разрешения связи, вызывающее устройство выставляет на входы-выходы 6 код адреса требуемого вызываемого устройства (для оперативной памяти, например, старшие разряды адреса оперативной памяти), идентификатор адреса, код операции. Указ анная информация через свободную внутреннюю магистраль

l3 входы-выходы 6 и соответствующие им блоки 2 коммутации поступает в свободные вызываемые устройства, при коде операции записи в оперативную намять через магистраль 25 (магист- раль активизации), выходы 7 и соответствующие им элементы И 4 и все узлы 5 активизации поступает во все вызываемые устройства, требующие активизации своей буферной памяти, что обеспечивает информирование всех устройств об изменениях в оперативной памяти.

Вызываемое устройство распознавшее свой код адреса, выставляет на свои входы-выходы 6 сигнал ответа, который закрепляет необходимые связи в соответствующих блоках 2 управления посредством занятия внутренней магистрали 13 (при этом на входе-выходе

20 появляется единичный сигнал). Сигнал ответа, поступив в вызывающее устройство, разрешает опять сигнал з Алроса, освобождая арбитр 1 для других s апро со в у стр ой ств, Если ни одно из устройств не распознало свой код адреса, то по исте-. чении наперед заданного времени (тайм-аут) вызывающее устройство снимает сигнал запроса.

5 15

Далее происходит обмен данными и идентификаторами по алгоритмам устГ ройств.

По окончании сеанса связи вызывающее устройство через входы-выходы 6 посылает сигнал окончания связи, который информирует вызываемое устройство об окончании связи, освобождает внутреннюю магистраль 13, поступая в блоки 3 управления, принадлежащие магистрали 13 и входам-выходам 6 вызывающего и вызываемого устройств.

Таким образом, в устройстве связи обеспечивается одновременная передача информации сразу по нескольким магистралям между несколькими парами устройств. Установление связи может происходить в одно и то же время только для одной пары, Арбитр 1 может быть в двух состояниях: "Занят" и "Свободен", Перевод арбитра в состояние "Занят" происходит по двум причинам: когда все магистрали заняты и на выходе 13 блоков 3 управления последней строки появляется единичный сигнал, который через элемент НЕ 48 запирает все элементы И 53; когда хотя бы на одном выходе 10 имеется сигнал з алроса, Если арбитр 1 свободен, то на всех выходах 55 узлов 45 арбитража устао новлен единичный сигнал и, следовательно, на входах 56 узлов арбитража

45 — единичный си гнал .

Для установления связи вызывающие устройства устанавливают единичные сигналы .на входы 10 соответствующих узлов 45 арбитража. Так как элементы

И-НЕ 51 открыты, то на выходах эле- . ментов И-НЕ 50 устанавливаются единичные сигналы, а на выходах элементов И вЂ” НЕ 49 . — нулевые сигналы. Нулевые сигналы с выходов элементов И-НЕ

49, последовательно проходят через элементы И 53 и выходы 55 формируют нулевой сигнал на входах 56 всех узлов 45 арбитража (арбитр переходит в состояние "Занят" ), запрещая прием других сигналов с входов 10 с помощью запирания элементов И-НЕ 51, Нулевой сигнал с выхода элемента И-НЕ 49 первого из узлов 45 арбитража, у которых на выходах элементов И-НЕ 49— нулевые сигналы, запирает элементы

И 52 последующих узлов 45 арбитража.

Единичные сигналы с выходов И-НЕ 50 подготавливают элементы И 52 узлов

29243 О

45 арбитража, на которые поступили сигналы с входов 10 до снятия единичного сигнала на входах 56. Через задержку, обеспечиваемую элементами

47 и 46, достаточную для окончания переходных процессов во всех элементах И-НЕ 49-51 на входах 54 всех узлов 45 арбитража появляется единичный сигнал, который обеспечивает выдачу единичного сигнала на выход 11 разрешения связи, соответствующий первому иэ вызывающих устройств, так как только один из элементов И 52

t0 оказывается открытым и сигналом с выхода элемента И-НЕ 50, и сигналом с выхода 55 предыдущего узла 45 арбитража, Сигнал разрешения связи по входамвыходам 6 поступает на вызывающее

20 устройство и по информационным входам 14 во все блоки 3 управления данно го столбца.

Блок 3 управления может находиться в одном иэ четырех состояний в эа— висимости от сигналов на входе-выходе 20 (магистрали занятости предыдущих строк), входе-выходе 19 (магистрали занятости абонента) и входе 21

Если сигнал разрешения связи поступил в блок 3 управления, соответст— вующая которому строка (внутренняя магистраль 13) занята, т,е, на магистрали 20 занятости предыдущих строкединичный сигнал, то элемент И-НЕ 23 заперт нулевым сигналом, который поступает через элементы НЕ 35, И-НЕ. 30 .и 31, и на выходах 16 единичный сигнал не вырабатывается. Состояние блока 3 управления — "Блокирован".

Если сигнал разрешения связи поступил в блок 3 управления, соответствующая которому внутренняя магистраль

13 свободна, т,е, на магистрали 18 занятости строки — нулевой сигнал, но на входе 21 — нулевой сигнал (т.е. хотя бы одна иэ предыдущих строк свободна), то блок 3 управления находится в состоянии "Блокирован", так как

50 элемент И-НЕ 23 заперт нулевым сигналом, который поступает через элементы И-HE 30 и 31, Если внутренняя магистраль 13 свободна и на входе 21 — единичный сигнал (т.е. все предыдущие строки заняты), то блок 3 управления находится

55 в состоянии "Ожидание" и по приходу через входы 14 сигнала разрешения вязи через элементы И-НЕ 23, НЕ 37

1529243 и ИЛИ 33 вырабатывает на выход 16 единичный сигнал (блок 3 управления .переходит в состояние Вызывающий" ), При этом элемент И-НЕ 29 запирается, нулевым сигналом с выхода элемента

5, И-НЕ 28, подготавливает триггер 26, на информационном входе которого— единичный сигнал, Таким образом, в столбце, соответствующем вызывающему устройству, в состоянии "Вызывающий" оказывается один блок 3 управления, соответствующий первой свободной стро4 ке, а остальные — находятся в состоянии "Блокирован".

Получив единичный сигнал на вход

16, блок 2 коммутации посредством элемента И 72 обеспечивает коммутацию сигнала разрешения связи .с входом 9 на входы-выходы 12, Распростра- 7О няясь по внутренней магистрали 13, сигнал разрешения связи поступает через входы 15 во все блоки 3 управления данной строки, Блоки 3 управлеHHH 3, которые находятся в состоянии 25

"Ожидание" (т,е. элементы И-НЕ 29 открыты как выходом элемента И-ПЕ 28, так и выходом элемента НЕ 36), обеспечивают выработку посредством элементов И-НЕ 29, НЕ 38 и ИЛИ 34 единичных сигналов на выход 17 (блоки 3 управления переходят в состояние "Вызываемый") и подготавливают триггер

27, так как на информационных вхо— дах — единичный сигнал, Если вызываемое угтпойство занято, т:е,,на соответствующем входе-BblxoII,å

l9 (магистрали занятости абонента)— единичный сигнал, то блок 3 управле ния находятся в состоянии "Блокирован" посредством нулевого сигнала с выхода элемента НЕ 36.

Таким образом, в первой свободной строке блок 3 управления в состоянии

"Вызывающий" вырабатывает в свой блок, 2 коммутации единичный сигнал на вход

16, а все остальные блоки 3 управления данной строки, находящиеся в состоянии "Вызываемый", — единичный сигнал на вход 17 своих блоков 2 комму50 г ации

Вызывающее устройство, получив из арбитра 1 сигнал разрешения связи, выставляет на шины адрес вызываемого устройства, сопровождает его идентификатором адреса и операцией, которые через входы-выходы 9 поступают в блок

2 коммутации и через входы 22 на входы элемента И 4, Сигнал идентификации адр ес а з апир ает элементы И 5860, открывает элемент И 57, группу элементов И 69, через которую адрес вызываемого устройства, идентификатор адреса и код операции коммутируются через входы-выходы 12 на внутреннюю магистраль 13.

Через входы 22 адрес, идентификатор адреса, сигнал разрешения связи и сигнал операции записи поступают на входы элементов И 4, которые обеспечивают передачу адреса и идентификатора адреса на магистраль 25 активизации через выход 23. Если для устройств необходима активизация буферной памяти, то устройства постоянно поддерживают на входах 8 нулевой сигнал, который через элемент НЕ 44 открывает группу элементов И 43, которая обеспечивает коммутацию адреса и кода адреса на выходы 7. Адрес изменяемой информации, таким образом, становится доступным всем устройствам на время установления связи.

В блоках 2 коммутации, соответствующие которым блоки 3 управления находятся в состоянии "Вызываемый", сигнал идентификатора адреса с внутренней магистрали 13 через входы-выходы 12 запирает элемент И 61-63, открывает элемент И 73 и группу элементов И 71, через которую адрес вызываемого устройства, идентификатор адреса и код операции коммутируются на входы-выходы б через входы-выходы 9 блоков 2 коммутации.

Вызываемое устройство, с которым устанавливает связь вызывающее,-в ответ на свой распознанный адрес выставляет на входы †выхо б сигнал ответа, который через входы 14 поступает на входы триггеров 27, а через входы-выходы 9 — на группу элементов И 70. При этом подготовленный триггер 27 устанавливается в единичное состояние, сигнал ответа с входов-выходов 9 через границу элементов И 70 коммутируется через входывыходы 12 на внутреннюю магистраль 13.

Блок 2 коммутации, блок 4 управления которого находится в состоянии

"Вь|зывающий", через открытую группу элементов 68 коммутирует сигнал ответа с внутренней магистрали 13 на входы-выходы 6 через входы-выходы 9, а через входы 14 сигнал ответа закрепляет выработку единичного сигнала на выход 16 через элемент ИЛИ 33, 1529243

30 установив по управляющему входу подготовленный триггер 26 в единичное состояние. При этом с помощью элементов 39 и 40 обеспечивается выработка единичного сигнала на вход-вы5 ход 20 (магистраль занятости предыдущей строки) и вход-выход 19 (магистраль занятости абонента), через элемент И 32 обеспечивается выдача сигнала на выход 20..

Получив по входам-выходам 6 сигнал ответа, вызывающее устройство снимает адрес, идентификатор адреса и сигнал с входа 10, освобождая таким образом арбитр 1 и магистраль 25 активизации..В арбитре на выходе

И-НЕ 50 появляется нулевой сигнал, который запрещает выработку единичного сигнала на выход 1), на выходе элемента И-НЕ 49 появляется сигнал, который через элемент И 51 и выход

55 разрешает следующему узлу 45 арбитража выработку единичного сигнала на выход 11. Если на информационных 25 входах арбитра 1 нет единичных сигналов, то арбитр 1 переходит в состояние "Свободен", т.е. на входах 53 появляется единичный сигнал, а на входах 54 — нулевой сигнал.

Получив из арбитра 1 через входы

14 нулевой сигнал разрешения связи, волоки 3 управления данной строки, которые не участвовали в установлении связи, снимают единичные сигналы с выходов 17, так как их триггеры 27

35 не установились в единичное состояние.

Таким образом, вызывающее и вызываемое устройство готовы к обмену информацией через занятую соответствующими блоками 3 управления внутреннюю магистраль 13.

Посредством анализа кода операции в блоке 2 коммутации обеспечивается соответствующее направление коммутации сигналов с входов-выходов 6 и 12, При операции чтения из оперативной памяти если сигнал на входе 16 единичный, то через открытые элементы

И 60 и ИЛИ 67 обеспечивается коммута- 50 ция данных с внутренней магистрали 13 через входы-выходы 12 и группу элементов И 71 на входы-выходы 9 и входы-выходы 6, если сигнал на входе

1 7 единичный, то через открытые элементы И. 63 и ИЛИ 66 обеспечивается

I коммутация данных с входов-выходов 6 через входы-выходы 9, группу элементов И 69 и входы-выходы 12 на внутреннюю магистраль 13.

При операции записи в оперативную память если сигнал на входе 16 единичный, то через открытые элементы

И 59 и ИЛИ 66 обеспечивается коммутация данных с входов-выходов 6 через входы-выходы 9, группу элементов И

69 и входы-выходы 12 на внутреннюю магистраль 13 если сигнал на входе

17 единичный, то через открытые элементы И 62 и ИЛИ 67 обеспечивается коммутация данных с внутренней магистрали 13 через входы-выходы 12, группу элементов И 71 входы-выходы

9 на входы-выходы 6.

При операции, не связанной с передачей данных в (из) оперативную память, если сигнал на входе 16 единичный, то через открытые элементы

И 58 и ИЛИ 66 обеспечивается коммутация информации с входов-выходов 6 через входы-выходы 9, группу элементов 69 и входы †выхо 12 на внутреннюю магистраль 13,.если сигнал на входе 17 единичный, то через откры- . тые элементы И 61 и ИЛИ 67 обеспечивается коммутация информации с внутренней магистрали 13 через входы-выходы 12, границу элементов И 71, входы-выходы 9 на входы-выходы 6.

После выполнения заданной опера) ции вызывающее устройство выставляет на входы-выходы 6 сигнал окончания операции, который поступает на установочные (в "0") входы триггеров 26 и 27, устанавливая их в нулевое состояние (блок 3 управления переходит или в состояние "Ожидание, если на входе 21 — единичный сигнал, или в состояние "Блокирован", если на входе 21 — нулевой сигнал), а также через входы-выходы 9 блока 2 коммута- ции, группу элементов И 70 и входывыходы 12 поступает на внутреннюю магистраль И 13, с которой через входы-выходы 12, группу элементов

И 68 и входы-выходы 9 поступает на входы-выходы 6 вызываемого устройства, информирует вызываемое устройство об окончании связи, обеспечивает установление триггера 27 в нулевое состояние (блок 3 управления переходит или в состояние "Олщдание", если на входе 21 — единичный сигнал, или в состояние "Блокирован", если на входе 21 — нулевой сигнал), обеспечи1529243 фая освобождение столбца через элемент 41.

Таким образом, освобождаются оба устройства и внутренняя магистраль

l!3, причем освободжение может происходить сразу на нескольких магистра. ях. Обмен информацией и окончание вязи могут происходить сразу через есколько внутренних магистралей и ежду несколькими парами устройств. становление связи возможно только ежду одной парой устройства. Одноременно с последовательностью установления связи производится и передача информации для активизации данных в буферной памяти устройств многопроцессорной вычислительной системы.

1. Устройство связи многопроцессорной вычислительной системы, содержащее арбитр и матрицу размером N H блоков коммутации., где Н вЂ” общее число абонентов устройства, И вЂ” число внутренних магистралей устройства, причем р-й вход запроса устройства, где р I,...,Н и подключен к р-му информационному входу арбитра, р-й выход которого подключен к р-му выходу признака разрешения связи устройства, информационные входы-выходы группы блоков коммутации р-го столбца матрицы блоков коммутации объединены и подключены îîòâåòñòâåííî к информационным входам- выходам р-Й группы устройства, информационный вход-выход первого блока коммутации

С-й строки матрицы блоков коммутации, где С = 1,...,N подключен к информацион1пам входам-выходам блоков коммутации С-й строки с второго по Н-й столбцов матрицы блоков коммутации, отличающееся тем, что, с целью увеличения пропускной способности устройства, оно содержит матрицу размером И Н блоков управления, H элементов И и I(блоков активизации, где 1(— число абонентов с буферизацией, при этом информационные входывыходы р-й группы устройства подклю— чены к входам режима группы блоков управления р-ro столбца матрицы бло-. ков управления и к входам р-ro элемента И, а-й вход признака наличия абонента с буферизацией устройства, где а = E,...,I(, подключен к первому входу а-го блока активизации, выход которого подключен к а-му выходу признака BKTHBHBGIJHH буфера абонента устройства, информационный вход-выход Н-ro блока коммутации С-й строки

5 матрицы блоков коммутации подключен к первым входам режима блоков управления С-й строки матрицы блоков управления, первый вход-выход режима блока управления С-й строки первого столбца матрицы блоков управления подключен к первым входам-выходам режима блоков управления С-й строки столбцов с второго по Н-Й, второи вход-выход режима блока улравления первой строки р"го столбца матрицы блоков управления подключен к вторым входам-выходам режима блоков управления с второй на И-ю строки р-го

Ф о р м у л а и з о б р е т е н и я 2О столбца матрицы блоков управления, р-й вход режима устройства подключен к второму входу режима блока управлений первой строки р-го столбца матрицы блоков управления, первый выход

25 блока управления Ь-й строки pro столбца матрицы блоков управления, где Ь = E,...,È-), подключен к второму входу режима блока управления (Ei+E)-.строки р-го столбца матрицы

3О блоков .управления, второй и третий выходы блока управления С-й строки р-го столбца матрицы блоков управления подключен к первому и,второму управляющим входам блока коммутации

С-й строки р-го столбца матрицы бло35 ков коммутации, первый выход блока управления первого столбца N-й строки матрицы блоков управления подключен к входу блокировки арбитра,- вы"

40 ходы элементов И с первого по Н-й

ráúåäèíåHû с помощью МОНТАЖНОГО ИЛИ и подключены к вторым входам блоков активизации..

2. Устройство по и. 1, о т л и—

45 ч а ю щ е е с я тем, что блок управления содержит два триггера, четыре элемента НЕ, четыре элемента

И-НЕ, два элемента ИЛИ, три магистральных элемента, элемент И и элемент задержки„ причем первый входвыход режима блока управления подключен к первому входу элемента И, к входу первого элемента HE и к выходу первого магистрального элемента, второй вход-выход режима блока управления подключен к входу второго элемента НЕ и к выходам второго и третьего магистральных элементов, первый вход режима блока управленИя фЧ

13 !

1529243 подключен к первому входу первого элемента И-НЕ, выход которого подключен к входу третьего элемента HE u к первому входу второго элемента

И-НЕ, выход которого подключен к второму входу первого элемента И-НЕ, к входу четвертого элемента НЕ и к первому входу третьего элемента И-НЕ, выход которого подключен к второму входу второго элемента И-НЕ, второй вход режима блока управления подключен к первому входу четвертого элемента И-НЕ и к второму входу элемента И, выход которого подключен к пер- 15 вому выходу блока управления, первый вход режима группы которого подключен к третьему входу второго элемен: та И-НЕ, второй вход режима группы

: блока управления попключен к синхровходам первого и второго триггеров, третий вход режима группы блока управления подключен к входу элемента задержки, выход которого подключен к входам установки в "0" первого и вто- 25 рого триггеров, выход первого элемента НЕ подключен к второму входу четвертого элемента И-НЕ, выход которого подключен к второму входу третьего элемента И-НЕ, выход второго элемента НЕ подключен к третьему входу пер-. вого элемента И-НЕ, выход третьего элемента НЕ подключен к информационному входу первого триггера и к первому входу первого элемента ИЛИ, выход четвертого элемента HE попключен к информационному входу второго триггера и к первому входу второго элемента ИЛИ, выход. первого триггера. подключен к второму входу первого элемента ИЛИ и к входу третьего магистрального элемента, выход второго три"гера подключен к второму входу второго элемента ИЛИ и к входам первого и второго магистральных элементов, выходы второго и первого элементов ИЛИ подключены соответственно к второму и третьему выходам блока управления, причем каждый блок активизации содержит элемент НЕ и элемент И, первый и второй входы блока активизации подключены соответствен— но к входу элемента НЕ и к первому элементу И, второй вход которого поцключен к выходу элемента НЕ, выход элемента И попключен к выходу блока активизации.

)529243

1529243!

529243

4 — сигюаа,скоян юираРа жий с 8õàÓà 1f hа иии O

КОЛ- кенеу ов рицаи.

Составитель В.Смирнов

Техред Л.Сердюкова Корректор С,Черни

Редактор А.Огар

Заказ 7643/45 Тираж 668 Подписное

ВНИИПИ Государственного комитета по изооретениям и открытиям при ГКНТ СССР

113035,, Москва, Ж--35., Рауновская наб., д. 4/5

Производственно-издательский комбинат "Патент"„ г. Ужгород, ул. Гагарина, 10!

Устройство связи многопроцессорной вычислительной системы Устройство связи многопроцессорной вычислительной системы Устройство связи многопроцессорной вычислительной системы Устройство связи многопроцессорной вычислительной системы Устройство связи многопроцессорной вычислительной системы Устройство связи многопроцессорной вычислительной системы Устройство связи многопроцессорной вычислительной системы Устройство связи многопроцессорной вычислительной системы Устройство связи многопроцессорной вычислительной системы Устройство связи многопроцессорной вычислительной системы 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано при построении быстродействующих систем управления различными объектами

Изобретение относится к вычислительной технике и может быть использовано в системах для обработки информации

Изобретение относится к вычислительной технике и может быть использовано в системах программного управления различного назначения

Изобретение относится к вычислительной технике и может быть использовано при построении мультипроцессорных систем повышенной надежности

Изобретение относится к вычислительной технике и может быть использовано для создания многопроцессорных вычислительных систем

Изобретение относится к вычислительной технике и может быть использовано для построения высокопроизводительных многомашинных вычислительных систем

Изобретение относится к вычислительной технике и может быть использовано при создании многопроцессорных вычислительных систем

Изобретение относится к автоматике и вычислительной технике и предназначено для применения в устройстве для сжатия двоичных векторов и других системах логической обработки информации

Изобретение относится к вычислительной технике и может быть использовано в многопроцессорных вычислительных системах

Изобретение относится к области вычислительной техники и может быть использовано для контроля корректности распределения ресурсов

Изобретение относится к вычислительной технике и может быть использовано в электронной цифровой вычислительной машине

Изобретение относится к вычислительной технике и может быть использовано в вычислительных системах для связи процессоров с внешними устройствами, между процессорами, а также между процессорами и запоминающими устройствами

Изобретение относится к системам передачи стоимости товара при безналичных операциях

Изобретение относится к области операционной системы мультипроцессорных отказоустойчивых вычислительных систем

Изобретение относится к области цифровой вычислительной техники и может быть использовано при организации многомашинных комплексов и многопроцессорных систем

Изобретение относится к области вычислительной техники и предназначено для создания высокоскоростных систем обработки больших потоков данных в реальном режиме времени

Изобретение относится к области вычислительной технике и может быть использовано в цифровых вычислительных комплексах высокой производительности

Изобретение относится к вычислительной технике и может быть использовано при построении средств коммутации мультипроцессорных систем, абонентских систем связи с децентрализованным управлением, коммутационных средств параллельного обмена информацией в измерительных системах

Изобретение относится к вычислительной технике и предназначено для образования коммуникационной линии связи между двумя устройствами
Наверх