Логический элемент на нормально открытых полевых транзисторах

 

Изобретение относится к микроэлектронике и может быть использовано при разработке интегральных схем на полевых транзисторах. Цель изобретения - повышение быстродействия логического элемента на нормально открытых полевых транзисторах. Логический элемент содержит входной инвертор, состоящий из транзисторов 1 и 2, выходной истоковый повторитель, состоящий из транзистора 6, диодов 7 сдвига уровня и нагрузочного транзистора 8. За счет включения между входом логического элемента и затвором нагрузочного транзистора 8 дополнительного истокового повторителя, состоящего из транзистора 10, диода 11 и транзистора 12, и введения диода 9 увеличивается ток нагрузочного транзистора 8 выходного истокового повторителя на положительном фронте входного сигнала и уменьшается на отрицательном фронте входного сигнала. Это приводит к увеличению отдаваемого в нагрузку тока и уменьшению времени перезаряда нагрузочной емкости. 3 ил.

Изобретение относится к микроэлектронике и может быть использовано при разработке интегральных схем на полевых транзисторах. Целью изобретения является повышение быстродействия логического элемента (ЛЭ) на нормально открытых полевых транзисторах. На фиг. 1 дана принципиальная электрическая схема ЛЭ; на фиг. 2 и 3 - более сложные ЛЭ, примеры. ЛЭ содержит первый переключающий транзистор 1 и первый нагрузочный транзистор 2, включенные между шиной 3 положительного напряжения питания и общей шиной 4, образующие входной инвертор, выход которого подключен к входу выходного истокового повторителя, содержащего последовательно включенные между шинами положительного 3 и отрицательного 5 напряжений питания второй переключающий транзистор 6, диоды 7 сдвига уровня выходного сигнала, второй нагрузочный транзистор 8 и первый дополнительный диод 9 сдвига уровня. Затвор второго нагрузочного транзистора 8 соединен с выходом дополнительного истокового повторителя, содержащего третий переключающий транзистор 10, второй дополнительный диод 11 сдвига уровня и третий нагрузочный транзистор 12, включенные последовательно между шиной 3 положительного напряжения питания и шиной 5 отрицательного напряжения питания, причем вход дополнительного истокового повторителя подключен к входу ЛЭ. Все полевые транзисторы, составляющие ЛЭ, являются транзисторами нормально открытого типа, например полевыми транзисторами с барьером Шотки из арсенида галлия. ЛЭ работает следующим образом. При изменении напряжения на входе ЛЭ от напряжения низкого логического уровня UJL=-1 В до напряжения высокого логического уровня UJH=0,8 В происходит отпирание второго нагрузочного транзистора 8 через цепь смещения входного сигнала, состоящую из дополнительного истокового повторителя и диода 9, и запирание второго переключающего транзистора 6 через входной инвертор. Емкость нагрузки Сн при этом разряжается током насыщения транзистора 5 Iн. При обратном изменении входного напряжения происходят отпирание транзистора 6 и запирание транзистора 8, а выходная емкость заряжается током насыщения транзистора 6.

Формула изобретения

ЛОГИЧЕСКИЙ ЭЛЕМЕНТ НА НОРМАЛЬНО ОТКРЫТЫХ ПОЛЕВЫХ ТРАНЗИСТОРАХ с барьерным переходом, состоящий из входного инвертора, содержащего включенные последовательно между общей шиной и шиной положительного напряжения питания первый переключающий транзистор, затвор которого соединен с входом логического элемента, и первый нагрузочный транзистор, и выходного истокового повторителя, содержащего включенные последовательно между шинами положительного и отрицательного напряжений питания второй переключающий транзистор, затвор которого соединен со стоком первого переключающего транзистора, диоды сдвига уровня выходного сигнала и второй нагрузочный транзистор, сток которого соединен с выходом логического элемента, отличающийся тем, что, с целью повышения быстродействия, в него введены первый дополнительный диод сдвига уровня, включенный в прямом направлении между истоком второго нагрузочного транзистора и шиной отрицательного напряжения питания, и включенные последовательно между шинами положительного и отрицательного напряжений питания третий переключающий транзистор, второй дополнительный диод сдвига уровня и третий нагрузочный транзистор, исток которого соединен с затвором, причем затвор третьего переключающего транзистора подключен к затвору первого переключающего транзистора, а его исток через второй дополнительный диод соединен с затвором второго нагрузочного транзистора.

РИСУНКИ

Рисунок 1, Рисунок 2, Рисунок 3



 

Похожие патенты:

Изобретение относится к микроэлектронике и может быть использовано в цифровых интегральных схемах на полевых транзисторах

Изобретение относится к вычислительной технике и предназначено для использования в полупроводниковых интегральных схемах в качестве формирователя импульсов и буферных каскадов дешифраторов

Изобретение относится к области импульсной техники и может быть использовано в качестве формирователя и преобразователя уровней сигналов в интегральных микросхемах в частности, для согласования по уровням сигналов КМДП и ТТЛ логических схем

Изобретение относится к вычислительной технике и может быть использовано в БИС ОЗУ на КМДП-транзисторах при построении детекторов изменения адресных сигналов для выполнения операции ИЛИ-НЕ над сигналами от детекторов изменения отдельных адресов

Изобретение относится к области вычислительной техники и может быть использовано в интегральных КМДП-схемах в качестве формирователя сигналов и логического устройства

Изобретение относится к вычислительной технике и может быть использовано в качестве ячейки базового кристалла для реализации произвольной функции одного трехзначного аргумента

Инвертор // 1497740
Изобретение относится к импульсной технике и может быть использовано при создании выходных цепей цифровых интегральных схем на МДП-транзисторах

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники в качестве логического или коммутационного элемента

Изобретение относится к области вычислительной техники и может быть использовано в цифровых интегральных схемах в качестве выходного устройства

Изобретение относится к вычислительной технике и может быть использовано в МПД-интегральных схемах в качестве многофункционального логического элемента

Изобретение относится к электронике и предназначено для использования в логических устройствах на комплементарных МДП транзисторах, его задачей является упрощение логического элемента, решаемой за счет изменения связей истоков первого n-МДП и второго p-МДП транзисторов 3 и 2, позволившего использовать общие p-канальный и n-канальный МДП ключи 5 и 6 для формирования логических состояний функции F по обоим выходам 10 ДИЗЪЮНКЦИЯ F с t (F+t) и 12 ЗАПРЕТ F по t (F)

Изобретение относится к цифровой вычислительной технике и может использоваться в МДП больщих интегральных схемах устройств каскадной логики

Изобретение относится к устройству включения более высоких напряжений на полупроводниковой интегральной схеме с первой последовательной схемой из первого p-канального и первого n-канального транзистора, которая включена между выводом для первого высокого и выводом для первого низкого потенциала, с второй последовательной схемой из второго p-канального и второго n-канального транзистора, которая включена между выводом для первого высокого потенциала и первым входным выводом, причем точка соединения обоих транзисторов первой последовательной схемы соединена с выводом затвора второго p-канального транзистора и образует вывод для выходного сигнала, причем точка соединения транзисторов второй последовательной схемы соединена с выводом затвора первого p-канального транзистора, и причем вывод затвора второго n-канального транзистора образует второй входной вывод

Изобретение относится к области вычислительной техники и может быть использовано в сверхбольших интегральных схемах в качестве элементной базы устройств каскадной логики и конвейерной обработки данных, в частности при реализации арифметических и логических устройств

Изобретение относится к цифровой вычислительной технике и может быть использовано в МДП интегральных схемах в качестве устройства логической обработки многоразрядных двоичных данных

Изобретение относится к вычислительной технике и может быть использовано в МДП интегральных схемах при реализации арифметических и логических каскадных устройств

Изобретение относится к цифровой вычислительной технике и может быть использовано в КМДП интегральных схемах в качестве устройства логической обработки многоразрядных двоичных данных

Изобретение относится к области аналого-цифровой микроэлектроники и может быть использовано в прецизионных измерительных устройствах СВЧ диапазона

Изобретение относится к вычислительной технике
Наверх