Инвертор

 

Изобретение относится к импульсной технике и может быть использовано при создании выходных цепей цифровых интегральных схем на МДП-транзисторах. Цель изобретения - повышение выходного напряжения устройства при заданном напряжении питания. Устройство содержит четыре МДП-транзистора 1,2,3 и 4 с индуцированным каналом, входную 5 и выходную 6 клеммы, клемму источника питания 7. За счет того, что исток первого МДП-транзистора 1 подключен к затвору и подложке второго МДП-транзистора 2, уменьшается пороговое напряжение второго МДП-транзистора 2. Это приводит к повышению выходного напряжения устройства. 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

15114 К 03 К 19/094

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ

3ЖОЮ33Р6

ПАТРИЮ - Г1:«".":йЕС|Ф

БАБЫiQ 1 Е;с.1

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР (21) 4308368/24"21 (22) 22.09.87 (46) 30.07.89. Бюл, У 28 (71) Московский институт радиотехники, электроники и автоматики (72) Д.В,Игумнов, С.H.Ùåðáàêoâà н И.С.Громов (53) 621.374(088.8) (56) Игумнов Д.В., Громов И.С.

Эксплуатационные параметры и особенности применения полевых транзисторов. M. Радио и связь, 1981, с. 50.

Алексеенко А.Г., Шагурин И.И.

Микросхемотехника. М,: Радио и связь, 1982, с. 95, рис. 2.34, „„SU„„1497740 А 1 (54) ИКВЕРТОР (57) Изобретение относится к импульсной технике и может быть использовано при создании выходных цепей цифровых интегральных схем на МДП-транзисторах. Цель изобретения — поньппе— ние выходного напряжения устройства при заданном напряжении-питания. Устройство содержит четыре МДП-транзистора 1, 2, 3 и 4 с индуцированным каналом, входную 5 и выходную 6 клеммы, клемму источника питания 7. За счет того, что исток первого МДП-транзистора 1 подключен к затвору и подложке второго МДП-транзистора 2, уменьшается пороговое напряжение второго МДПтранзистора 2. Это приводит к повышению выходного напряжения устройства. 1 ил.

149774

11. обрат! !!!!! «тносится к импульсной технике и мажет быть использова-! но при создании выходных цепей цифровых интегральных схем на МДП-транзисторах.

Целью изобретения является повышение выходного напряжения устройства при заданном напряжении питания и памехозащищенности„ 10

На чертеже представлена электрическая схема инвертора.

Инвертор содержит четыре МДП-транзистора 1-4, входну!!! 5 и выходную 6 клеммы, клемму 7 источника питания. 15

При положительном Е11 используются

МДП-транзисторы 1-4 с п-каналом, а при отрицательном Е 1! — с р-каналом.

Затвор и сток МДП-транзистора 1 подключены к стоку МДП-транзистора 2 и к клемме 7„ Исток и подложка МДПтранзистора 1 подключены к затвору и подпожке МДП-транзистора 2 и к стоку МДП-транзистора 3, затвор которого подключен к затвору МДП-транзистора 4

25 и к клемме 5, Подложки и истоки

МДП-транзисторов 3 и 4 подключены к к общей шине, Исток МДП-транзистора

2 подключен к стоку МДП-транзистора и к клемме 6.

Инвертор работает следующим обраэом.

При входном сигнале логической единицы на клемме 5 МДП-транзисторы

3 и 4 открыты. Низкий (по модулю) 35 потенциал на затворе и подложке МДПтранзистора 2 поддерживает его закрытое состояние. В результате уровень выходного напряжения на клемме 6 равен нуп..

При входном сигнале логического . нуля на клемме 5 МДП-транзисторы 3 и

4 эакрьг ы. Если обозначить пороговое напряжение МДП-транзистора 1 как Б,„ а МДП-транзистора 2 — U«, то напря- 45 жение на истоке МДП-транзистора l запишем как Е „ — Uz!, а выходное на1 пряжение на клемме 6 U<„<„=E „-U „-U 0>.

Поскольку к подложке МДП-транзистора 2, например, с р-каналом (как наи- 50 более часто используемому), прилажено отрицательное напряжение (по моо 4 дулю бальп!ее Ц „,„), та его пар<. гавое напряжение П, умень!!!ится, чта при-! ведет к увеличению 1! „„. Отрицательное напряжение «а подложку МДП-транзистора 2 подается т< лько при закрытом МДП-транзисторе 4„

Так как напряжение с истока МДПтранзистора 1 подается не только на затвор, но и на подложку МДП-транэистора 2, то МДП-транзистор 2 выполняет также функции биполярного р-и-р транзистора. Таким образом, МДП-транэисторы 2 и 4 образуют как истоковый, так и эмиттерный повторители с динамической нагрузкой.

Поскольку МДП-транзистор 4 имеет малое сопротивление и последоват -льна с ним оказывается включенным р-и переход исток — подложка МПП-транзистора 2, то этот р-Il переход шунтирует напряжение на истоке МДП-транзистора 1 при открытом МДП-транзисторе 3, поддерживая его низкий уровень (порядка 0,7 В). В результате повышается помехозащищенность уст,ройства, Формула и э о б р е т е н и я

Инвертор, содержащии четыре МДПтранзистора с индуцированным каналом, входную и выходную клеммы, клемму источника питания, которая подключена к затвору и стоку первого МДПтранзистора и к стоку втррого МДПтранзистора, затвор которого подключен к истоку и подложке первого МДПтранзистора и к стоку третьего МДПтранзистора, затвор которого подключен к входнои клемме и к затвору четвертого МДП-транзистора, сток котораго подключен к выходной клемме и истоку второго МДП-транзистора,а истоки и подложки третьего и четвертого МДП-транзисторов подключены к общей шине, отличающийся тем, что, с целью повышения выходного напряжения и помехоэащищенности исток первого МДП-транзистора подключен к подложке второго МДП-транзистора.

Инвертор Инвертор 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники в качестве логического или коммутационного элемента

Изобретение относится к области вычислительной техники и может быть использовано в цифровых интегральных схемах в качестве выходного устройства

Изобретение относится к вычислительной технике и может быть использовано в МПД-интегральных схемах в качестве многофункционального логического элемента

Изобретение относится к импульсной технике и может быть использовано в импульсных интегральных схемах на МДП-транзисторах

Изобретение относится к области импульсной техники и может быть использовано для согласования ТТЛ схем с интегральными схемами на КМОП-транзисторах

Изобретение относится к импульсной технике и может быть использовано в качестве элемента согласования по напряжению при построении цифровых устройств обработки инфор ,9 мации, например при сопряжении ТТЛ- элементов с КМДП-элементами

Изобретение относится к области импульсной техники

Изобретение относится к импульсной технике и может быть использовано при построении универсальных и специализированных цифровых устройств

Изобретение относится к импульсной технике и может быть использовано в различных устройствах дискретной автоматики

Изобретение относится к области импульсной техники и может быть использовано в качестве логического элемента в многозначных комбинаторных системах

Изобретение относится к электронике и предназначено для использования в логических устройствах на комплементарных МДП транзисторах, его задачей является упрощение логического элемента, решаемой за счет изменения связей истоков первого n-МДП и второго p-МДП транзисторов 3 и 2, позволившего использовать общие p-канальный и n-канальный МДП ключи 5 и 6 для формирования логических состояний функции F по обоим выходам 10 ДИЗЪЮНКЦИЯ F с t (F+t) и 12 ЗАПРЕТ F по t (F)

Изобретение относится к цифровой вычислительной технике и может использоваться в МДП больщих интегральных схемах устройств каскадной логики

Изобретение относится к устройству включения более высоких напряжений на полупроводниковой интегральной схеме с первой последовательной схемой из первого p-канального и первого n-канального транзистора, которая включена между выводом для первого высокого и выводом для первого низкого потенциала, с второй последовательной схемой из второго p-канального и второго n-канального транзистора, которая включена между выводом для первого высокого потенциала и первым входным выводом, причем точка соединения обоих транзисторов первой последовательной схемы соединена с выводом затвора второго p-канального транзистора и образует вывод для выходного сигнала, причем точка соединения транзисторов второй последовательной схемы соединена с выводом затвора первого p-канального транзистора, и причем вывод затвора второго n-канального транзистора образует второй входной вывод

Изобретение относится к области вычислительной техники и может быть использовано в сверхбольших интегральных схемах в качестве элементной базы устройств каскадной логики и конвейерной обработки данных, в частности при реализации арифметических и логических устройств

Изобретение относится к цифровой вычислительной технике и может быть использовано в МДП интегральных схемах в качестве устройства логической обработки многоразрядных двоичных данных

Изобретение относится к вычислительной технике и может быть использовано в МДП интегральных схемах при реализации арифметических и логических каскадных устройств

Изобретение относится к цифровой вычислительной технике и может быть использовано в КМДП интегральных схемах в качестве устройства логической обработки многоразрядных двоичных данных

Изобретение относится к области аналого-цифровой микроэлектроники и может быть использовано в прецизионных измерительных устройствах СВЧ диапазона

Изобретение относится к вычислительной технике
Наверх