Формирователь импульсов на мдп-транзисторах

 

Изобретение относится к цифровым интегральным схемам на МДП-транзисторах и может быть использовано в качестве выходного устройства - формирователя, элемента с тремя состояниями и т.д. Цель изобретения - повышение быстродействия формирователя импульсов (ФИ) на МДП-транзисторах достигается путем введения в ФИ, содержащий выходной каскад 1 с тремя состояниями и блок восстановления уровней 2, блока управления 3, состоящего из транзистора 16 P-типа, четырех транзисторов 17-20 N-типа и инвертора 21. Когда выходная шина 9 устройства находится в третьем состоянии, блок управления 3 при подаче на управляющий вход 22 сигнала логической "1" вырабатывает на своих выходах 14 и 15 сигналы, которые обеспечивают отпирание одного из транзисторов 12 или 13 блока восстановления уровней 2. В результате на выходной шине 9 устанавливается напряжение, примерно равное половине напряжения питания, что при переключении транзисторов 10 или 11 выходного каскада 1 с тремя состояниями обеспечивает уменьшение времени переключения, т.е. повышается быстродействие ФИ. 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

„„SU„„1539995

А1 (51)5 Н 03 К 19/094

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н A BTOPCHOMV СВИДЕТЕЛЬСТВУ

Э>

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОЧНРЫТИЯМ

ПРИ ГКНТ СССР

1 (21) 4454794/24-21 (2) 01.07.88 (46) 30.01.90-. Бюл. Р 4 (71) Иосковский институт электронной техники (72) П.И.Гафаров, Н.А.Подопригора, P.A.Ахмеджанов, Д.F...Ковалдин и F..Ï.Ñåíè÷êèí (53) 621.374 (088.8) (56) Европейский патент EP

Р 0072686, кл. Н 03 К 19/094, 23,02.83.

Кармазинский А.Н. Синтез принципиальных схем цифровых элементов на

ИДП-транзисторах. М.: Радио и связь, 1983, с. 178, рис. 4,19-в. (54) ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ НА

MjgI-ТРАНЗИСТОРАХ (57) Изобретение относится к цифровым интегральным схемам на МДП-транзисторах и может быть использовано в качестве выходного устройстваформирователя, элемента с тремя состояними и т.д. Цель изобретения— повышение быстродействия формирова2 теля импульсов (ФИ) на 1ЩП- транзис-, торах — достигается путем введения в ФИ, содержащий выходной каскад 1 с тремя состояниями и блок восста" новления уровней 2, блока управления 3, состоящего из транзистора

16 р-типа, четырех транзисторов 17"

20 и-типа и инвертора 21. Когда выходная шина 9 устройства находит" ся в третьем состоянии, блок управления 3 при подаче на управляющий вход 22 сигнала логической "1" вырабатывает на своих выходах 14 и

15 сигналы, которые обеспечивают отпирание одного из транзисторов

12 или 13 блока восстановления уровней 2. В результате на выходной шине 9 устанавливается напряжение, примерно равное половине. напряжения питания, что при переключении транзисторов 10 или 11 выходного каскада

1 с тремя состояниями обеспечивает уменьшение времени переключения,,т.е. повышается быстродействие ФИ.

1 ил.

1539995

2S

3

Изобретение относится к цифровым

I.èHòåãðàëüHûM схемам и может быть использовано в качестве выходного устройства, формирователя, элемента с тремя состояниями.

Целью иэобретения является повышение быстродействия формирователя.

Цель достигается путем выполнения блока восстановления уровней в виде парафазного каскада на компле ментарных МДП-транзисторах, затворы

; которых подключены к выходам введен ногоо в устройство блока управления,, выполненного на четырех транзисторах ,п-типа, одном транзисторе р-типа и инверторе. После установления тре тьего состояния на выходе устройства

:перед переключением выходного каскада с тремя состояниями проиэводит ся подача сигнала управления на блок управления, который формирует на своих выходах напряжение определен ной величины, благодаря чему отпирается один из транзисторов блока восстановления уровней в зависимости от состояния выходной шины и потен::циал выходной шины изменяется таким образом, что рабочий перепад напря жений на выходной шине уменьшается, чем достигается уменьшение времени, установления нового состояния на выходной шине.

На чертеже приведена принципиалЬ ная схема формирователя импульсов на МДП-транзисторах, Устройство содержит выходной кас-. кад l с тремя состояниями, блок 2 восстановления уровней и блок 3 управления. Входы 4 и 5 выходного каскада 1 с тремя состояниями, который включен между шиной питания 6 и общей шиной 7, являются логическимн входами устройства и могут быть подключены к логическому блоку 8.

Выходной каскад 1 с тремя состояниями, выход которого подключен к выходной шине 9 устройства и к выходу блока 2 восстановления уровней, может содержать пару последовательно .включенных комплементарных транзисторов 10 и 11, затворы которых являются входами выходного каскада с тремя состояниями, а стоки тех же транзисторов подключены к выходу того же каскада.

Блок 2 восстановления уровней содержит транзистор 12 п-типа и транзистор 13 р-типа, истоки которых объединены и являются выходом указанного блока, затворы подключены к первому 14 и второму 15 выходам бло- ка 3 управления, а стоки - соответственно к шине 6 питания и общей шине 7.

Блок 3 управления содержит транзистор 16 р-типа и четыре транзистора 17-20 п-тина, а также инвертор

21, .вход которого соединен с затвором транзистора 16 р-типа, стоком и затвором первого транзистора,17 и-типа и подключен к управляющему входу 22 устройства, а выход подключен к истоку третьего 19 и затвору четвертого 20 транзисторов п-типа.

Исток первого 17, сток и затвор второго 18 и сток четвертого 20 транзисторов и-типа объединены и подключены к первому выходу 14 блока

3 управления.

Исток второго 18, сток и затвор третьего 19 транзисторов п-типа, сток транзистора 16 р-типа подклю" чены к второму выходу 15 блока 3 управления. Истоки транзисторов 16 р-типа и четвертого транзистора 20 и-типа подключены соответственно к шине питания 6 и общей шине 7. Инвертор 21 может быть выполнен в виде

КИДП-инвертора.

Выходная шина 9 устройства погружена на емкостную нагрузку в виде эквивалентного конденсатора.

Формирователь импульсов функционирует следующим образом.

Логический блок 8 вырабатывает сигналы, которые подаются на входы

4 и 5 выходного каскада 1 с тремя состояниями. Когда на входы 4 и 5 поданы сигналы, соответствующие уровню напряжения логического "0", открыт транзистор 10 и на выходной шине 9 устройства формируется уровень напряжения, соответствующий напряжению на шине питания 6. Когда на те же входы 4 н 5 поданы сигналы логической "1", открыт транзистор ll и на выходной шине 9. устройства формируется напряжение, равное напряжению на общей шине 7, Когда на входе 5 напряжение соответствует уровню логической "1", то независимо от уровня напряжения на входе

4 оба транзистора 10 и 11 выходного каскада I с тремя состояниями закрыты. Выходная шина 9 устройства на10

S 15399 ходится при этом в третьем состоянии.

Переключение выходной шины 9 устройства из одного логического сос5 тояния в другое производится эа счет перехода через промежуточное среднее значение, когда логический блок 8 обеспечивает гретье состояние.

Влок 3 управления совместно с блоком 2 восстановления уровней служит для подготовки переключения выходной шины 9 устройства, Время переключения, т.е. время перезаряда эквивалентного конденсатора 23, пропорционально перепаду напряжений на выходной шине 9 устройства при переходе из одного логического состояния в другое, который примерно равен 20 напряжению питания.

Принцип действия устройства основан на том, чтобы во время, при котором выходной каскад 1 с тремя состояниями находится вотключенном (тре- 25 тьем ) состоянии, изменить напряжение на выходной шине 9 устройства до величины, примерно равной половине напряжения питания. Тогда время переключения выходного каскада 1 с 30 тремя состояниями при изменении сигналов на входах 4 и 5 также уменьшится примерно вдвое. Когда на управляющий вход 22 устройства подан сигнал логического "0", транзистор

16 р-типа и четвертый транзистор 20 и-типа блока 3 управления открыты, а транзисторы 17-19 этого блока закрыты. На выходах 14 и 15 блока 2 восстановления уровней при этом при- 40 сутствуют сигналы, соответствующие напряжениям логического "0" и логической "1" соответственно, и транзисторы 12 и 13 этого блока закрыты. При этом осуществляется переключение выходного каскада 1 с тремя состояниями.

Предварительно на управляющий вход 22 устройства подается сигнал логической "1". При этом транзисторы 50

16 и 20 блока 3 управления закрываются, а транзисторы 17-19 открываются и образуют делитель напряжения с заданным коэффициентом деления, что обеспечивается соответствующим выбором параметров указанных транзисторов. Так, необходимо, чтобы падение напряжения иа среднем - втором транзисторе 18 и-типа -было равно примерно сумме пороговых напряжений (по абсолютной величине) транзисторов п- и р-типа. Например, при напряжении между входом и выходом инвертора 21, равном 5 В, напряжения на выходах 14 и 15 блока 3 управления должны быть равны соответственно

3,5 и 1,5 В, если принять, что пороговые напряжения МДП-транзисторов равны 1 В. При этом, если на выходной шине 9 устройства присутствовал уровень логического "О", открывается транзистор 12 блока 2 восстановления уровней. Если напряжение питания также равно 5 В, то эквивалентный конденсатор 23 заряжается с нулевого напряжения до величины, равной разности между напряжением на выходной тине 14 н пороговым напряжениям транзистора 12, т.е. до 2,5 В, что соответствует половине напряжения питания. Если на выходной шине 9 устройства присутствовал уровень логичес" кой "1", открывается транзистор 13 и напряжение на выходной шине 9 уменьшается с 5 В до напряжения, равного разности между напряжением на второй выходной шине 15 блока 3 управления и пороговым напряжением транзистора 13, т.е. также до 2,5 В.

Таким образом, блок 3 управления обеспечивает в зависимости от состоя" ния выходной шины 9 устройства изменение напряжения на этой шине- до величины, равной примерно половине напряжения питания. Кроме того, подзаряд эквивалентного конденсатора

23 при этом процессе происходит только через .один транзистор, а не через два последовательно включенных транзистора, как в устройстве-прототипе, что также уменьшает время переключения выходной шины 9 устройства.

Формирователь импульсов может

t быть использован в устройствах, где есть интервал времени между последовательными изменениями состояния выходной шины и может быть сформирован соответствующий сигнал на управляющем входе, который формируется с определенной задержкой по отноиению к сигналам, поступающим на логический блок 8. Например, в БИС памяти существует временная задержка от момента смены адресных сигналов до оступпения на выходной каскад с тремя состояниями считываемой информации.

1539995

Составитель В.Лементуев

Редактор Л.Веселовская Техред Л.Сердюкова Корректор З,Лончакова

Заказ 231 Тираж 647 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г.ужгород, ул. Гагарина, 101

Формула изобретения

Формирователь импульсов на ИДПтранзисторах, содержащий выходной каскад с тремя состояниями, включенный между шиной питания и общей шиной, входы которого являются логическими входами формирователя импульсов, а выход подключен к выходной шине формирователя импульсов и 1р к выходу блока восстановления уровней, который состоит иэ двух транз1 сторов разного типа .проводимости, )

I истоки которых объединены и являются выходом указанного блока, о т. л ич а ю шийся тем, что, с целью повышения быстродействия, стоки транзисторов и- и р-типа блока восстановления уровней подключены соответственно к шине питания и общей шИне, а затворы тех же транзисторов подключены соответственно к первому и второму выходам введенного в формирователь импульсов блока управления, который содержит транзистор р-типа и четыре-транзистора п-типа, а также инвертор, вход которого соединен с затвором транзистора р-типа, стоком и затвором первого транзистора птипа и подключен к управляющему входу формирователя импульсов, а выход того же инвертора соединен с затвором четвертого и истоком третьего транзисторов п-типа, исток первого, сток и затвор второго и сток четвертого транзисторов п-типа объединены и подключены к первому выходу блока управления, исток второго, сток и затвор третьего транзисторов п-типа и сток транзистора р-типа объединены и подключены к второму выходу блока

:.управления, а истоки четвертого транзистора и-типа и транзистора р-типа блока управления подключены соответственно к общей шине и к шине питания.

Формирователь импульсов на мдп-транзисторах Формирователь импульсов на мдп-транзисторах Формирователь импульсов на мдп-транзисторах Формирователь импульсов на мдп-транзисторах 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в интегральных микросхемах в качестве выходного буферного элемента с тремя состояниями при работе на "оющую" шину

Изобретение относится к импульсной технике и может найти применение в цифровых интегральных схемах

Изобретение относится к импульсной технике и может быть использовано для согласования уровней логических сигналов МДП-транзисторной P-канальной логики со схемами на биполярных транзисторах

Изобретение относится к микроэлектронике и импульсной технике и предназначено для использования в качестве электронного коммутатора, а также для реализации всех логических функций трех переменных

Изобретение относится к импульсной технике и может быть использовано в цифровых интегральных схемах в качестве преобразователя уровня напряжения при сопряжении элементов, например, ТТЛ-и КМДП-логики

Изобретение относится к микроэлектронике и может быть использовано при разработке интегральных схем на полевых транзисторах

Изобретение относится к микроэлектронике и может быть использовано в цифровых интегральных схемах на полевых транзисторах

Изобретение относится к вычислительной технике и предназначено для использования в полупроводниковых интегральных схемах в качестве формирователя импульсов и буферных каскадов дешифраторов

Изобретение относится к области импульсной техники и может быть использовано в качестве формирователя и преобразователя уровней сигналов в интегральных микросхемах в частности, для согласования по уровням сигналов КМДП и ТТЛ логических схем

Изобретение относится к вычислительной технике и может быть использовано в БИС ОЗУ на КМДП-транзисторах при построении детекторов изменения адресных сигналов для выполнения операции ИЛИ-НЕ над сигналами от детекторов изменения отдельных адресов

Изобретение относится к электронике и предназначено для использования в логических устройствах на комплементарных МДП транзисторах, его задачей является упрощение логического элемента, решаемой за счет изменения связей истоков первого n-МДП и второго p-МДП транзисторов 3 и 2, позволившего использовать общие p-канальный и n-канальный МДП ключи 5 и 6 для формирования логических состояний функции F по обоим выходам 10 ДИЗЪЮНКЦИЯ F с t (F+t) и 12 ЗАПРЕТ F по t (F)

Изобретение относится к цифровой вычислительной технике и может использоваться в МДП больщих интегральных схемах устройств каскадной логики

Изобретение относится к устройству включения более высоких напряжений на полупроводниковой интегральной схеме с первой последовательной схемой из первого p-канального и первого n-канального транзистора, которая включена между выводом для первого высокого и выводом для первого низкого потенциала, с второй последовательной схемой из второго p-канального и второго n-канального транзистора, которая включена между выводом для первого высокого потенциала и первым входным выводом, причем точка соединения обоих транзисторов первой последовательной схемы соединена с выводом затвора второго p-канального транзистора и образует вывод для выходного сигнала, причем точка соединения транзисторов второй последовательной схемы соединена с выводом затвора первого p-канального транзистора, и причем вывод затвора второго n-канального транзистора образует второй входной вывод

Изобретение относится к области вычислительной техники и может быть использовано в сверхбольших интегральных схемах в качестве элементной базы устройств каскадной логики и конвейерной обработки данных, в частности при реализации арифметических и логических устройств

Изобретение относится к цифровой вычислительной технике и может быть использовано в МДП интегральных схемах в качестве устройства логической обработки многоразрядных двоичных данных

Изобретение относится к вычислительной технике и может быть использовано в МДП интегральных схемах при реализации арифметических и логических каскадных устройств

Изобретение относится к цифровой вычислительной технике и может быть использовано в КМДП интегральных схемах в качестве устройства логической обработки многоразрядных двоичных данных

Изобретение относится к области аналого-цифровой микроэлектроники и может быть использовано в прецизионных измерительных устройствах СВЧ диапазона

Изобретение относится к вычислительной технике
Наверх