Регистр сдвига

 

Изобретение относится к вычислительной технике и может быть использовано для построения многоразрядных регистров сдвига преимущественно в виде интегральных схем на потенциальных логических элементах . Цель изобретения - упрощение регистра . Это достигается тем. что регистр сдвига содержит распределитель 3, коммутатор 5 и триггеры 4 с соответствующими связями. При построении регистра на «МОП-транзисторах коммутатор 5 К входов на один выход в два раза проще, чем К коммутаторов деа входа на один выход, использующихся в известном регистре. Кроме того, в предлагаемом регистре уменьшено количество триггеров 4 при разрядности распределителя 3 более двух. 1 ил.. 1 табл. Ј

COIG3 СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (ця G 11 С 19/00

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4766628) 24

Ф (22} 04.12.89 (46) 30.10.91. Бюл. М 40 (71) Всесоюзный научно-исследовательский институт радиовещательного приема и акустики им.А.С.Попова (72) Г.С.Брайловский и И.M.Ëàýåð (53) 681.327.6(088.8) (56) Майоров С.А. и Новиков Г.И. Структура электронных вычислительных машин. Л.:

Машиностроение, 1979. с,277, рис.8,36.

Авторское свидетельство СССР

1Ь 1464216,кл. G 11 С 19/00, 1987.

„„!Ы„„1688286 А1 (54) РЕГИСТР СДВИГА (57) Изобретение относится к вычислительной технике и может быть использовано для построения многоразрядных регистров сдвига преимущественно в аиде интегральных схем на потенциальных логических элементах. Цель изобретения — упрощение регистра. Это достигается тем, что регистр сдвига содержит распределитель 3, коммутатор 5 и триггеры 4 с соответствующими связями.

П ри построен ии регистра н а КМ ОП-транзисторах коммутатор 5 "К входов йа один выход" в два раза проще, чем К коммутаторов

"два входа на один выход", использующихся а известном регистре. Кроме того, в предлагаемом регистре уменьшено количество триггеров 4 при разрядности распределителя 3 более двух. 1 ил., 1 табл.

1688286

Изобретение относится к вычислительной технике и может быть использовано для построеная многоразрядных регистров сдвига, преимущественно, в виде интегральных схем на потенциальных логических элементах, Цель изобретения — упрощение регистра сдвига, На чертеже представлена электрическая схема регистра сдвига.

Регистр содержит информационный вход 1, тактовый. вход 2, распределитель 3, триггеры 4, коммутатор 5, Распределитель 3 может быть построен как счетчик с унитарным кодированием либо как счетчик и дешифратор. Коммутатор 5 может быть выполнен как логический элемент И-ИЛИ-НЕ либо как мультиплексор на ключах.

Функционирование регистра на примере обработки входной последовательности логических переменных А1, А2,...„АК из начального состояния лег.О на выходах всех триггеров 4 поясняется таблицей, в которой показаны: состояния распределителя 3, входа 1, триггеров 4 и выхода 6. Распределитель 3 производит отсчет по модулю К импульсов на входе 2.

По первому такту первый триггер 4 первой группы устанавливается в состояние а1, а по К-му такту второй триггер 4 первой группы — e состояние а i. На выходе последнего триггера 4 первой группы сигнал а1 появляется в (и К - и - II(+ 2)-ом такте, а на выходе 6 сигнал а1 — в(пК - n+ 1)-ом такте.

Тактовый вход и-го триггера 4 первой группы соединен с m-ым выходом распреде/ 1 — n лителя Зю-(1-n-k(),,где n — число

1< триггеров 4 в группе; k — число выходов распределителя 3; () — ближайшее не боль5 шее целое.

Таким образом, устройство выполняет сдвиг информации, имея эффективную разрядность п(к - 1). При этом количество одноступенчатых триггеров 4 в регистре

10 составляет пФ.

Формула изобретения

Регистр сдвига, содержащий распределитель, вход которого является тактовым

15 входом регистра, группы триггеров, коммутатор, выход которого является выходом регистра, а информационные входы соединены с выходами последних триггеров соответствующих групп, информационные

20 входы триггеров групп, кроме первых, соединены с выходами предыдущих триггеров тех же групп, отличающийся тем, что, с целью упрощения регистра, информационные входы первых триггеров всех групп

25 регистра объединены и являются информационным входом регистра, тактовый вход

j-ro триггера 1-ой группы соединен с (!+1с (— 1 (— j ) - м выходом распределителя, где

30 )=1,2,...n; n — число триггеров в группе;

i-1,...,k;,k — число выходов расп ределителя, Д вЂ” ближайшее не большее целое, à i-, и управляющий вход коммутатора соединен с

i — n — 1 (п-1-к . ) ) -. м выходом распредели/ теля.

1688286

С1! Я

ООО0ОО0О0ООООООООО ф a. ° ato

A %AÌ

ООООООООООООООООО ф ф ф at 40

° ° °

° ° о о о о о о о о о о о о о о о о ° ° ° ° ° о о

cV e4 с4 (Ч

O O O O O O O O O O O O O O O at at ф at O 0.0 O

ОООООООООООООО at at ф atooooo

a ° ь

° ° ° о о о о о о о о о о о о о о ° ° ° ° о о о о о

М М .ь! A

ОООООООО ф ф ф atoOOOOOO0000

° ° ° ° ° °

° ° ° ° °

О О О О О О ° ° ° ° ° ° О О 0 О 0 О О 0 0 О О аа с4 аа 4ч 4ч ооооо ф ф at at фooooooooooooo

+ оооо at ф ф at фоооооооооооооо оооо4 ф ф ф фîîîîîîîоооîîîо

° ° ° ° ° °

° ° ° 4 ° ° о о ° ° ° ° ° ° о о о о о о о о о о о о о о о

О ф ф ф ф фООООООООО00ОООООО ф ф ф at фоооооооооооооооооо!

»

° ь!

° 1./,Я

° ф фОООООООООО00О00ООО

° ° ° ч ° ° ° М е ° ° + e + ° ! вью:ч ° !фью ° к -ав ° авп -йн

СЧ

I

Ь4 !

tt

+ !

Ct

3 Ф а

4 г

Р 34

Ф

Ц ФРЗ

Э I

826 ч» е»

° » . е ca ° ь4 + °

° I + + ° + !ф И ° Ьф

- <ч Ы Ia 34 И ° ьф и сч ° с ъ

<,,! IM

+ +,34 4 ч» сч H !! .Ы

° д МММ:ММ

° g Ct t! Й tt ° Ct

Регистр сдвига Регистр сдвига Регистр сдвига 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано для построения регистров сдвига

Д-триггер // 1681336
Изобретение относится к вычислительной технике и может быть использовано для построения контролепригодных цифровых схем

Изобретение относится к вычислительной технике и может быть использовано для хранения и сдвига информации

Изобретение относится к вычислительной технике

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к электронной вычислительной технике, в частности к триггерным запоминающим элементам для устройств памяти ЭВМ

Изобретение относится к вычислительной технике и может быть использовано при построении буферных запоминающих устройств в системах сбора и обработки информации

Изобретение относится к вычислительной технике и может быть использовано при построении устройств приема и хранения информации

Изобретение относится к вычислительной технике и может быть использовано при проектировании буферных запоминающих устройств систем сбора и обработки информации

Изобретение относится к вычислительной технике и может быть использовано в различных цифровых устройствах, работающих в условиях воздействия помех

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления, работающих в условиях воздействия помех

Изобретение относится к сдвиговым регистрам, включающим в себя множество каскадированных ступеней, каждая из которых имеет входной вывод и выходной вывод

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств и устройств диагностирования

Изобретение относится к устройству обращения циклического сдвига и/или обращенного перемежения данных

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных автоматических управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики
Наверх