Недвоичный синхронный счетчик

 

Изобретение относится к импульсной технике и может быть использовано в радиоэлектронных устройствах цифровой техники для обработки дискретной, информации в условиях помех. Счетчик содержит элементы И 3 и 8. элементы ИЛИ 5 и 9, триггеры 4.6.7,10 и элемент ИЛИ-И 11. Счетчик может иметь коэффициент пересчета не только 11. но и 2"" + 2" - 1, где m - разрядность двоичного счетчика, п - разрядность его не блокированных с выхода разряда сдвига разрядов, причем т>&п. 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

09) 01) (я)з Н 03 К 23/48

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4761041/21 ,(22) 21.11.89 (46) 23.02,92. Бюл. hk 7 .(72) И.B.Êðåõîâ и В,Е,Крехов (53) 621.374.32 (088.8) (56) Обермвн P.M, Счет и счетчики. — М.:

Радио и связь, 1984.

Авторское свидетельство СССР

ЬЬ 1598168, кл. Н 03 К 23/48, 1988. (54) НЕДВОИЧНЫЙ СИНХРОННЫЙ СЧЕТЧИК (57) Изобретение относится к импульсной технике и может быть использовано в радиоэлектронных устройствах цифровой техники для обработки дискретной. информации в условиях помех. Счетчик содержит элементы И 3 и 8, элементы ИЛИ 5 и 9, триггеры 4, 6, 7, 10 и элемент ИЛИ-И 11.

Счетчик может иметь коэффициент пересчета не только 11, но и 2 + 2" — 1, где m —.разрядность двоичного счетчика. n — разрядность его не блокированных с выхода разряда сдвига разрядов, причем.т>п. 1 ил.

Изобретение относится к цифровой технике и предназначено для использования в устройствах обработки дискретной информации с повышенной помехоустойчивостью.

Целью изобретения является повышение помехоустойчивости за счет блокирования триггеров тех разрядов, которые являются избыточными для заданного модуля счета недвоичного синхронного счетчика, На чертеже изображен недвоичный синхронный счетчик, конкретный вариант.

На чертеже приняты следующие обозначения; входная шина 1, двоичный синхронный счетчик 2, в который входят элемент

И 3, триггер 4 младшего разряда, дешифратор (элемент ИЛИ) 5, триггеры 6 и 7 старших разрядов, вне которого содержатся дешиф ратор (элемент И) 8, элемент ИЛИ 9, триггер

10 разряда сигнала, дешифратор (элемент

ИЛИ вЂ” И) 11.

Входы дешифратора 8 соединены с прямыми выходами триггеров 4, 6 и 7 разрядов двоичного синхронного счетчика 2, тактовый вход которого соединен с входной шиной 1 и с тактовым входом триггера разряда сдвига (D-триггера) 10, инверсный выход которого соединен с входом установки нуля триггера 7 старшего разряда, первый вход дешифратора 11 соединен с прямым выходом триггера 10 разряда сдвига и первым входом элемента И 3, информационный вход D-триггера 10 разряда сдвига соединен с выходом элемента ИЛИ 9, входы которого соединены соответственно с выходом дешифратора 8 и выходом дешифратора 11, остальные (второй и третий) входы которого соединены соответственно с прямым выходом триггера 4 младшего разряда и инверсным выходом триггера 6 старшего разряда, прямой выход которого соединен с вторим входом элемента И 3, выход которого соединен с входом дешифратора 5 и входом сброса триггера 4 младшего разряда, прямой выход которого соединен с другим вход м дешифратора 5, а выход деыифратора 5 соединен с входом разрешения счета первого триггера 6 старших разрядов, На вход разрешения счета триггера младшего 4 разряда подан сигнал логической "1", Дешифратор 5 служит для выявления кода на выходах младших разрядов двоичного счетчика 2 и выходе элемента И 3, Дешифратор 8 служит для выявления сигнала переноса, т.е. кода 111 на выходах

Q1, Q2 и Q3 соответственно разрядов 4, 6 и

7.

Дешифратор 11 служит для выявления кода 1ХХ1 или ХОХ1 соответственно на вы10

55 ходах Q1-Q4 разрядов 4, 6 и 7 и триггера 10, В исходном состоянии, поскольку цепи установки не показаны, счетчик может находиться в любом из возможных одиннадцати состояний, Пусть счетчик находится в состоянии, когда на прямых выходах Q1 — Q4 соответственно разрядов 4, 6, 7 и 10 образован код ОООО. В этом случае на выходах элементов И 8 и ИЛИ вЂ” И 11 будет нуль, поэтому на виходе элемента ИЛИ 9 тоже будет нуль.

С подачей тактовых импульсов работает двоичный счетчик 2 до тех пор, пока на его виходах не образуется код 111, т,е. единицы на прямых выходах разрядов 4, 6 и 7, а на выходе 0-триггера 10 04 будет нуль, так что образован код 1110. Следовательно на выходе элемента И 3 к этому моменту будет нуль, а счетчик имеет восемь состояний, С подачей восьмого входного импульса двоичный счетчик 2 обнуляется, а поскольку через элемент И 8 и элемент ИЛИ 9 был образован потенциал единицы, D-триггер

10 переходит в единичное состояние и образуется код 0001. При этом на инверсном выходе 0-триггера 10 образован нулевой потенциал, который блокирует в нулевом состоянии триггер 7 разряда двоичного счетчика 2, а на выходе дешифратора 11 будет единица.

С подачей девятого входного импульса по шине 1 первый разряд 4 двоичного счетчика 2 вновь переходит в единичное состояние, та что образуется код 1001, поэтому на выходе дешифратора 11 остается единица.

С подачей девятого входного импульса по шине 1 триггер 4 первого разряда переходит в нуль, а из-за наличия в предыдущем такте единицы на выходе дешифратора 5 триггер 6 занимает единичное состояние, так что образуется код 0101. Следовательно, на выходе дешифраторов 8 и 11 образуется нуль, который через элемент ИЛИ 9 подготавливает к срабатыванию D-триггера 10, а на выходе элемента И 3 образуется едини а, которая блокирует па входу установки в нуль триггер 4 разряда двоичного счетчика

2 и готовит к последующему срабатыванию триггер 6 разряда, так как на выходе дешифратора 5 остается единица.

С подачей одиннадцатого входного импульса по шине 1 счетчик возвращается в начальное состояние, так как образуется код 0000.

Таким образом, счетчик считает до одиннадцати в равномерном двоичном коде.

В этом случае недвоичный синхронный счетчик построен с коэффициентом пересчета 2 + 2 1. В наиболее общем случае

1714807

Формула изобретения

Недвоичный синхронный счетчик, содержащий группу триггеров младших и старших разрядов, триггер разряда сдвига, два дешифратора и элемент ИЛИ, выход которого соединен с D-входом триггера разряда сдвига, входы элемента ИЛИ соединены с выходами первого и второго дешифраторов, тактовые входы триггеров младших и старших разрядов и триггера разряда сдвига соединены с входной шиной, входы первого дешифратора подключеСоставитель И. Крехов

Техред М.Моргентал Корректор М. Максимишинец

Редактор Г. Гербер

Заказ 704 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб„4/5

Производственно-издательСкий комбинат "Патент", г. Ужгород, ул,Гагарина, 101 может быть построен счетчик с коэффициентом пересчета 2 + 2" -1, где m — разрядность двоичного счетчика; n — разрядность неблокированных с инверсного выхода триггера разряда сдвига разрядов;1- число, которое меньше, чем коэффициент пересчета счетчика, образованного триггерами младших разрядов и определяемое также количеством триггеров этого счетчика, блокируемых с выхода элемента И 3 по входу установки в нуль, причем m> и > l.

Технико-экономическая эффективность предложенного счетчика по сравнению с известным состоит в сохранении возможности не попасть в избыточное состояние при любом коэффициенте пересчета определяемого общим случаем, что очень важно в условиях помех. ны к выхоДам триггеров младших и старших разрядов, прямой выход триггера разряда сдвига соединен с первым входом второго дешифратора, остальные входы второго де5 шифратора соединены с соответствующими выходами триггеров младших и старших разрядов, выходы триггеров младших разрядов соединены с входами разрешения счета последующих триггеров младших раз10 рядов,. выходы триггеров старших разрядов соединены с входами разрешения счета rioследующих триггеров старших разрядов, а инверсный выход триггера разряда сдвига подключен к входу сброса последующих

15 триггеров старших разрядов, о т л и ч а юшийся тем, что, с целью повышения помехоустойчивости, в него введен третий дешифратор и элемент И, выход третьего дешифратора соединен с входом разреше20 ния счета первого триггера старших разрядов, а входы третьего дешифратора соединены с соответствующими выходами триггеров младших разрядов и выходом . элемента И, который соединен с входом

25 сброса одного или нескольких триггеров младших разрядов, а входы элемента И соединены с прямым выходом триггера разряда сдвига и прямыми выходами триггеров старших разрядов, которые не бло30 кированы по входу сброса с выхода разрядного триггера сдвига.

Недвоичный синхронный счетчик Недвоичный синхронный счетчик Недвоичный синхронный счетчик 

 

Похожие патенты:

Изобретение относится к импульсной и вычислительной технике и может быть использовано в устройствах автоматики, телемеханики, измерительной и вычислительной техники, в узлах и блоках деления частоты на 2, 5 и 10 с повышенной ремонтопригодностью на этапе эксплуатации этих устройств

Изобретение относится к импульсной технике и может использоваться в устройствах автоматики и вычислительной техники, в синтезаторах частот

Изобретение относится к автоматике и вычислительной технике и может быть использовано для организации прямого счета в частично-развернутой форме 1-го кода Фибоначчи

Изобретение относится к импульсной технике и может быть использовано в автоматике и вычислительной технике в качестве базового элемента устройств с повышенными требованиями к достоверности функционирования и времени восстановления работоспособности

Изобретение относится к цифровой технике и может найти применение в устройствах обработки дискретной информации с повышенной помехоустойчивостью

Изобретение относится к импульсной технике и может быть использовано в измерительных устройствах и электронных часах

Изобретение относится к импульсной технике и может быть использовано в измерительных устройствах

Изобретение относится к автоматике и вычислительной технике и мо8б/код1 дымдг дйкод дымд бб/ход5 дьмВб вшо жет быть применено при построении устройств выдачи команд, распределителей уровней и специальных пересчетных устройств

Изобретение относится к импульсной технике и может быть использовано для пересчета импульсов в минимальном коде Фибоначчи при Р 1 с возможностью наращивания разрядности с любым четным числом

Изобретение относится к импульсной технике и может быть использовано для пересчета импульсов в максимальном коде Фибоначчи при Р 1 с возможностью наращивания разрядности с любым четным числом

Изобретение относится к импульсной технике и может быть использовано для многоразрядного реверсивного пересчета импульсов в минимальном коде Фибоначчи при Р 1
Наверх