Сумматор

 

Изобретение относится к вычислительной технике и может быть использовано в арифметических устройствах ЭВМ. Целью изобретения является повышение быстродействия путем использования отдельных цепей распространения переносов, сформированных в разных разрядах. Сумматор содержит элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, две группы элементов РАВНОЗНАЧНОСТЬ, три группы элементов И-НЕ, две группы элементов Изобретение относится к вычислительной технике и может быть использовано в арифметических устройствах ЭВМ. Известен сумматор, содержащий в двух разрядах пять элементов 2И-2ИЛИ-НЕ, элемент 2И-2НЕ-2ИЛИ-НЕ и элемент НЕ. Недостатком известного сумматора является низкое быстродействие, обусловленное использованием многовходовых элементов 2И-2ИЛИ-НЕ и 2И- 2НЕ-2ИЛИ-НЕ. НЕ, две группы элементов ИЛИ-НЕ, четыре элемента ИЛИ-НЕ, три элемента HF, два элемента И-НЕ. После подачи двух чисел и входного переноса на входы сумматора в каждом разряде формируется сумма,соответствующих разрядов входных чисел, которые одновременно являются сигналами распространения переноса через соответствующий разряд и сигналом генерации переноса из данного разряда в старшие разряды сумматора. Эти переносы и входной перенос распространяются в. сторону старших разрядов каждый по отдельной цепочке. Для получения i-ro разряда суммы объединяются переносы, сформированные в разрядах , и входной перенос, распространяющиеся по этим цепокам. Объеди-- ненный перенос складывается с суммой 1-х разрядов входных чисел. Выходной перенос получается объединением переносов, распространяющихся по всем цепочкам. 1 л. Известен сумматор, содержащий элементы И-НЕ, ИЛИ-НЕ, НЕ и ИСКЛЮЧАЮЩЕЕ ИЛИ, причем входы элементов И-НЕ с первого по четвертый соединены с входами соответствующих разрядов первого и второго операндов сумматора , а выходы - с входами соответствующих элементов НЕ, выходы которых соединены с первыми входами соответствующих элементов ИЛИ-НЕ, выходы второго и четвертого элементов ИЛИ-НЕ соединены с первыми входами соответственно пятого и шестого элементов СЛ -J 00 ел 00 4

А1

CQ03 СОВЕТСНИХ

МЦ и

РЕСПУБЛИК..SU„„ (() С 06 F 7/50

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ CBMQETFJlbCTBY

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

IlO ИЭОБРЕТЕКИЯМ И ОТКРЫТИЯМ

ГУИ ГННТ CCCP (21) 4723449/24 (22) 24.07.89 (46) 23.05.92, Бюл . М 19 (71) Научно-производственное объединение "Интеграл" (72) А,И. Белоус, В.В. Новожилов, Э.И, Ревинский и А.Л. Хоменя (53) 681.325.5 (088.8) (56) Авторское свидетельство СССР . М 849207, кл. Г, 06 F-7/50, 1979..

Заявка Японии 61-240330, кл. С 06 Р. 7/50, опублик..1986. (54) СУИИАТОР (57) Изобретение относится к вычислительной технике и может быть использовано в арифметических устройствах ЭВМ. Целью изобретения является повышение быстродействия путем использования отдельных цепей распространения переносов, сформированных 8 разных разрядах..Сумматор содержит элемент ИСКДОЧАКЩЕЕ ИЛИ, две группы .. элементов РАВНОЗНАЧНОСТЬ, три группы . элементов И-НЕ, две группы элементов

Изобретение относится к вычислительной технике и может быть использовано в ариФметических устройствах

ЭВИ;

Известен сумматор, содержащий в двух разрядах пять элементов

2И-2ИЛИ-НЕ, элемент 2И-2НЕ-2ИЛИ-НЕ и элемент НЕ, Недостатком известного сумматора является низкое быстродействие, обусловленное использованием многовходовых элементов 2И-2ИЛИ-. НЕ и 2И

2НЕ-2ИЛИ"HE.

НЕ, две группы элементов ИЛИ-НЕ, четыре. элемента ИЛИ-НЕ, три элемента

HF., два элемента И-HF. После подачи двух чисел и входного переноса на входы сумматора в каждом разряде формируется сумма,соответствующих разрядов входных чисел, которые одновременно являются сигналами распространения переноса через соответствующий разряд и сигналом генерации переноса из данного разряда в старшие разряды сумматора.-Эти переносы и входной перенос распространяются в. сторону старших разрядов каждый по отдельной цепочке. Для получения

i-го разряда суммы объединяются переносы,. сформированные в разрядах и входной перенос, распространяющиеся по этим цепокам. Объеди ненный перенос складывается с суммой i-x разрядов входных чисел. Выходной перенос получается объединением переносов., распространяющихся по всем цепочкам. 1 ил.

QO

Известен сумматор, содержащий «Р элементы И-НЕ, ИЛИ-НЕ, НЕ и ИСКЛОЧАЮЩЕЕ ИЛИ, причем входы элементов И-НЕ с первого по четвертый соединены с входами соответствующих разрядов первого и второго операндов суммато- ф ра., а выходы - с входами соответству" ющих элементов НЕ, выходы которых соединены с первыми входами соответствующих элементов ИЛИ-НЕ, выходы второго и четвертого элементов ИЛИ«НЕ соединены с первыми входами соответственно пятого и шестого элементов

1735о41 того элемента ИЛИ-НЕ, выход элемента

ИСКЛЮЧАЮЩЕЕ ИЛИ соединен с выходом первого разряда сумматора.

Недостатком данного сумматора является низкое быстродействие, обусловленное тем, что задеожка распространения переноса через один разряд равна сумме задержек элемента И и элемента ИЛИ.

Целью изобретения является повы-. ния отдельных цепей распространения переносов, с@армированных в разных разрядах, Поставленная цель достигается тем, что сумматор, содержащий элементы И-НЕ, ИЛИ-НЕ, НЕ и ИСКЛЮЧА!@ ЕЕ

ИЛИ, причем входы элементов И-НЕ с первого по четвертый соединены с входами соответствующих разрядов первого и второго операндов сумматора, а выходы — с входами соответствующих элементов НЕ, выходы которых соединены с первыми входами соответствующих элементов ИЛИ-НЕ, выходы второго и четвертого элементов ИЛИ-НЕ соединены с первыми входами соответственно пятого и шестого элементов

И-НЕ, выход шестого элемента И-НЕ соединен с первым входом пятого элемента ИЛИ-НЕ, выход седьмого элемента И-НЕ соединен с первым входом шестого элемента ИЛИ-НЕ, выход элемента ИСКЛОЧАЮЩЕЕ ИЛИ соединен с выходом первого разряда Сумматора, содержит элементы РАВНОЗНАЧНОСТЬ, причем входы элементов РАВНОЗНАЧНОСТЬ с первого по четвертый соединены с . соответствующими входами соответст" вующих элементов И-HF, выход первого элемента РАВНОЗНАЧНОСТЬ соединен с первыми входами элемента ИСКЛОЧАЮ«

ЦЕЕ ИЛИ и седьмого элемента ИЛИ-НЕ, вторые входы которых соединены с входом инверсии переноса сумматора, выходы элементов РАВНОЗНАЧНОСТЬ с второго по четвертый соединены с первыми входами элементов ИЛИ-НЕ соответ" ственно с восьмого по десятый и с входами элементов НЕ соответственно с пятого по седьмой, выходы которых соединены с первыми входами соответ.ственно восьмого, седьмого и девятого элементов И-HF, вторые входы ко4 торых соединены с выходами элементов

ИЛИ-НЕ соответственно с седьмого по девятый, выход седьмого элемента

ИЛИ-HE соединен с вторым входом перво- го элемента ИЛИ-НЕ, вторые входы зле=ментов ИЛИ-HE с второго по четвертый соединены с выходами элементов ИЛИНЕ соответственно с восьмого по десятый, вторые входы которых соединены с выходами элементов И-НЕ соответственно с первого по третий,. выходы шестого и седьмого элементов НЕ соединены с входами соответственно восьмого и девятого элементов НЕ, выходы шение быстродействия путем использова- котоРых соединены соответственно с первым входом одиннадцатого элемента

ИЛИ-HF и входом десятого элемента НЕ, выход восьмого элемента И-НЕ соединен с вторыми входами пятого элемента И-НЕ и одиннадцатого элемента ИЛИНЕ, выход которого соединен с первым входом двенадцатого элемента ИЛИ-НЕ, второй вход которого соединен с выхо>>. дом десятого элемента И-НЕ, входы которого соединены с выходами седьмого элемента И-HE и третьего элемента ИЛИ-НЕ, выходы пятого, восьмого и десятого элементов НЕ соединены с первыми входами элементов РАВНОЗНАЧ30 НОСТЬ соответственно с пятого по седьмой, выходы которых подключены к выходам разрядов сумматора соответ" ственно с второго по четвертый, а. вторые входы соединены соответствен35 но с выходами первого элемента

ИЛИ-НЕ, пятого элемента И-НЕ и двенадцатого элемента ИЛИ-НЕ, выход девятого элемента HE соединен с вторым входом шестого:элемента ИЛИ-НЕ, вы40 ход которого соединен с вторым входом .. пятого элемента ИЛИ-НЕ, выход которого . соединен с первым входом.одиннадцатого элемента И-НЕ, выход .которого соединен с выходом переноса сумматора, 1 а второй вход - с выходом двенадцатого элемента И-НЕ, входы которого сое" динены с выходами одиннадцатого элемента ИЛИ-HF. и десятого элемента НЕ, выход девятого элемента И-НЕ соеди- 0 нен с вторым входом шестого элемента

И-НЕ.

Предлагаемая схемотехническая

:организация сумматора позволяет последовательно Формировать разряды

55 cyMMbi с очень малым шагом задержки сигнала от разряда к разряду, равным задержке на одном двухвходовом эле« менте И-НЕ и ИЛИ-НЕ, Начальная °

5 1735841 задержка формирования младшего раз= ряда суммы равна сумме задержек сигнала на элементах РАВНОЗНАЧНОСТЬ и

ИСКЛЮЧАЮЩЕЕ ИЛИ. То есть задержка распространения сигналов от разря5 дов слагаемых до 1-го )разряда суммы. равна .: св = t = +(i + 1) t (+ty, Si И(И И

Из полученных выражений видно, что для формирования каждого последующего разряда суммы достаточно выполнить только одну (или несколько, 10 но параллельно) дополнительную логическую операцию 2И-НЕ или 2ИЛИ-НЕ над уже имеющимися промежуточными функциями, полученными при формировании предыдущего разряда суммы.

На чертеже изображена принципиальная схема предлагаемого сумматора..

Сумматор содержит элементы И-НЕ

1-12, ИЛИ-HF. 13-.24, НЕ 25-34 и

ИСКЛОЧАЮЩЕЕ ИЛИ 35, причем входы

20 элементов И-HE 1-4 с первого по четвертый соединены с входами соответствующих разрядов первого 36-39 и второго 40-43 операндов сумматора, а выходы - c входами соответствующих элементов HF 25-28, выходы которых соединены с первыми входами соответствующих элементов ИЛИ-НЕ 13-16, выходы второго и четвертого 14 и 16 элементов ИЛИ-НЕ соединены с, первыми входами соответственно пятого 5 и шестого

З0 6 элементов И-НЕ, выход шестого элемента И-НЕ 6 соединен с первым входом пятого элемента ИЛИ-НЕ 17, выход седьмого элемента И-НЕ 7 соединен с первым входом шестого элемента

З ИЛИ-НЕ 1Я, выход элемента ИСКЛОЧА10ЩЕЕ

ИЛИ 35 соединен с выходом первого разряда сумматора 44. Сумматор содержит элементы РАВНОЗНАЧНОСТЬ 45-51, причем входы элементов РАВНОЗНАЧ—

g0. НОСТЬ 45-48 с первого по четвертый соединены с соответствующими входами элементов И-HE 1-4, выход первого элемента РАВНОЗНАЧНОСТЬ 45 соединен с первыми входами элемента ИСКЛОЧАЮщ ЙЕЕ ИЛИ 35 и седьмого элемента ИЛИ-НЕ

19, вторые входы которых соединены с входом инверсии переноса 52 сумматора,. выходы элементов РАВНОЗНАЧНОСТЬ 46-48 с второго по четвертый л щ соединены с первыми входами элементов ИЛИ-НЕ 20-22 соответственно с восьмого по десятый и с входами элементов HE ?9"31 соответственно с пятого по седьмой,. выходы которых соединены с первыми входами соответственно восьмого 8, седьмого 7 и девятого

9 элементов И-НЕ, вторые входы которых соединены с выходами элементов

ИЛИ-HE 19-21 соответственно с седьмо+ 1

О1 Б

"(И) (И

rpe t - задержка элемента РАВНОЗНАЧНОСТЬ;

t,,ä„„ - усредненная задержка элементов 2И-НЕ и 2ИЛИ-НЕ; е® - задержка элемента ИСКЛОЧАВ(ЕЕ ИЛИ.

Тогда шаг задержки сигнала от разряда к разряду суммы равен

Лостигается это следующим образом.

Работу четырехразрядного сумматора можно описать следующими логичес кими выражениями: ® sx

В - Р,®(С„ЧС.в„hР,);

- P,,®(G чс,hP чс „лР p P();

S P ®(G V Gabe G, ЛРэЛР ЧСв)(Л

ЛР,ЛР;ЛР,).

С„ - С,Ч,Л Р4 Ч С, Л Р,ЛР, Ч С, Л Р,Л P) A

Л Р Ч Се)(ЛР4Л Р ЛРуЛ1 1, где 8; = i-й разряд суммы;

Р = а ЕЬ; - полусумма i x раз1 рядов слагаемых (или признак распространения переноса через i-й разряд);

Cq - входной перенос. сумматора;

С; a;hb; - признак генерации переноса из i-ro разряда;

С ы),- выходной перенос сумматора;

i 1,4.

Пос е несложных логических преобразований получаем новые выраже ния, описывающие работу сумматора:

4® ВК

$ . Р 9(С(Ч (Св)(ЧР, )) > и РЯ (GhVf VPhhP (С Р ));

$ P)IV)(GVV5)VP APghG,V7gVPVVP I !

А(С 11Р, ));

С ы С4ЧСзЧР ЛР Л(Г ЦР )ЧР ЧР Л

Л(Г,Ч Pq ) A 4 A Ð3× Р h (бвхЧ ().

/ 17 го по девятый, выход седьмого элемента ИЛИ-НЕ 19 соединен с вторым входом первого элемента ИЛИ-НЕ 13, вторые входы элементов ИЛИ-НЕ 14-16 с второго по четвертый соединены с выходами элементов ИЛИ-НЕ 20-22 соответственно с восьмого по десятый, вторые входы которых соединены с выходами элементов И-НЕ 1-3 соответственно с первого по третий, выходы шестого

30 и седьмого 31 элементов НЕ сое. инены с входами соответственно восьмого 32 и девятого 33 элементов НЕ, выходы которых соединены соответственно с первым входом одиннадцатого элемента ИЛИ-НЕ 23 и входом десятого элемента HE 34, выход восьмого элемента И-НЕ 8 соединен с вторыми входами пятого элемента И-НЕ 5 и одиннадцатого элемента ИЛИ-НЕ 23, выход которого соединен с первым входом двенадцатого элемента ИЛИ-НЕ

24, второй вход которого соединен с выходом десятого элемента И-НЕ 10, входы которого соединены с выходами седьмого элемента .И-НЕ 7 и третьего элемента ИЛИ-НЕ 15, выходы пятого

29, восьмого 32 и десятого 34 weментов НЕ соединены с первыми входами элементов РАВНОЗНАЧНОСТЬ 49-51 соответственно с пятого по седьмой„ выходы которых подключены K выходам разрядов сумматора 53-55 соответственно с второго по четвертый, а вторые входы соединены соответственно с выходами первого элемента ИЛИ-НЕ

13, пятого элемента И-НЕ 5 и двенадцатого элемента ИЛИ-HF 24, выход де" вятого элемента НЕ 33 соединен с вторым входом шестого элемента ИЛИНЕ 18, выход которого соединен с вторым входом. пятого элемента ИЛИ-НЕ 17, выход которого соединен с первым входом одиннадцатого элемента И-НЕ 11, выход которого соединен с выходом переноса сумматора 56, а второй вход - с выходом двенадцатого элемента И-НЕ 12, входы которого соединены с выходами одиннадцатого элемента

ИЛИ-НЕ 23 и десятого элемента HE 34, выход девятого элемента И-НЕ 9 соединен с вторым входом шестого элемента

И-HE 6.

Устройство работает следуюцим образом., Первый - четвертый элементы РАВНОЗНАЧНОСТЬ 45-48 Формируют с первого-четвертого разрядов 36-39 первого

35841

8 входного слагаемого и соответственно с первого-четвертого разрядов

40-43 второго входного слагаемого

5 соответствующие инверсии полусумм или, что в данном случае одно и то же, инверсии разрядных признаков распространения переносов. Первый-четвертый элементы 2И-HE l -4 формируют с первого-четвертого разрядов 36-39 первого входного слагаемого соответствеййо с первого-четвертого разрядов 40-43 второго входного слагаемого соот. ветствующие инверсии разрядных признаков генерации переносов. Первый разряд суммы 44 формируется элементом ИСКЛЮЧАЮЩЕЕ ИЛИ 35 из инверсного входного переноса сумматора 52 и инверсного первого разряда полу" сумм с выкода первого элемента РАВНОЯНАЧНОСТЬ 45. Второй-четвертый разряды 53-55 суммы формируются пятымседьмым элементами РАВНОЗНАЧНОСТЬ

49-51 из соответственно второго, инд версного третьего и четвертого разрядов полусуммы с выходов соответственно второго элемента НЕ 29, восьмого элемента НЕ 32 и десятого элемента НЕ 34 и из соответственно ин0 версии переноса. во второй разряд, переноса в третий разряд и инверсии переноса в четвертый разряд полусуммы с выходов соответственно первого элемента 2ИЛИ-HE 13, пятого элемента 2И-HF. 5 и двенадцатого элеменM та 2ИЛИ-НЕ 24. Инверсия переноса во второй разряд полусуммы Формируется посредством седьмого элемента 2ИЛИНЕ 19, первого элемента HE 25 и пер40 вого элемента 2ИЛИ"HE l3 из инверсии входного переноса сумматора 52, weepcuu первой полусуммы с выхода первого элемента РАВНОЗНАЧНОСТЬ 45 и из признака генерации переноса с выхода первого элемента 2И-HE.

4$ /

Перенос Ь третий разряд полусуммы

Формируется посредством элементов 1 используемых для формирования второgp ro разряда полусуммы и инверсии переноса к нему, -а также восьмого элемента 2ИЛИ-НЕ 20, восьмого элемента 2И"

HE 8, второго элемента НЕ 26, второго элемента 2ИЛИ-НЕ 14 и пятого эле мента 2И-HE 5. Входная информация для них снимается с выходов первого

45 и второго 46 элементов РАВНОЗНАЧНОСТЬ и с выходов первого l и второго 2 элементов 2И-НЕ.

35841

15

50

9 . 17

Инверсия переноса в четвертый разряд полусуммы формируется посредством элементов, используемых для формирования второго и третьего разрядов полусумм и переносов к ним, а также девятого элемента 2ИЛИ- 1Е 21, седьмого . элемента 2И-НЕ 7, одиннадцатого элемента 2ИЛИ-НЕ 23, третьего элемента НЕ 27, третьего элемента 2ИЛИ.-НЕ 15, десятого элемента 2И-НЕ, двенадцатого элемента 2ИЛИ-НЕ 24. Входная информация для них снимается с выходов первоготретьего элементов РАВНОЗНАЧНОСТЬ 4."47 и с выходов первого-третьего элементов 2И-НЕ 1-.3 °

Выходной перенос 56 сумматора фор.мируется посредством элементов, используемых для формирования второго-четвертого разрядов полусуммы и переносов к ним, а также десятого элемента 2ИЛИ-НЕ 22, девятого элемента 2И-НЕ 9, пятого 17 и шестого

18 элементов 2ИЛИ-НЕ, одиннадцатого

11 и двенадцатого 12 элементов 2И-НЕ, четвертого элемента НЕ 28, четвертого элемента 2ИЛИ-HE 16, шестого элемента 2И-НЕ 6. Входная информация для них снимается с выходов первогочетвертого элементов РАВНОЗНАЧНОСТЬ

45-48 и с выходов первого-четвертого элементов 2И-НЕ 1-4.

Шестой элемент НЕ 30, восьмой элемент НЕ 32 в цепи Формирования инверсии третьего разряда полусуммы и девятый 33, десятый 34 элементы

НЕ в цепи формирования четвертого разряда полусуммы позволяют равномерно распределить нагрузки на выхо: ды элементов сумматора, так чтобы максимальная нагрузка на выходе лю-. бого элемента не превышала двух входов последователей, что может быть необходимо при реализации сумматора в КМОП базисе.

Таким образом заявляемый сумматор позволяет последовательно формировать разряды суммы с очень малым шагом задержки сигнала от разряды к разряду, равным задержке на одном двухвходовом элементе И-HE или ИЛИНЕ, в.,тр время как у известного сумматора шаг задержки сигнала от разряда к разряду нерегулярный и большой (от 1 до 3 элементов), Укаэанное свойство заявляемого сумматора позволяет успешно использовать его при разработке быстродействующих сумматоров для чисел с плавающей запятой, где требуется с максимальной скоростью Формировать разряды суммы для управления параллельным быстродействующим сдвигателем выравнивания порядков. Известный сумматор не позволяет обеспечить требуемую скорость формирования разрядов суммы для управления сдвигателем.

Формула изобретения

Сумматор, содержащий элемент

И-HF, ИЛИ-НЕ, НЕ и ИСКЛЮЧАЮЩЕЕ ИЛИ, причем входы элементов И-НЕ с первого по четвертый соединены с входами соответствующих разрядов первого и второго операндов сумматора, а выходы - с входами соответствующих элементов НЕ, выходы которых соединены с первыми входами соответствующих элементов ИЛИ-НЕ, выходы второго и четвертого элементов ИЛИ-НЕ соединены с первыми входами соответственZ5 но пятого и шестого элементов И-НЕ, выход шестого элемента И-НЕ соединен с первым входом пятого элемента

ИЛИ-НЕ, выход седьмого элемента

И-HE соединен с первым входом шестого элемента ИЛИ-НЕ, выход элемента

ИСКЛЮЧАЮЩЕЕ ИЛИ соединен с выходом первого разряда сумматора, о т л ич а ю шийся тем, что, с целью повышения быстродействия, сумматор содержит элементы РАВНОЗНАЧНОСТЬ, при35 чем входы элементов РАВНОЗНАЧНОСТЬ с первого по четвертый соединены с соответствующими входами соответствующих элементов И-НЕ, выход первого элемента РАВНОЗНАЧНОСТЬ соединен

4О с первыми входами элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и седьмого элемента ИЛИ-НЕ, вторые входы которых соединены с входом инверсии переноса сумматора, выходы элементов РАВНОЗНАЧНОСТЬ с второго по четвертый соединены с первыми входами=элементов ИЛИ-НЕ соответственно с восьмого по десятый и с входами элементов НЕ соответственно с пятого по седьмой, выходы которых соединены с первыми входами соответственно восьмого, седьмого и девятого элемента И-НЕ, вторые входы которых соединены с выходами элементов ИЛИ-НЕ соответственно с седьмого по девятый, выход седьмого элемента ИЛИ-НЕ соединен с вторым входом первого элемента ИЛИ-НЕ, вторые входы элементов ИЛИ-НЕ с второго по

11 173 четвертый соединены с выходами элементов ИЛИ-НЕ соответственно с восьмого по десятый, вторые вхолы которых соединены с выходами элементов

И-НЕ соответственно с перво о по треи

t тии, выходы шестого и седьмого элементов HE соединены с входами соответственно восьмого и девятого элементов НЕ,. выходы которых соединены соответственно с первым входом одиннадцатого элемента ИЛИ-НЕ и входом десятого элемента. НЕ, выход восьмого элемента И-НЕ соединен с вторыми входами пятого элемента И-НЕ и одиннадца того элемента ИЛИ-НЕ, выход которогб соединен с первым входом двенадцато- . го элемента ИЛИ-НЕ, второй вход кото" .рого соединен с выходом десятого элемента И-НЕ, входы которого соединены с выходами седьмого элемента И-НЕ и . третьего элемента ИЛИ-НЕ, выходы пятого, восьмого и десятого элементов

HE соединены с первыми входами элемен5 "41 12 тов РАВНОЗНАЧНОСТЬ соответственно с пятого по седьмой, выходы которых подключены к выходам разрядов сумматора соответственно с второго по четвертый, а вторые входы соединены соответственно с выходами первого элемента ИЛИ-НЕ, пятого элемента И-HE и двенадцатого элемента ИЛИ-НЕ, вы10 ход девятого элемента НЕ соединен с вторым входом шестого элемента

ИЛИ-НЕ, выход которого соединен с вторым входом пятого элемента

ИЛИ-НЕ, выход которого соединен с первым входом одиннадцатого элемента И-НЕ, выход которого соединен с выходом переноса сумматора, а второй вход - с выходом двенадцатого эле- мента И-НЕ, входы которого соедине" д) ны с выходами одиннадцатого элемента ИЛИ-НЕ и десятого элемента НЕ, вы" ход девятого элемента И-НЕ соединен с вторым,входом шестого элемента

И"НЕ.

1735841 с а1 1

Составитель Э. Ревинский

Редактор Л. Гратилло Техред Л.Олийнык КорректорЛ. Пилипенко

Заказ 1816 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открьпиям при ГКНТ СССР .

113035, Москва., Ж-35, Раушакая наб., д. 4/5

Производственно-издательский комбинат "Патент", г, Ужгород, ул. Гагарина, 101

Сумматор Сумматор Сумматор Сумматор Сумматор Сумматор Сумматор 

 

Похожие патенты:

Изобретение относится к вычислительной технике и микроэлектронике и предназначено для построения быстродействующих матричных арифметических устройств

Изобретение относится к вычислительной технике и микроэлектронике и предназначено для построения быстродействующих арифметических устройств ЭВМ и спецпроцессоров

Изобретение относится к вычислительной технике и может быть использовано для быстрого сложения десятичных чисел, представленных в двоично-десятичном коде

Изобретение относится к вычислительной технике и может быть использовано при создании вычислительных устройств, работающих в коде 1 из К

Изобретение относится к вычислитель1 ной технике и может найти применение при построении арифметических устройств

Изобретение относится к вычислительной технике

Изобретение относится к вычислительной технике и может быть использовано при разработке устройств обработки массивов чисел'

Изобретение относится к вычислительной технике и может быть использовано в цифровых накопителях, делителях с переменным коэффициентом деления, а также формирования дискрет-| ной сетки частот

Изобретение относится к вычисли-' тельной технике и может быть использовано при построении последовательных умножителей двоичных кодов

Изобретение относится к вычисли*- тельной технике и может быть использовано в высокопроизводительных уст-*- ройствах обработки информации и в устройствах цифровой обработки сигналов

Изобретение относится к автоматике и вычислительной технике и может быть использовано в дискретных автоматах для сложения - вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к цифровой связи, автоматике и вычислительной технике и может быть использовано при реализации параллельных выделителей канальных цифровых сигналов, устройств сигнализации и устройств для подсчета количества единиц в двоичной комбинации

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также вычислительных устройств

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в дискретных автоматах для сложения-вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к вычислительной технике, в частности к способам суммирования чисел, и может быть использовано при построении арифметических устройств ЭВМ для повышения их быстродействия

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к вычислительной технике и может быть использовано при проектировании вычислительных узлов в составе специализированных БИС на основе МОП транзисторов

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда
Наверх